由p制造技术

技术编号:18577866 阅读:54 留言:0更新日期:2018-08-01 12:59
层堆叠的制造方法,层堆叠由p+衬底、p‑层、n‑层和第三层构成,p+衬底具有5*1018‑5*1020N/cm3的掺杂剂浓度和50‑900微米的层厚度且包括GaAs化合物,p‑层具有1014‑1016N/cm3的掺杂剂浓度和0.01‑30微米的层厚度且包括GaAs化合物,n‑层具有1014‑1016N/cm3的掺杂剂浓度,10‑200微米的层厚度且包括GaAs化合物,制造第一和第二部分堆叠且两个部分堆叠的上侧通过晶圆接合材料锁合地连接,第一部分堆叠包括至少p+衬底,第二部分堆叠包括至少n‑层,p‑层通过外延或注入制造,p‑层构成第一或第二部分堆叠的上侧,制造第三层,n‑层在n+衬底上制造。

By P

The layer stacking is made up of a p+ substrate, a p layer, a n layer, and a third layer. The p+ substrate has a 5*1018 5*1020N/cm3 dopant concentration and a layer thickness of 900 microns, including a GaAs compound. The P substrate has a 1014 1016N/cm3 dopant concentration and a 30 micron layer thickness, including GaAs compounds, n. The layer has a concentration of 1014 1016N/cm3 dopants, 10 thickness 200 micron layer thickness and GaAs compound, making the first and second parts stacked and the upper side of the two parts stacked interlocking through the wafer bonding material. The first part stack includes at least the p+ substrate, the second part stack includes at least the N layer, the p layer passes through the layer. Epitaxy or injection fabrication, p_layerconstitutes the upper side of the first or second part stack, a third layer is fabricated, and n_layeris fabricated on N + substrates.

【技术实现步骤摘要】
由p+衬底、p-层、n-层和第三层构成的层堆叠的制造方法
本专利技术涉及一种由p+衬底、p-层、n-层和第三层构成的层堆叠的制造方法。
技术介绍
由GermanAshkinazi的《GaAsPowerDevices》ISBN965-7094-19-4(第8页和第9页)已知一种高压稳定的半导体二极管p+-n-n+,其中,所述n-层和n+层借助液相外延在两个p+衬底之间制造。在第三章,第22-26页描述一种肖特基二极管,所述肖特基二极管具有包括GaAs的具有n+衬底的外延的层结构以及用于构造肖特基接通部的包括镍的层。由EP2645431A1已知一种用于由两个或多个太阳能电池构成的双太阳能电池(Tandemsolarzelle)的制造方法,其中,至少一个第一太阳能电池在基础衬底结构上制造,第二太阳能电池在辅助衬底上制造,并且所述两个太阳能电池紧接着借助晶圆接合材料锁合地彼此连接。
技术实现思路
在这些背景下,本专利技术的任务在于,说明一种扩展现有技术的设备。所述任务通过具有权利要求1的特征的制造方法解决。本专利技术的有利构型是从属权利要求的主题。根据本专利技术的主题提供一种用于层堆叠的制造方法,所述层堆叠包括p+衬底、p-层、n-层和第三层。所述p+衬底具有1*1018-5*1020N/cm3的掺杂剂浓度和50-500微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成。所述p-层具有1014-1016N/cm3的掺杂剂浓度和0.01-30微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成。所述n-层具有1014-1016N/cm3的掺杂剂浓度,10-200微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成。制造第一部分堆叠和第二部分堆叠并且使第一部分堆叠的上侧与第二部分堆叠的上侧通过晶圆接合材料锁合地连接,以便制造层堆叠。第一部分堆叠至少包括p+衬底,而第二部分堆叠至少包括n-层。所述p-层通过外延、例如液相外延(LPE)或金属有机物气相外延(MOVPE)或通过在p+衬底的上侧上的注入或通过在n-层上的外延制造,并且形成第一部分堆叠的或第二部分堆叠的上侧。所述第三层在晶圆接合之前或之后制造。优选地,p-层具有小于1013N/cm3的掺杂浓度或在1013N/cm3至1015N/cm3之间的掺杂浓度。在一种实施方式中,在接合之前或之后通过磨削过程将p+衬底削薄到200微米至500微米之间的厚度。在第一替代方案中,在晶圆接合之后通过磨削至少部分地形成第二部分堆叠的n-衬底制造所述n-层,在所述第二部分堆叠中,从n-衬底出发,使n-衬底与第一堆叠通过晶圆接合过程连接。在以下过程步骤中,将n-衬底并且由此将n-层削薄到期望的厚度。在第二替代方案中,在晶圆接合之前在n+衬底上外延地制造所述n-层。优选地,n-层的厚度处于50微米至250微米之间的范围中。借助另外的晶圆接合制造n-层的优点是,n-层的厚度可以容易地制造。由此省去在外延时的长的切削过程。借助另外的晶圆接合过程也可以降低堆叠错误的数量。在一种替代的实施方式中,n-层具有大于1010N/cm3且小于1013N/cm3的浓度。其中,浓度极小,n-层也可以理解为固有层。在另一扩展方案中,在削薄n-层之后借助外延或高掺杂注入在n+衬底上制造1018N/cm3至5*1019N/cm3的范围中的n+层。n-衬底的削薄优选借助CMP步骤、也就是说借助化学机械研磨进行。应说明,表述“晶圆接合”与表述“半导体接合”同义地使用。第一部分堆叠优选单片地并且优选同样单片地构造。可以理解,所述衬底以及第一层和第二层的情况涉及III-V族半导体层,其中,在一种扩展方案中,所述层和衬底具有分别相等的栅极常数并且优选地包括相同的半导体材料、尤其GaAs。优点是:通过晶圆接合和通过p-中间层,所制造的层堆叠的晶体结构的质量与例如仅通过外延和/或不具有中间层而制造的堆叠相比恰好对于厚的半导体层获得高的层质量。层堆叠尤其可以以稍微偏移地制造。由此,尤其在n-层的情况下明显提高载流子寿命。也可以在p-中间层中在晶圆接合之前引入复合中心(Rekombinationszentren),以便影响p-中间层中电荷的寿命。分离所述n-层的优点是,第二部分堆叠的载体或n-衬底被多次地反复使用。相应地适用于所述n+衬底,也就是说通过薄的n+层的分离可以反复使用n+衬底。优选地,n-层也可以在分离薄的n+层之前外延地制造。换言之,在一种扩展方案中,使n+层——其作为n+衬底的直接邻接n-层的区域——与n-层一起在晶圆接合之前与n+衬底分离。在一种扩展方案中,在晶圆接合之前制造的n-层在通过在n+衬底上的外延——例如液相外延(LPE)或金属有机物气相外延(MOVPE)——或通过在n+衬底内的注入而分离之前制造。根据一种替代的扩展方案,所述第三层构造为n+层,所述n+层具有至少5*1018N/cm3的掺杂剂浓度、小于20微米的层厚度并且包括GaAs化合物或由GaAs化合物的构成。所述n+层可以在晶圆接合之后通过在通过磨削制造的n-层上的外延或通过在通过磨削制造的n-层中的注入制造。在一种扩展方案中,所述n-层借助晶格缺陷的注入与n-衬底分离。n-层和/或n+层与n+衬底的分离根据另一实施方式通过晶格缺陷的注入实现。根据一种替代的实施方式,所述第三层包括金属或金属化合物或由金属或金属化合物构成。附图说明接下来参照附图进一步阐述本专利技术。在此,同类的部分以同样的标志来标记。所显示的实施方式是强烈示意性的,也就是说,间距以及横向和纵向的延伸不是按比例的并且——只要未另外说明——彼此也不具有能推导的几何关系。在此示出:图1:根据本专利技术的制造方法的第一实施方式的示意性视图;图2:根据本专利技术的制造方法的第二实施方式的示意性视图;图3A,B:根据本专利技术的制造方法的第三实施方式的示意性视图;图4:根据本专利技术的制造方法的第四实施方式的示意性视图。具体实施方式图1的附图示出根据本专利技术的制造方法的第一实施方式的视图。在具有5*1018-5*1020N/cm3的掺杂剂浓度和50-500微米的层厚度的p+衬底上制造具有1014-1016N/cm3的掺杂剂浓度和0.01-30微米的层厚度的p-层,其中,不仅p+衬底而且p-层包括GaAs化合物或由GaAs化合物构成。由p+衬底和p-层构成的层序列形成第一部分堆叠,其中,p-层形成部分堆叠的上侧。在具有至少5*1018N/cm3的掺杂剂浓度的n+衬底上通过外延——例如通过液相外延或者金属有机物气相外延——制造具有1012-1016N/cm3的掺杂剂浓度和10-300微米的层厚度的n-层,其中,所述n+衬底以及n-层包括GaAs化合物或者由GaAs化合物构成。紧接着,使所述n-层与n+衬底的直接连接到n-层处的第一区域一起与n+衬底在位置AB处分离。所述分离例如通过在n+衬底中注入缺陷部位(Fehlstellen)实现。所述n+衬底的经分离区域构成层堆叠的第三层并且具有小于30微米的层厚度。由n-层和n+层构成的层序列形成第二部分堆叠,其中,所述n-层形成所述部分堆叠的上侧。第一部分堆叠的上侧与第二部分堆叠的上侧通过晶圆接合材料锁合地连接,也就是说,在所述分离之后上述由n-层和n+层本文档来自技高网...

【技术保护点】
1.一种层堆叠的制造方法,所述层堆叠由p+衬底、p‑层、n‑层和第三层构成,其中,‑所述p+衬底具有5*1018‑5*1020N/cm3的掺杂剂浓度和50‑900微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成,‑所述p‑层具有1014‑1016N/cm3的掺杂剂浓度和0.01‑1微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成,‑所述n‑层具有1014‑1016N/cm3的掺杂剂浓度和10‑200微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成,‑制造第一部分堆叠和第二部分堆叠并且使所述第一部分堆叠的上侧与所述第二部分堆叠的上侧通过晶圆接合材料锁合地连接,以便制造所述层堆叠,‑所述第一部分堆叠至少包括所述p+衬底,‑所述第二部分堆叠至少包括所述n‑层,‑通过在所述p+衬底的上侧上的外延或注入或通过在所述n‑层上的外延制造所述p‑层,并且所述p‑层形成所述第一部分堆叠的或所述第二部分堆叠的上侧,‑所述第三层在所述晶圆接合之前或之后制造,‑在第一替代方案中,在所述晶圆接合之后通过磨削至少部分地形成所述第二部分堆叠的n‑衬底制造所述n‑层,或者,在第二替代方案中,在所述晶圆接合之前在n+衬底上制造所述n‑层。...

【技术特征摘要】
2016.12.17 DE 102016015056.41.一种层堆叠的制造方法,所述层堆叠由p+衬底、p-层、n-层和第三层构成,其中,-所述p+衬底具有5*1018-5*1020N/cm3的掺杂剂浓度和50-900微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成,-所述p-层具有1014-1016N/cm3的掺杂剂浓度和0.01-1微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成,-所述n-层具有1014-1016N/cm3的掺杂剂浓度和10-200微米的层厚度并且包括GaAs化合物或者由GaAs化合物构成,-制造第一部分堆叠和第二部分堆叠并且使所述第一部分堆叠的上侧与所述第二部分堆叠的上侧通过晶圆接合材料锁合地连接,以便制造所述层堆叠,-所述第一部分堆叠至少包括所述p+衬底,-所述第二部分堆叠至少包括所述n-层,-通过在所述p+衬底的上侧上的外延或注入或通过在所述n-层上的外延制造所述p-层,并且所述p-层形成所述第一部分堆叠的或所述第二部分堆叠的上侧,-所述第三层在所述晶圆接合之前或之后制造,-在第一替代方案中,在所述晶圆接合之后通过磨削至少部分地形成所述第二部分堆叠的n-衬底制造所述n-层,...

【专利技术属性】
技术研发人员:V·杜德克
申请(专利权)人:三五电力电子有限责任公司
类型:发明
国别省市:德国,DE

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1