一种信号处理装置和方法制造方法及图纸

技术编号:18496940 阅读:28 留言:0更新日期:2018-07-21 20:06
本发明专利技术实施例公开了一种信号处理装置和方法。该信号处理装置包括:信号处理模块,以及分别与该信号处理模块连接的控制模块和至少一个显示模块;控制模块,用于根据输入信号的类型对信号处理模块进行配置;其中,输入信号为单端信号、差分信号或MIPI DSI信号;信号处理模块,用于接收输入信号,根据控制模块的配置对输入信号进行处理,并向至少一个显示模块输出处理后的MIPI DSI信号。本发明专利技术实施例解决了现有VR设备中,由于FPGA器件附加实现MIPI DSI协议后产生的诸多问题,以及引入Bridge IC增加硬件设计难度、调试难度和性能单一的问题。

A signal processing device and method

The embodiment of the invention discloses a signal processing device and a method. The signal processing device includes the signal processing module, the control module connected with the signal processing module and at least one display module, and the control module is used to configure the signal processing module according to the type of the input signal; in this, the input signal is a single signal signal, a differential signal or a MIPI DSI signal; The signal processing module is used for receiving input signals, processing the input signal according to the configuration of the control module, and output the processed MIPI DSI signal to at least one display module. The embodiment of the present invention solves the problems in the existing VR equipment, due to the problems arising from the additional implementation of the MIPI DSI protocol by the FPGA device, and the introduction of the Bridge IC to increase the difficulty of hardware design, the difficulty of debugging and the single performance.

【技术实现步骤摘要】
一种信号处理装置和方法
本申请涉及但不限于计算机
,尤指一种信号处理装置和方法。
技术介绍
随着计算机运行能力的大幅提升和显示产业的高速发展,越来越多依托于液晶显示器(LiquidCrystalDisplay,简称为:LCD)、有机发光二极管(OrganicLight-EmittingDiode,简称为:OLED)等显示器件的新技术涌现,例如虚拟现实(VirtualReality,简称为:VR)设备。由于显示器件使用专用移动产业处理器接口(MobileIndustryProcessorInterface,简称为:MIPI)串行显示接口(DisplaySerialInterface,简称为:DSI)协议(即MIPIDSI协议),非MIPIDSI信号,例如单端信号,低电压差分信号(Low-VoltageDifferentialSignaling,简称为:LVDS)等输入信号需要编码为DSI格式。基于上述原因,非MIPIDSI信号在VR设备中无法直接进行传输,用于实现VR设备中各项功能的新算法知识产权核(IntellectualPropertyCore,简称为:IP核)的工程验证必须附加DSI编码。目前VR设备中,软(即softIP核)或硬IP核(hardIP核)的开发大多数都是基于现场可编程逻辑门阵列(Field-ProgrammableGateArray,简称为:FPGA)器件来验证的,然而,FPGA器件的显示查找表(Look-UpTables,简称为:LUT)数量有限,自身实现MIPIDSI协议需要耗费大量逻辑资源,抢占了待验证新算法IP核的有效资源外,还引入了不必要的器件内部路径延迟,干扰新算法评估,影响验证结果的准确性。针对上述问题,当前开发阶段通常采用外加桥集成电路芯片(BridgeIntegratedCircuit,简称为:BridgeIC)的方式进行信号转换,但是该方式引入增加了系统硬件的设计难度,调试困难,而且转换单一,一颗BridgeIC只对应一种待转换的非MIPIDSI接口,没有通用性,同时相关的BridgeIC种类较少,局限性大。
技术实现思路
为了解决上述技术问题,本专利技术实施例提供了一种信号处理装置和方法,以实现一种支持多种类型的信号输入,高速DSI信号输出的算法验证平台,解决了现有VR设备中,由于FPGA器件附加实现MIPIDSI协议后产生的诸多问题,以及引入BridgeIC增加硬件设计难度、调试难度和性能单一的问题。本专利技术实施例提供一种信号处理装置,包括:信号处理模块,以及分别与所述信号处理模块连接的控制模块和至少一个显示模块;所述控制模块,用于根据输入信号的类型对所述信号处理模块进行配置;其中,所述输入信号为单端信号、差分信号或移动产业处理器接口串行显示接口MIPIDSI信号;所述信号处理模块,用于接收所述输入信号,根据所述控制模块的配置对所述输入信号进行处理,并向所述至少一个显示模块输出所述处理后的MIPIDSI信号。可选地,如上所述的信号处理装置中,所述控制模块,还用于检测所述输入信号的类型;所述控制模块对所述信号处理模块进行配置,包括:根据检测出的所述输入信号的类型配置所述信号处理模块的输入输出IO电压和内部上拉电阻,使得所述信号处理模块的配置信息与所述输入信号的类型相匹配。可选地,如上所述的信号处理装置中,所述信号处理模块的输入端IO预先划分为多个配置组;所述控制模块对所述信号处理模块进行配置,包括:对所述信号处理模块中每个所述配置组进行相应的配置,每个所述配置组的配置相同。可选地,如上所述的信号处理装置中,当所述输入信号为单端信号或差分信号时,所述信号处理模块对所述输入信号进行处理,包括:对所述输入信号进行串并转换处理和编码处理,编码处理后生成相应的MIPIDSI信号;当所述输入信号为MIPIDSI信号时,所述信号处理模块对所述输入信号进行处理,包括:对所述MIPIDSI信号进行串并转换处理,串并转换处理后生成相应的MIPIDSI信号。可选地,如上所述的信号处理装置中,所述信号处理模块包括至少一个可编程输出端口;所述控制模块,还用于控制所述信号处理模块中的信号从所述可编程输出端口输出。本专利技术实施例还提供一种信号处理方法,包括:根据输入信号的类型对信号处理模块进行配置;其中,所述输入信号为单端信号、差分信号或移动产业处理器接口串行显示接口MIPIDSI信号;接收到所述输入信号后,根据所述信号处理模块的配置信息对所述输入信号进行处理,并输出所述处理后的MIPIDSI信号。可选地,如上所述的信号处理方法中,所述根据输入信号的类型对信号处理模块进行配置之前,所述方法还包括:检测所述输入信号的类型;所述根据输入信号的类型对信号处理模块进行配置,包括:根据检测出的所述输入信号的类型配置所述信号处理模块的输入输出IO电压和内部上拉电阻,使得所述信号处理模块的配置信息与所述输入信号的类型相匹配。可选地,如上所述的信号处理方法中,所述信号处理模块的输入端IO预先划分为多个配置组;所述根据输入信号的类型对信号处理模块进行配置,包括:对所述信号处理模块中每个所述配置组进行相应的配置,每个所述配置组的配置相同。可选地,如上所述的信号处理方法中,当所述输入信号为单端信号或差分信号时,所述对所述输入信号进行处理,包括:对所述输入信号进行串并转换处理和编码处理,编码处理后生成相应的MIPIDSI信号;当所述输入信号为MIPIDSI信号时,所述对所述输入信号进行处理,包括:对所述MIPIDSI信号进行串并转换处理,串并转换处理后生成相应的MIPIDSI信号。可选地,如上所述的信号处理方法中,所述信号处理模块包括至少一个可编程输出端口;所述方法还包括:通过修改所述信号处理模块中的映射文件将所述信号处理模块中的信号从所述可编程输出端口输出。本专利技术实施例提供的信号处理装置和方法,控制模块根据输入信号的类型配置信号处理模块,信号处理模块根据上述配置对当前输入信号进行处理,并将处理后的MIPIDSI信号输出给显示模块进行显示,其中,输入信号可以包括不同类型的信号,例如单端信号、差分信号或MIPIDSI信号,输出信号为显示器件专用的MIPIDSI信号。本专利技术实施例提供的信号处理装置,通过控制模块(例如为FPGA器件)结合信号处理模块(例如为ASSP器件)的系统构架,信号处理模块在控制模块的配置下可以实现对不同类型的输入信号进行转换的操作,即提供了一种支持多种类型的信号输入,MIPIDSI信号输出的算法验证平台,无需占用验证平台有限的逻辑资源处理MIPI显示对接问题,也没有增加验证平台的硬件成本。附图说明附图用来提供对本专利技术技术方案的进一步理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本专利技术的技术方案,并不构成对本专利技术技术方案的限制。图1为本专利技术实施例提供的一种信号处理装置的结构示意图;图2为本专利技术实施例中实现信号处理模块的一种ASSP器件的功能结构示意图;图3为本专利技术实施例中实现信号处理模块的一种ASSP器件的IO配置组的结构示意图;图4为本专利技术实施例中实现信号处理模块的一种ASSP器件的版图分布示意图;图5为本专利技术实施例提供的另一种信号处理装置的结构示意图;图6为本专利技术实施例提供本文档来自技高网
...

【技术保护点】
1.一种信号处理装置,其特征在于,包括:信号处理模块,以及分别与所述信号处理模块连接的控制模块和至少一个显示模块;所述控制模块,用于根据输入信号的类型对所述信号处理模块进行配置;其中,所述输入信号为单端信号、差分信号或移动产业处理器接口串行显示接口MIPI DSI信号;所述信号处理模块,用于接收所述输入信号,根据所述控制模块的配置对所述输入信号进行处理,并向所述至少一个显示模块输出所述处理后的MIPI DSI信号。

【技术特征摘要】
1.一种信号处理装置,其特征在于,包括:信号处理模块,以及分别与所述信号处理模块连接的控制模块和至少一个显示模块;所述控制模块,用于根据输入信号的类型对所述信号处理模块进行配置;其中,所述输入信号为单端信号、差分信号或移动产业处理器接口串行显示接口MIPIDSI信号;所述信号处理模块,用于接收所述输入信号,根据所述控制模块的配置对所述输入信号进行处理,并向所述至少一个显示模块输出所述处理后的MIPIDSI信号。2.根据权利要求1所述的信号处理装置,其特征在于,所述控制模块,还用于检测所述输入信号的类型;所述控制模块对所述信号处理模块进行配置,包括:根据检测出的所述输入信号的类型配置所述信号处理模块的输入输出IO电压和内部上拉电阻,使得所述信号处理模块的配置信息与所述输入信号的类型相匹配。3.根据权利要求2所述的信号处理装置,其特征在于,所述信号处理模块的输入端IO预先划分为多个配置组;所述控制模块对所述信号处理模块进行配置,包括:对所述信号处理模块中每个所述配置组进行相应的配置,每个所述配置组的配置相同。4.根据权利要求1所述的信号处理装置,其特征在于,当所述输入信号为单端信号或差分信号时,所述信号处理模块对所述输入信号进行处理,包括:对所述输入信号进行串并转换处理和编码处理,编码处理后生成相应的MIPIDSI信号;当所述输入信号为MIPIDSI信号时,所述信号处理模块对所述输入信号进行处理,包括:对所述MIPIDSI信号进行串并转换处理,串并转换处理后生成相应的MIPIDSI信号。5.根据权利要求1所述的信号处理装置,其特征在于,所述信号处理模块包括至少一个可编程输出端口;所述控制模块,还用于控制所述信号处理模块中...

【专利技术属性】
技术研发人员:林琳郭子强孙剑王亚坤
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1