The present application discloses a pixel circuit, a driving method and a display device. The pixel circuit comprises a first film transistor, a second thin film transistor, a third thin film transistor, a fourth thin film transistor, a fifth thin film transistor, a sixth thin film transistor, a seventh thin film transistor, a first capacitor, a second capacitor, and a hair. Photodiodes. Before the pixel circuit enters the luminescence stage, the power supply voltage can be applied to the source of the drive thin film transistor. When the pixel circuit enters the luminous phase, the power supply voltage can still be applied to the source of the driving thin film transistor. Under the action of storage capacitance in the prime circuit, the gate voltage of the driving thin film transistor is stable, and the current flowing through the light emitting diode is stable, thus ensuring the uniformity of the display of the whole display device.
【技术实现步骤摘要】
像素电路及其驱动方法、显示装置
本申请涉及显示
,尤其涉及一种像素电路及其驱动方法、显示装置。
技术介绍
有机发光显示装置是一种应用有机发光二极管作为发光器件的显示装置,具有对比度高、厚度薄、视角广、反应速度快、低功耗等特点,被越来越多地应用到各个显示以及照明领域。通常,一个显示装置中可以包含多个像素,每个像素对应的像素电路中,可以包含驱动薄膜晶体管以及与该薄膜晶体管的栅极连接的存储电容,其中,存储电容可以存储电荷,并在像素电路的发光阶段,可以对驱动薄膜晶体管的栅极电压进行控制,产生驱动电流,驱动发光二极管发光。近年来,随着显示技术的飞速发展,显示装置的分辨率越来越高,显示装置中像素所占的空间越来越小,使得每个像素对应的像素电路中,存储电容所占用的空间变小,存储电容存储电荷的能力变差。这样,在像素电路的发光阶段,由于存储电容存储电荷的能力变差,导致存储电容对驱动薄膜晶体管栅极电压的控制能力变差,驱动薄膜晶体管的栅极电压不稳定,进而导致流经发光二极管的电流不稳定,影响显示装置显示的均匀性。
技术实现思路
本申请实施例提供一种像素电路及其驱动方法、显示装置,用于解决现有的显示装置中,由于像素电路中驱动薄膜晶体管的栅极电压不稳定,导致显示装置显示不均匀的问题。本申请实施例提供一种像素电路,包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第一电容、第二电容以及发光二极管,其中:所述第一薄膜晶体管的栅极分别与所述第二薄膜晶体管的源极、所述第一电容的一端以及所述第二电容的一端连接,所述第二薄膜晶体 ...
【技术保护点】
1.一种像素电路,其特征在于,包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第一电容、第二电容以及发光二极管,其中:所述第一薄膜晶体管的栅极分别与所述第二薄膜晶体管的源极、所述第一电容的一端以及所述第二电容的一端连接,所述第二薄膜晶体管的漏极分别与初始电压信号线以及所述第三薄膜晶体管的漏极连接,所述第一电容的另一端分别与所述第四薄膜晶体管的漏极以及所述第五薄膜晶体管的源极连接,所述第四薄膜晶体管的源极与数据电压信号线连接;所述第一薄膜晶体管的源极分别与所述第五薄膜晶体管的漏极、所述第六薄膜晶体管的漏极以及所述第二电容的另一端连接,所述第六薄膜晶体管的源极与第一电源连接;所述第一薄膜晶体管的漏极分别与所述第三薄膜晶体管的源极以及所述第七薄膜晶体管的源极连接,所述第七薄膜晶体管的漏极与所述发光二极管的阳极连接,所述发光二极管的阴极与第二电源连接。
【技术特征摘要】
1.一种像素电路,其特征在于,包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第一电容、第二电容以及发光二极管,其中:所述第一薄膜晶体管的栅极分别与所述第二薄膜晶体管的源极、所述第一电容的一端以及所述第二电容的一端连接,所述第二薄膜晶体管的漏极分别与初始电压信号线以及所述第三薄膜晶体管的漏极连接,所述第一电容的另一端分别与所述第四薄膜晶体管的漏极以及所述第五薄膜晶体管的源极连接,所述第四薄膜晶体管的源极与数据电压信号线连接;所述第一薄膜晶体管的源极分别与所述第五薄膜晶体管的漏极、所述第六薄膜晶体管的漏极以及所述第二电容的另一端连接,所述第六薄膜晶体管的源极与第一电源连接;所述第一薄膜晶体管的漏极分别与所述第三薄膜晶体管的源极以及所述第七薄膜晶体管的源极连接,所述第七薄膜晶体管的漏极与所述发光二极管的阳极连接,所述发光二极管的阴极与第二电源连接。2.如权利要求1所述的像素电路,其特征在于,所述第一电源,用于为所述第一薄膜晶体管提供电源电压;所述发光二极管发光时电流流入所述第二电源;所述初始电压,用于为所述第一薄膜晶体管的栅极、所述第一电容的一端以及所述发光二极管的阳极提供初始化电压。3.如权利要求2所述的像素电路,其特征在于,所述第二薄膜晶体管的栅极、所述第三薄膜晶体管的栅极以及所述第五薄膜晶体管的栅极与第一扫描线连接,所述第一扫描线提供的第一扫描信号控制所述第二薄膜晶体管、所述第三薄膜晶体管以及所述第五薄膜晶体管处于导通状态时,所述初始电压信号线提供的初始电压对所述第一薄膜晶体管的栅极、所述第一电容的一端以及所述发光二极管的阳极进行初始化;所述第四薄膜晶体管的栅极与第二扫描线连接,所述第二扫描线提供的第二扫描信号控制所述第四薄膜晶体管处于导通状态时,所述数据电压信号线提供的数据电压通过所述第一电容向所述第一薄膜晶体管的栅极施加电压;所述第六薄膜晶体管的栅极以及所述第七薄膜晶体管的栅极与发光控制线连接,所述发光控制线提供的发光控制信号控制所述第六薄膜晶体管以及所述第七薄膜晶体管处于导通状态时,电流流入所述发光二极管,所述发光二极管发光。4.如权利要求3所述的像素电路,其特征在于,所述发光控制线在所述发光二极管发光前,控制所述第六薄膜晶体管以及所述第七薄膜晶体管处于导通状态,所述第一电源向所述第一薄膜晶体管的源极施加电压,使得所述发光二极管发光时,所述第一薄膜晶体管的栅极电压保持不变。5.如权利要求4所述的像素电路,其特征在于,所述初始电压对所述第一薄膜晶体管的栅极进行初始化后,所述第一薄膜晶体管的栅极与源极之间的电压差为所述第一薄膜晶体管的阈值电压,对所述第一薄膜晶体管的阈值电压进行补偿。6.如权利要求1至5任一项所述的像素电路,其特征在于,所述第一薄膜晶体管为P型薄膜晶体管;所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管、所述第六薄膜晶体管以及所述第七薄膜晶体管为N型薄膜晶体管或P型薄膜晶体管。7.一种如权利要求1至6任一项所述的像素电路的驱动方法,其特征在于,包括:第一阶段...
【专利技术属性】
技术研发人员:张婷婷,黄秀颀,张露,胡思明,韩珍珍,朱晖,
申请(专利权)人:昆山国显光电有限公司,
类型:发明
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。