插头组件及组装插头连接器的方法技术

技术编号:17782722 阅读:35 留言:0更新日期:2018-04-22 13:07
一种插头组件及组装插头连接器的方法,其中该插头组件包括具有一插卡的一基座。所述插卡的一侧包括多排的信号端接垫。所述插卡的另一侧包括一单排的线缆端接垫。理线元件可用于支持多排的信号端接垫。一屏蔽元件可用于改善所述信号端接垫的电性能。

【技术实现步骤摘要】
插头组件及组装插头连接器的方法相关申请本专利申请主张在2016年10月13日提交的美国临时专利申请US62/407747的优先权,该美国临时专利申请通过援引合并于本文。
本专利技术涉及输入/输出(IO)连接器领域,更具体地涉及适合用于高数据速率应用的IO连接器。
技术介绍
输入/输出连接器通常用于需要高带宽的应用中。例如,小型可插拔(smallformfactorpluggable,SFP)式连接器初始被开发为提供一发送和一接收通道(例如显示(prove)为已知的一1X连接器)且逐渐地SFP连接器的性能已增加到它们能支持16Gbps甚至25Gbps的通道。很快就确认对于某些需求而言一1X连接器是不足的且四路小型可插拔(quadsmallformfactorpluggable,QSFP)式连接器被开发以提供更多的通道并用作一4X连接器。尽管更大尺寸的连接器已开发(诸如符合INFINBAND标准的一10X连接器),但是QSFP式连接器由于其尺寸依然受到欢迎。QSFP连接器具有对一广泛的制造工艺兼容的一0.8mm间距,并且一QSFP插头基座内所提供的空间允许有足够的空间用于常规被动线缆端接,甚至允许并入主动电或光收发模块(二者均随着数据率的增加而日益变得可取)。然而,某些人群会赏识针对这种可插拔式连接器的设计的进一步改进。
技术实现思路
在一个方案中,一种插头组件包括:一基座,所述基座设置成沿一对接轴线对接;一插卡;以及多条线缆。所述插卡安装在所述基座内且具有一第一侧和与所述第一侧相反的一第二侧,以及一第一对接端和与所述第一对接端相反的一第二端。所述插卡包括相邻所述第一对接端的多个导电的对接垫以及多个线缆端接垫。所述多个线缆端接垫设置为在所述插卡的第一侧的一第一组的多排,并且在所述插卡的第二侧仅仅为一单排,各排的线缆端接垫包括多个信号端接垫和多个接地端接垫。所述第一侧的线缆端接垫的排的一第一数量至少双倍于所述第二侧的线缆端接垫的排的一第二数量。各条线缆包括一信号导体,各信号导体端接于其中一个所述信号端接垫。在另一个方案中,一种组装一插头连接器的方法包括:a)提供一基座,所述基座设置成沿一对接轴线对接;以及b)提供一插卡,所示插卡具有一第一侧、一第一对接端以及与所述第一对接端相反的一第二端。所述插卡包括相邻所述第一对接端的多个导电的对接垫以及多个线缆端接垫,其中所述多个线缆端接垫设置为以相邻所述插卡的第二端的沿所述第一侧的一第一排的线缆端接垫,以及与所述第一排的线缆端接垫间隔开并与所述多个对接垫间隔开的至少一个附加排的线缆端接垫。所述第一排的线缆端接垫和所述附加排的线缆端接垫均包括多个信号端接垫以及多个接地端接垫。所述方法还包括:c)提供多条线缆,其中各条线缆包括一信号导体;d)将一第一组线缆的各信号导体端接于所述第一排的线缆端接垫的其中一个信号端接垫以限定一第一信号端接部;以及e)将一第一屏蔽元件安装在所述插卡上,包括将一导电的第一屏蔽突起安装在相邻的第一信号端接部之间并将各第一屏蔽突起电连接于所述第一排的其中一个接地端接垫。所述方法还包括:f)在完成步骤d)和步骤e)之后,将一第二组线缆的各信号导体端接于第二排的线缆端接垫的其中一个信号端接垫,以限定一第二信号端接部;g)将一第二屏蔽元件安装在所述插卡上,包括将一导电的第二屏蔽突起安装在相邻的第二信号端接部之间并将各第二屏蔽突起电连接于所述第二排的其中一个接地端接垫;以及h)将所述插卡和线缆安装在所述基座内。在又一个方案中,一种插头组件包括:一基座,所述基座设置成沿一对接轴线对接;一插卡;多条线缆;以及多个导电屏蔽突起。所述插卡安装在所述基座内且具有一第一对接端以及与所述第一对接端相反的一第二端。所述插卡包括相邻所述第一对接端的多个导电的对接垫以及以一排设置的多个线缆端接垫,所述排的线缆端接垫包括多个信号端接垫以及多个接地端接垫。所述多条线缆均包括一信号导体,其中各信号导体端接于其中一个信号端接垫以限定一信号端接部。所述多个导电屏蔽突起设置在所述插卡上,其中各屏蔽突起设置在相邻的信号端接部之间并电连接于其中一个接地端接垫。在再一个方案中,一种插头组件包括:一基座,所述基座设置成沿一对接轴线对接;一插卡;多条线缆;以及一理线元件。所述插卡安装在所述基座内且具有一第一对接端以及与所述第一对接端相反的一第二端。所述插卡包括相邻所述第一对接端的多个导电的对接垫以及以一排设置的多个线缆端接垫,其中所述排的线缆端接垫包括多个信号端接垫以及多个接地端接垫。所述多条线缆均包括一信号导体,其中各信号导体端接于其中一个线缆端接垫以限定一信号端接部。所述理线元件相邻所述排的线缆端接垫设置在所述插卡上,且所述理线元件包括多个开口,其中每一开口中设置其中一条所述线缆。附图说明本专利技术借助实例示出但不限制于附图,在附图中类似的附图标记表示类似的部件,且在附图中:图1示出根据本专利技术的一插头连接器的一立体图;图2示出大体沿图1的线2-2作出的一放大的剖开图;图3示出图2的一部分的一放大的侧视图;图4示出图1的插头连接器的一立体图,其中上基座元件从插头连接器中分解出;图5示出与图4类似的一放大的立体图,但是其中无上基座元件;图6示出一插卡的一立体图,其中多条线缆连同根据本专利技术的理线元件以及屏蔽元件端接于插卡;图7示出与图6类似的一立体图,但是其中为了清楚起见去除线缆部分而且其中部件是从一不同的角度(perspective)示出;图8示出图6的插卡、线缆、理线元件以及屏蔽元件的一部分分解立体图;图9示出与类似图6的一立体图,但是其中为了清楚起见去除了线缆;图10示出图6的插卡以及安装在其上的部件的一立体图,其中组件翻转以示出插卡的底部;图11示出图10的一分解立体图;图12示出与图10类似的一立体图,但是其中为了清楚起见去除了线缆;图13示出与图10类似的一立体图,但是其中为了清楚起见去除了部分线缆而且其中部件是从另一角度示出;图14示出根据本专利技术的一插卡的一立体图;图15示出图14的一放大的局部部分;图16示出一理线元件连同端接于多个信号端接垫的多个信号导体的一部分的一放大立体图,其中为了清楚起见去除了部分线缆;图17是根据本专利技术的一理线元件的一立体图;图18是根据本专利技术的一屏蔽元件的一立体图;图19是图17的理线元件连接于图18的屏蔽元件的一立体图;图20是与图19类似的但以不同的角度观察以示出组件的底部的一立体图;图21是处于部分组装状态的一插卡、多条线缆、多个理线元件以及多个屏蔽元件的一立体图;图22是处于进一步部分组装状态的一插卡、多条线缆、多个理线元件以及多个屏蔽元件的一立体图;图23是绘出(plotting)具有和不具有多个理线元件和多个屏蔽元件情况下的串扰作为频率的函数的一模拟图;图24是绘出具有和不具有多个理线元件和多个屏蔽元件情况下的插入损耗作为频率的函数的一模拟图;图25是绘出具有和不具有多个理线元件和多个屏蔽元件情况下的回波损耗作为频率的函数的一模拟图;以及图26是绘出具有和不具有理线元件和屏蔽元件情况下的阻抗作为时间的函数的一模拟图。具体实施方式下面的详细说明描述多个示范性实施例且所公开的特征不意欲限制到明确公开的组合。因此,除非另有说明,本文所公开的特征可以组本文档来自技高网...
插头组件及组装插头连接器的方法

【技术保护点】
一种插头组件,包括:一基座,所述基座设置成沿一对接轴线对接;一插卡,安装在所述基座内,所述插卡具有一第一侧和与所述第一侧相反的一第二侧,以及一第一对接端和与所述第一对接端相反的一第二端,所述插卡包括相邻所述第一对接端的多个导电的对接垫,以及多个线缆端接垫,所述多个线缆端接垫设置成在所述插卡的第一侧的一第一组的多排,并且在所述插卡的第二侧仅仅是一单排,各排的线缆端接垫包括多个信号端接垫和多个接地端接垫,其中,所述第一侧的线缆端接垫的排的一第一数量至少双倍于所述第二侧的线缆端接垫的排的一第二数量;以及多条线缆,各条线缆包括一信号导体,各信号导体端接于其中一个所述信号端接垫。

【技术特征摘要】
2016.10.13 US 62/407,7471.一种插头组件,包括:一基座,所述基座设置成沿一对接轴线对接;一插卡,安装在所述基座内,所述插卡具有一第一侧和与所述第一侧相反的一第二侧,以及一第一对接端和与所述第一对接端相反的一第二端,所述插卡包括相邻所述第一对接端的多个导电的对接垫,以及多个线缆端接垫,所述多个线缆端接垫设置成在所述插卡的第一侧的一第一组的多排,并且在所述插卡的第二侧仅仅是一单排,各排的线缆端接垫包括多个信号端接垫和多个接地端接垫,其中,所述第一侧的线缆端接垫的排的一第一数量至少双倍于所述第二侧的线缆端接垫的排的一第二数量;以及多条线缆,各条线缆包括一信号导体,各信号导体端接于其中一个所述信号端接垫。2.如权利要求1所述的插头组件,其中,所述多个对接垫设置为多对,各对平行于所述对接轴线。3.如权利要求1所述的插头组件,其中,所述插卡包括相邻所述插卡的第二端的沿所述第一侧的一第一排的线缆端接垫,以及与所述第一排的线缆端接垫间隔开并且与所述多个对接垫间隔开的至少一个附加排的线缆端接垫,所述第一排的线缆端接垫和所述附加排的线缆端接垫均包括多个信号端接垫和多个接地端接垫,多条第一线缆中的每一条线缆的一信号导体端接于所述第一排的各个所述信号端接垫以限定一第一信号端接部,且多条附加的线缆中的每一条线缆的一信号导体端接于所述附加排的各个信号端接垫。4.如权利要求3所述的插头组件,其中,各附加的线缆的一部分在其中一个第一信号端接部的上方延伸。5.如权利要求4所述的插头组件,还包括在各第一信号端接部和一相邻的附加的线缆之间的一导电屏蔽结构。6.如权利要求5所述的插头组件,其中,各导电屏蔽结构机械连接于所述第一排的线缆端接垫的其中一个所述接地端接垫。7.一种组装一插头连接器的方法,包括:a)提供一基座,所述基座设置成沿一对接轴线对接;b)提供一插卡,所示插卡具有一第一侧、一第一对接端以及与所述第一对接端相反的一第二端,所述插卡包括相邻所述第一对接端的多个导电的对接垫以及多个线缆端接垫,所述多个线缆端接垫设置成相邻所述插卡的第二端的沿所述第一侧的一第一排的线缆端接垫,以及与所述第一排的线缆端接垫间隔开并且与所述多个对接垫间隔开的至少一个附加排的线缆端接垫,所述第一排的线缆端接垫和所述附加排的线缆端接垫均包括多个信号端接垫以及多个接地端接垫;c)提供多条线缆,各条线缆包括一信号导体;d)将一第一组线缆的各信号导体端接于所述第一排的线缆端接垫中的一个信号端接垫以限定一第一信号端接部;e)将一第一屏蔽元件安装在所述插卡上,包括将一导电的第一屏蔽突起安装在相邻的第一信号端接部之间并且将各第一屏蔽突起电连接于所述第一排的其中一个接地端接垫;f)在完成步骤d)和步骤e)之后,将一第二组线缆的各信号导体端接于第二排的线缆端接垫的其中一个信号端接垫,以限定一第二信号端接部;g)将一第二屏蔽元件安装在所述插卡上,包括将一导电的第二屏蔽突起安装在相邻第二信号端接部之间并将各第二屏蔽突起电连接于所述第二排的其中一个接地端接垫;以及h)将所述插卡和线缆安装在所述基座内。8.如权利要求7所述的方法,还包括:在步骤d)之前将第一组线缆安装在一第一理线元件上,并将线缆剥开以露出信号导体。9.如权利要求8所述的方法,还包括:在步骤d)之前将所述第一理线元件安装在所述插卡上。10.如权利要求8所述的方法,还包括:在步骤f)之前,将第二组线缆安装在一第二理线元件上并剥开线缆以露出信号导体。11.如权利要求9所述的方法,还包括:在步骤f)之前,将所述第二理线元件安装在所述插卡上。12.一种插头组件,包括:一基座,所述基座设置成沿一对接轴线对接;一插卡,安装在所述基座内,所述插卡具有一第一对接端以及与所述第一对接端相反的一第二端,所述插卡包括相邻所述第一对接端的多个导电的对接垫以及以一排设置的多个线缆端接垫,所述排的线缆端接垫包括多个信号端接垫以及多个接地端接垫;多条线缆,各条线缆包括一信号导体,各信号导体端接于其中一个信号端接垫以限定一信号端接部;以及多个导电的屏蔽突起,设置在所述插卡上,各屏蔽突起设置在相邻的信号端接部之间并电连接于其中一个接地端接垫...

【专利技术属性】
技术研发人员:斯特万·拉特科维奇克里斯托弗·洛特
申请(专利权)人:莫列斯有限公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1