一种像素电路、其驱动方法及显示装置制造方法及图纸

技术编号:17781662 阅读:31 留言:0更新日期:2018-04-22 11:20
本发明专利技术公开了一种像素电路、其驱动方法及显示装置,其中像素电路包括:数据写入模块、第一发光控制模块、第二发光控制模块、阈值补偿模块、阳极复位模块、电容模块、驱动晶体管和发光二极管;在复位阶段,利用阳极复位模块对发光二极管的阳极进行复位,同时第二发光控制模块控制发光二极管的阳极与驱动晶体管的第二极导通,阈值补偿模块控制驱动晶体管的栅极与驱动晶体管的第一极导通;从而使驱动晶体管的第一极的电压向阳极复位模块方向放电直到驱动晶体管处于截止状态,从而确保驱动晶体管的栅源电压是一个恒定值,不受上一次信号/画面的影响,从而解决残像问题。

【技术实现步骤摘要】
一种像素电路、其驱动方法及显示装置
本专利技术涉及显示
,尤指一种像素电路、其驱动方法及显示装置。
技术介绍
有机发光(OrganicLightEmittingDiode,OLED)显示器是当今平板显示器研究领域的热点之一,与液晶显示器相比,OLED显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等平板显示领域,OLED显示器已经开始取代传统的液晶显示屏(LiquidCrystalDisplay,LCD)。其中,像素电路设计是OLED显示器核心
技术实现思路
,具有重要的研究意义。现有的像素电路容易使显示面板发生残像问题,如图1a所示,当显示的画面中同时有高灰阶和低灰阶时,且在持续显示一段时间后,要切换至如图1b所示的同一灰阶的灰阶画面时,由于像素电路的驱动晶体管迟滞效应,驱动晶体管的栅源电压Vgs正向扫描和反向扫描的I-V曲线是不重合的。例如从灰阶L255切换到灰阶L128和由从灰阶L0切换到灰阶L128,由于驱动晶体管的栅源电压Vgs变化的方向不同,从而导致驱动电流不同,进而导致由于像素亮度不同而发生残像,如图1c所示,图1c会持续一段时间后变为如图1b所示的画面。
技术实现思路
本专利技术实施例提供一种像素电路、其驱动方法及显示装置,用以改善显示面板的残像问题。本专利技术实施例提供的一种像素电路,包括:数据写入模块、第一发光控制模块、第二发光控制模块、阈值补偿模块、阳极复位模块、电容模块、驱动晶体管和发光二极管;其中,所述阳极复位模块用于在复位阶段对所述发光二极管的阳极进行复位;所述数据写入模块用于在数据写入阶段向所述驱动晶体管的第一极写入数据信号;所述阈值补偿模块用于在所述复位阶段和所述数据写入阶段控制所述驱动晶体管的栅极与所述驱动晶体管的第二极导通;所述第一发光控制模块用于在发光阶段向所述驱动晶体管的第一极提供电源电压;所述第二发光控制模块用于在所述复位阶段和所述发光阶段控制所述发光二极管的阳极与所述驱动晶体管的第二极导通;所述驱动晶体管用于在所述发光阶段驱动所述发光二极管发光;所述电容模块用于在所述驱动晶体管的栅极浮接时保持所述驱动晶体管的栅极电压稳定。可选地,在本专利技术实施例提供的像素电路中,所述阳极复位模块包括第一开关晶体管;其中,所述第一开关晶体管的栅极与复位控制端或与第一扫描信号端相连,所述第一开关晶体管的第一极与初始化信号端相连,所述第一开关晶体管的第二极与所述发光二极管的阳极相连。可选地,在本专利技术实施例提供的像素电路中,所述数据写入模块包括第二开关晶体管,所述阈值补偿模块包括第三开关晶体管,所述电容模块包括电容;其中,所述第二开关晶体管的栅极与第二扫描信号端相连,所述第二开关晶体管的第一极与所述驱动晶体管的第一极相连,所述第二开关晶体管的第二极与数据信号端相连;所述第三开关晶体管的栅极与所述复位控制端相连,所述第三开关晶体管的第一极与所述驱动晶体管的栅极相连,所述第三开关晶体管的第二极与所述驱动晶体管的第二极相连;所述电容的一端与第一电源电压端相连,所述电容的另一端与所述驱动晶体管的栅极相连。可选地,在本专利技术实施例提供的像素电路中,所述第一发光控制模块包括第四开关晶体管,所述第二发光控制模块包括第五开关晶体管;所述第四开关晶体管的栅极与第一发光控制端相连,所述第四开关晶体管的第一极与所述第一电源电压端相连,所述第四开关晶体管的第二极与所述驱动晶体管的第一极相连;所述第五开关晶体管的栅极与第二发光控制端或所述第二扫描信号端相连,所述第五开关晶体管的第一极与所述驱动晶体管的第二极相连,所述第五开关晶体管的第二极与所述发光二极管的阳极相连。可选地,在本专利技术实施例提供的像素电路中,所述第一开关晶体管的栅极与所述复位控制端相连,且所述第五开关晶体管的栅极与所述第二发光控制端相连;所述驱动晶体管、所述第一开关晶体管、所述第二开关晶体管和所述第三开关晶体管为P型晶体管,所述第四开关晶体管和所述第五开关晶体管为N型晶体管;或者,所述驱动晶体管、所述第二开关晶体管、所述第四开关晶体管和所述第五开关晶体管为P型晶体管,所述第一开关晶体管和所述第三开关晶体管为N型晶体管。可选地,在本专利技术实施例提供的像素电路中,所述第一开关晶体管的栅极与所述复位控制端相连,且所述第五开关晶体管的栅极与所述第二扫描信号端相连;所述驱动晶体管、所述第二开关晶体管和所述第四开关晶体管为P型晶体管,所述第一开关晶体管、所述第三开关晶体管和所述第五开关晶体管为N型晶体管;或者,所述驱动晶体管、所述第四开关晶体管和所述第五开关晶体管为P型晶体管,所述第一开关晶体管、所述第二开关晶体管和所述第三开关晶体管为N型晶体管。可选地,在本专利技术实施例提供的像素电路中,所述第一开关晶体管的栅极与所述第一扫描信号端相连,且所述第五开关晶体管的栅极与所述第二发光控制信号端相连;所述驱动晶体管、所述第一开关晶体管、所述第二开关晶体管、所述第四开关晶体管和所述第五开关晶体管为P型晶体管,所述第三开关晶体管为N型晶体管;或者,所述驱动晶体管和所述第三开关晶体管为P型晶体管,所述第一开关晶体管、所述第二开关晶体管、所述第四开关晶体管和所述第五开关晶体管为N型晶体管。可选地,在本专利技术实施例提供的像素电路中,所述复位控制端与所述第一发光控制端为同一端。相应地,本专利技术实施例还提供了一种显示装置,包括本专利技术实施例提供的上述任一种像素电路。相应地,本专利技术实施例还提供了一种上述像素电路的驱动方法,包括:在复位阶段,所述阳极复位模块对所述发光二极管的阳极进行复位,所述第二发光控制模块控制所述发光二极管的阳极与所述驱动晶体管的第二极导通,所述阈值补偿模块控制所述驱动晶体管的栅极与所述驱动晶体管的第一极导通;在写入阶段,所述数据写入模块向所述驱动晶体管的第一极写入数据信号,所述阈值补偿模块控制所述驱动晶体管的栅极与所述驱动晶体管的第一极导通;在发光阶段,所述第一发光控制模块向所述驱动晶体管的第一极提供电源电压,所述第二发光控制模块控制所述发光二极管的阳极与所述驱动晶体管的第二极导通,所述驱动晶体管控制所述发光二极管发光,所述电容模块保持所述驱动晶体管的栅极电压稳定。本专利技术有益效果如下:本专利技术实施例提供的上述像素电路、其驱动方法及显示装置,其中像素电路包括:数据写入模块、第一发光控制模块、第二发光控制模块、阈值补偿模块、阳极复位模块、电容模块、驱动晶体管和发光二极管;在复位阶段,利用阳极复位模块对发光二极管的阳极进行复位,同时第二发光控制模块控制发光二极管的阳极与驱动晶体管的第二极导通,阈值补偿模块控制驱动晶体管的栅极与驱动晶体管的第一极导通;从而使驱动晶体管的第一极的电压向阳极复位模块方向放电直到驱动晶体管处于截止状态,从而确保驱动晶体管的栅源电压是一个恒定值,不受上一次信号/画面的影响,从而解决残像问题。附图说明图1a至图1c为现有像素电路显示不同灰阶是的画面示意图;图2为本专利技术实施例提供的像素电路的结构示意图;图3为本专利技术实施例提供的像素电路的具体结构示意图之一;图4为本专利技术实施例提供的像素电路的具体结构示意图之二;图5为本专利技术实施例提供的像素电路的具体结构示意图之三;图6为本专利技术实施例提供的像素电路的具体结构示意图之四;图7为本文档来自技高网...
一种像素电路、其驱动方法及显示装置

【技术保护点】
一种像素电路,其特征在于,包括:数据写入模块、第一发光控制模块、第二发光控制模块、阈值补偿模块、阳极复位模块、电容模块、驱动晶体管和发光二极管;其中,所述阳极复位模块用于在复位阶段对所述发光二极管的阳极进行复位;所述数据写入模块用于在数据写入阶段向所述驱动晶体管的第一极写入数据信号;所述阈值补偿模块用于在所述复位阶段和所述数据写入阶段控制所述驱动晶体管的栅极与所述驱动晶体管的第二极导通;所述第一发光控制模块用于在发光阶段向所述驱动晶体管的第一极提供电源电压;所述第二发光控制模块用于在所述复位阶段和所述发光阶段控制所述发光二极管的阳极与所述驱动晶体管的第二极导通;所述驱动晶体管用于在所述发光阶段驱动所述发光二极管发光;所述电容模块用于在所述驱动晶体管的栅极浮接时保持所述驱动晶体管的栅极电压稳定。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:数据写入模块、第一发光控制模块、第二发光控制模块、阈值补偿模块、阳极复位模块、电容模块、驱动晶体管和发光二极管;其中,所述阳极复位模块用于在复位阶段对所述发光二极管的阳极进行复位;所述数据写入模块用于在数据写入阶段向所述驱动晶体管的第一极写入数据信号;所述阈值补偿模块用于在所述复位阶段和所述数据写入阶段控制所述驱动晶体管的栅极与所述驱动晶体管的第二极导通;所述第一发光控制模块用于在发光阶段向所述驱动晶体管的第一极提供电源电压;所述第二发光控制模块用于在所述复位阶段和所述发光阶段控制所述发光二极管的阳极与所述驱动晶体管的第二极导通;所述驱动晶体管用于在所述发光阶段驱动所述发光二极管发光;所述电容模块用于在所述驱动晶体管的栅极浮接时保持所述驱动晶体管的栅极电压稳定。2.如权利要求1所述的像素电路,其特征在于,所述阳极复位模块包括第一开关晶体管;其中,所述第一开关晶体管的栅极与复位控制端或与第一扫描信号端相连,所述第一开关晶体管的第一极与初始化信号端相连,所述第一开关晶体管的第二极与所述发光二极管的阳极相连。3.如权利要求2所述的像素电路,其特征在于,所述数据写入模块包括第二开关晶体管,所述阈值补偿模块包括第三开关晶体管,所述电容模块包括电容;其中,所述第二开关晶体管的栅极与第二扫描信号端相连,所述第二开关晶体管的第一极与所述驱动晶体管的第一极相连,所述第二开关晶体管的第二极与数据信号端相连;所述第三开关晶体管的栅极与所述复位控制端相连,所述第三开关晶体管的第一极与所述驱动晶体管的栅极相连,所述第三开关晶体管的第二极与所述驱动晶体管的第二极相连;所述电容的一端与第一电源电压端相连,所述电容的另一端与所述驱动晶体管的栅极相连。4.如权利要求3所述的像素电路,其特征在于,所述第一发光控制模块包括第四开关晶体管,所述第二发光控制模块包括第五开关晶体管;所述第四开关晶体管的栅极与第一发光控制端相连,所述第四开关晶体管的第一极与所述第一电源电压端相连,所述第四开关晶体管的第二极与所述驱动晶体管的第一极相连;所述第五开关晶体管的栅极与第二发光控制端或所述第二扫描信号端相连,所述第五开关晶体管的第一极与所述驱动晶体管的第二极相连,所述第五开关晶体管的第二极与所述发光二极管的阳极相连。5.如权利要求4所述的像素电路,其特征在于,所述第一开关晶体管的栅极与所述复位控制端相...

【专利技术属性】
技术研发人员:羊振中彭宽军高雪岭
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1