输出缓冲装置制造方法及图纸

技术编号:17214030 阅读:22 留言:0更新日期:2018-02-08 00:34
本发明专利技术提供一种输出缓冲装置,其第一开关电路与第二开关电路耦接运算放大器的输出端、第一输出级电路与第二输出级电路之间,第一开关电路与第二开关电路分别受控于第一控制信号与第二控制信号,而决定使第一输出级电路依据运算放大器的输出电压提供落于第一电压范围内的输出电压,或使第二输出级电路依据运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压。本发明专利技术提供的输出缓冲装置可满足输出不同电压范围的输出电压的需求,同时有效地提高输出缓冲装置的驱动能力。

Output buffer

The present invention provides an output buffer between the first switch circuit and the second switching circuit is coupled with the output end of the operational amplifier, a first output stage circuit and second output circuit, the first switch circuit and the second switching circuit are respectively controlled by the first and second control signals, and determines the output voltage output voltage of the first output level according to the current operational amplifier provides falls on the first voltage range and output voltage or output voltage of the output of the second output terminal of the operational amplifier circuit according to the supply voltage in the range of second to fall. The output buffering device provided by the invention can meet the output voltage requirement of different voltage ranges, and effectively improve the driving capacity of the output buffering device.

【技术实现步骤摘要】
输出缓冲装置
本专利技术涉及一种电子装置,尤其涉及一种输出缓冲装置。
技术介绍
随着光电与半导体元件的进步,平面显示器诸如液晶显示器(liquidcrystaldisplay,LCD)在近几年蓬勃地发展。液晶显示器因具有多项优点,例如低功率消耗、无辐射与高空间利用率,而逐渐地成为市场的主流。源极驱动器为液晶显示器中相当重要的元件,其能转换显示影像的数字数据信号为类比信号,且输出此类比信号至显示面板的每个像素。一般来说,源极驱动器包含多个驱动信道来传送类比信号至每一数据线上的像素,且其也包含多个输出缓冲器来提升信号传输强度。为了满足可输出不同极性的驱动电压,一般会在缓冲器的输出端配置传输门来切换输出至数据线的驱动电压,此方式虽可满足切换驱动电压极性的需求,但由于传输门本身具有一定的电阻,因此将会影响输出缓冲器对像素电容的充放电速度与特性,进而降低显示品质。
技术实现思路
本专利技术提供一种输出缓冲装置,可满足输出不同电压范围的输出电压的需求,同时有效地提高输出缓冲装置的驱动能力。本专利技术的输出缓冲装置包括第一运算放大器、第一输出级电路、第二输出级电路、第一开关电路以及第二开关电路。第一运算放大器的正输入端用以接收第一输入信号。第一输出级电路依据第一运算放大器的输出端的输出电压提供落于第一电压范围内的输出电压。第二输出级电路依据第一运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压,其中第一输出级电路耦接第二输出级电路的输出端相互耦接且耦接至第一运算放大器的负输入端。第一开关电路耦接于第一运算放大器的输出端与第一输出级电路之间。第二开关电路耦接于第一运算放大器的输出端与第二输出级电路之间,第一开关电路与第二开关电路分别受控于第一控制信号与第二控制信号,以决定是否将第一运算放大器的输出端连接至第一输出级电路或将第一运算放大器的输出端连接至第二输出级电路。在本专利技术的一实施例中,上述的第一输出级电路包括第一P型晶体管以及第一N型晶体管。第一P型晶体管耦接于第一电源电压与第一输出级电路的输出端之间,第一P型晶体管的栅极耦接第一开关电路。第一N型晶体管耦接于第一输出级电路的输出端与第二电源电压之间,第一N型晶体管的栅极耦接第一开关电路。在本专利技术的一实施例中,上述的第一控制信号包括第一切换控制信号与第一反相切换控制信号,第一开关电路包括第一传输门、第二传输门、第二P型晶体管以及第二N型晶体管。第一传输门耦接于第一运算放大器的输出端与第一P型晶体管的栅极之间。第二传输门耦接于第一运算放大器的输出端与第一N型晶体管的栅极之间,第一传输门与第二传输门受控于第一切换控制信号与第一反相切换控制信号而同时被导通或关闭。第二P型晶体管耦接于第一电源电压与第一P型晶体管的栅极之间,第二P型晶体管的栅极接收第一切换控制信号。第二N型晶体管耦接于第一N型晶体管的栅极与第二电源电压之间,第二N型晶体管的栅极接收第一反相切换控制信号。在本专利技术的一实施例中,上述的第二输出级电路包括第二P型晶体管以及第二N型晶体管。第二P型晶体管耦接于第三电源电压与第二输出级电路的输出端之间,第二P型晶体管的栅极耦接第二开关电路。第二N型晶体管耦接于第二输出级电路的输出端与第四电源电压之间,第二N型晶体管的栅极耦接第二开关电路。在本专利技术的一实施例中,上述的第二控制信号包括第二切换控制信号与第二反相切换控制信号,第二开关电路包括第一传输门、第二传输门、第三P型晶体管以及第三N型晶体管。第一传输门耦接于第一运算放大器的输出端与第二P型晶体管的栅极之间。第二传输门耦接于第一运算放大器的输出端与第二N型晶体管的栅极之间,第一传输门与第二传输门受控于第二切换控制信号与第二反相切换控制信号而同时被导通或关闭。第三P型晶体管耦接于第三电源电压与第二P型晶体管的栅极之间,第三P型晶体管的栅极接收第二切换控制信号。第三N型晶体管耦接于第二N型晶体管的栅极与第四电源电压之间,第三N型晶体管的栅极接收第二反相切换控制信号。在本专利技术的一实施例中,上述的第一电源电压大于第二电源电压,第三电源电压大于第四电源电压。在本专利技术的一实施例中,上述的输出缓冲装置还包括第二运算放大器、切换电路、第三输出级电路、第四输出级电路、第三开关电路以及第四开关电路。切换电路耦接第一运算放大器与第二运算放大器的正输入端,接收第一输入信号与第二输入信号,受控于选择信号切换输出至第一运算放大器与第二运算放大器的正输入端的信号。第三输出级电路依据第二运算放大器的输出端的输出电压提供落于第一电压范围内的输出电压。第四输出级电路,依据第二运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压,其中第三输出级电路耦接第四输出级电路的输出端相互耦接且耦接至第二运算放大器的负输入端。第三开关电路耦接于第二运算放大器的输出端与第三输出级电路之间。第四开关电路耦接于第二运算放大器的输出端与第四输出级电路之间,第三开关电路与第四开关电路分别受控于第三控制信号与第四控制信号,以决定是否将第二运算放大器的输出端连接至第三输出级电路或将第二运算放大器的输出端连接至第四输出级电路。基于上述,本专利技术实施例的第一开关电路与第二开关电路耦接运算放大器的输出端、第一输出级电路与第二输出级电路之间,第一开关电路与第二开关电路分别受控于第一控制信号与第二控制信号,而决定使第一输出级电路依据运算放大器的输出端的输出电压提供落于第一电压范围内的输出电压,或使第二输出级电路依据运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压,进而满足输出不同电压范围的输出电压的需求,同时有效地提高输出缓冲装置的驱动能力。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1是依照本专利技术一实施例的一种输出缓冲装置的示意图;图2是依照本专利技术另一实施例的一种输出缓冲装置的示意图;图3是依照本专利技术一实施例的切换控制信号与反相切换控制信号的波形示意图;图4是依照本专利技术另一实施例的一种输出缓冲装置的示意图。附图标记:102、202:运算放大器;104、106、204、206:输出级电路;108、110、208、210:开关电路;112、214:负载;212:切换电路;VIN、VIN1、VIN2:输入信号;TO、TO1、TO2、TO’:输出端;RL1、RL2:等效电阻;CL1、CL2:液晶电容;SC1、SC2、SC3、SC4:控制信号;P1~P13、N1~N13:晶体管;VB1~VB8:偏压电压;TS1~TS4:传输门;VDD1~VDD4:电源电压;SW1、SW2:切换控制信号;SW1B、SW2B:反相切换控制信号;SL1:选择信号;FN、FN+1、FN+2:画框期间;BN、BN+1:空白期间。具体实施方式图1是依照本专利技术一实施例的一种输出缓冲装置的示意图,请参照图1。输出缓冲装置包括运算放大器102、输出级电路104、输出级电路106、开关电路108以及开关电路110。其中运算放大器102的正输入端用以接收输入信号VIN,运算放大器102的负输入端耦接输出级电路104与输出级电路106的输出端TO,以接收来自输出级电路104与输出级电路106的回授信号。开关电路108耦接于运算放大器102的输出端与输出级电路104的本文档来自技高网...
输出缓冲装置

【技术保护点】
一种输出缓冲装置,其特征在于,包括:第一运算放大器,所述第一运算放大器的正输入端用以接收第一输入信号;第一输出级电路,依据所述第一运算放大器的输出端的输出电压提供落于第一电压范围内的输出电压;第二输出级电路,依据所述第一运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压,其中所述第一输出级电路耦接所述第二输出级电路的输出端且耦接至所述第一运算放大器的负输入端;第一开关电路,耦接于所述第一运算放大器的输出端与所述第一输出级电路之间;以及第二开关电路,耦接于所述第一运算放大器的输出端与所述第二输出级电路之间,所述第一开关电路与所述第二开关电路分别受控于第一控制信号与第二控制信号,以决定是否将所述第一运算放大器的输出端连接至所述第一输出级电路或将所述第一运算放大器的输出端连接至所述第二输出级电路。

【技术特征摘要】
2016.07.29 TW 1051240361.一种输出缓冲装置,其特征在于,包括:第一运算放大器,所述第一运算放大器的正输入端用以接收第一输入信号;第一输出级电路,依据所述第一运算放大器的输出端的输出电压提供落于第一电压范围内的输出电压;第二输出级电路,依据所述第一运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压,其中所述第一输出级电路耦接所述第二输出级电路的输出端且耦接至所述第一运算放大器的负输入端;第一开关电路,耦接于所述第一运算放大器的输出端与所述第一输出级电路之间;以及第二开关电路,耦接于所述第一运算放大器的输出端与所述第二输出级电路之间,所述第一开关电路与所述第二开关电路分别受控于第一控制信号与第二控制信号,以决定是否将所述第一运算放大器的输出端连接至所述第一输出级电路或将所述第一运算放大器的输出端连接至所述第二输出级电路。2.根据权利要求1所述的输出缓冲装置,其特征在于,所述第一输出级电路包括:第一P型晶体管,耦接于第一电源电压与所述第一输出级电路的输出端的输出端之间,所述第一P型晶体管的栅极耦接所述第一开关电路;以及第一N型晶体管,耦接于所述第一输出级电路的输出端与一第二电源电压之间,所述第一N型晶体管的栅极耦接所述第一开关电路。3.根据权利要求2所述的输出缓冲装置,其特征在于,所述第一控制信号包括第一切换控制信号与第一反相切换控制信号,所述第一开关电路包括:第一传输门,耦接于所述第一运算放大器的输出端与所述第一P型晶体管的栅极之间;第二传输门,耦接于所述第一运算放大器的输出端与所述第一N型晶体管的栅极之间,所述第一传输门与所述第二传输门受控于所述第一切换控制信号与所述第一反相切换控制信号而同时被导通或关闭;第二P型晶体管,耦接于所述第一电源电压与所述第一P型晶体管的栅极之间,所述第二P型晶体管的栅极接收所述第一切换控制信号;以及第二N型晶体管,耦接于所述第一N型晶体管的栅极与所述第二电源电压之间,所述第二N型晶体管的栅极接收所述第一反相切换控制信号。4.根据权利要求2所述的输出缓冲装置,其特征在于,所述第二输出级电路包括:第二P型晶体管,耦接于第三...

【专利技术属性】
技术研发人员:洪浩伟叶松铫
申请(专利权)人:奕力科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1