一种集成电路包含至少一个第一导电部件和至少一个第二导电部件。第二导电部件具有至少一个延伸部,以及第二导电部件的延伸部从第一导电部件在第二导电部件上的投影凸出。集成电路还包含至少一个第三导电部件,以及至少一个第一导电通孔,第一导电通孔电连接第三导电部件和第二导电部件的延伸部。本发明专利技术实施例涉及具有交错的导电部件的集成电路。
【技术实现步骤摘要】
具有交错的导电部件的集成电路
本专利技术实施例涉及具有交错的导电部件的集成电路。
技术介绍
基于计算机辅助单元的设计已被开发为用于设计大规模IC,例如专用集成电路(ASIC)以及栅极阵列。单元是已作为构件被预设计和预验证的电路。在标准单元设计中,单元库中的每个不同单元可具有有效几何图形、栅极以及金属平面。标准单元或者栅极阵列单元的示例包含反相器、NAND栅极、NOR栅极、触发电路以及其它相似的逻辑电路。集成电路设计包含两个步骤:布局和布线。在布局步骤中,决定了单元的位置和取向。在布线步骤中,将互连件和导电部件添加在单元上的连接端口。
技术实现思路
根据本专利技术的一些实施例,提供了一种集成电路,包括:至少一个第一导电部件,具有至少一个端部;至少一个第二导电部件,具有至少一个延伸部,所述第一导电部件的所述端部在所述第二导电部件上具有投影,所述第二导电部件的延伸部从所述第一导电部件的所述端部在所述第二导电部件上的投影凸出;至少一个第三导电部件;以及至少一个第一导电通孔,电连接所述第三导电部件和所述第二导电部件的延伸部。根据本专利技术的另一些实施例,还提供了一种集成电路,包括:多个第一导电部件,每个所述第一导电部件具有第一端,所述第一导电部件的所述第一端彼此对齐;以及多个第二导电部件,每个所述第二导电部件具有第一端,所述第二导电部件的所述第一端彼此对齐,其中,所述第一导电部件和所述第二导电部件被设置为形成交错配置。根据本专利技术的又一些实施例,还提供了一种使用处理器配置集成电路布局的方法,所述方法包括:使用所述处理器,产生多个导电部件;使用所述处理器,延伸至少一个所述导电部件的长度以形成交错配置;产生基于所述集成电路布局制造集成电路的指令组;以及将所述指令组存储于永久的机器可读存储介质中。附图说明结合附图阅读以下详细说明,可更好地理解本专利技术的各方面。应注意到,根据本行业中的标准惯例,各种部件未按比例绘制。实际上,为论述清楚,各部件的尺寸可任意增加或减少。图1A至图1C分别是根据本专利技术的一些实施例的设计具有交错导电部件的单元布局的方法的不同阶段的示意性俯视图。图2是根据本专利技术的一些实施例的单元的示意性俯视图。图3A和图3B分别是根据本专利技术的一些实施例的设计具有交错导电部件的单元布局的方法的不同阶段的示意性俯视图。图4A至图4C分别是根据本专利技术的不同实施例的单元布局的示意性俯视图。图5是根据本专利技术的一些实施例的集成电路的示意性俯视图。图6是根据本专利技术的一些其它实施例的集成电路的示意性俯视图。图7A至图7C分别是根据本专利技术的一些实施例的制造单元的方法的不同步骤的示意图。图8是产生一个或者多个以上描述的布局实施例的处理系统。具体实施方式以下公开内容提供了许多用于实现所提供主题的不同特征的不同实施例或实例。下面描述了组件和布置的具体实例以简化本专利技术。当然,这些仅仅是实例,而不旨在限制本专利技术。例如,在以下描述中,在第二部件上方或者上形成第一部件可以包括第一部件和第二部件以直接接触的方式形成的实施例,并且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。此外,本专利技术可在各个实例中重复参考标号和/或字符。该重复是为了简单和清楚的目的,并且其本身不指示所讨论的各个实施例和/或配置之间的关系。而且,为了便于描述,在此可以使用诸如“在…下方”、“在…下面”、“下部”、“在…之上”、“上部”等空间相对术语以描述如图所示的一个元件或部件与另一个(或另一些)元件或部件的关系。除了图中所示的方位外,空间相对术语旨在包括器件在使用或操作中的不同方位。装置可以以其他方式定向(旋转90度或在其他方位上),并且在此使用的空间相对描述符可以同样地作出相应的解释。参考图1A至图1C,其分别是根据本专利技术的一些实施例设计具有交错导电部件的单元布局的方法的不同阶段的示意性俯视图。设计方法开始于图1A,其中单元布局100,例如标准单元的布局,是从单元库中获得的。单元布局100具有边界110。边界110基本上成矩形形状。边界110包含上边缘112、下边缘114以及相对侧边116和118。单元高度H限定在上边缘112和下边缘114之间。(请注意,当边界110的上边缘112在图中被描述为朝上时,旋转单元布局100不会改变所示元件的功能和相对位置。如图中所描述的,边界110的下边缘114显示朝下;但是,即使方向不同时,也不会改变下边缘114的位置。)单元布局100包含限定在边界110内的多个标准导电部件120。在一些实施例中,标准导电部件120被设置为基本上彼此平行以及基本上等间距间隔开。例如,图1A图示了限定在单元布局100的边界110内的四个标准导电部件120。在一些其它实施例中,标准导电部件120的数量可根据不同的设计需求改变。相邻标准导电部件120间的间隔可根据设计规则决定。在一些实施例中,标准导电部件120具有基本相同的长度L1。标准导电部件120可彼此对齐。也就是说,标准导电部件120被设置在基本相同的水平。如图1A所显示的,标准导电部件120的顶端122与线LT对齐,以及标准导电部件120的底端124与线LB对齐。在一些实施例中,标准导电部件120是5节距(pitch)导电部件布线,其指的是每个标准导电部件120具有五个接入点。接入点是导电部件可被连接至另一个导电部件的位置。接入点的数量对于决定布线能力很重要,例如布线密度和布线灵活性。参考图1B。图1A中的标准导电部件120是收缩的并且变成收缩标准导电部件120’。如图1B所示,收缩标准导电部件120’是缩短的。因此,至少一个收缩标准导电部件120’的上边缘122和下边缘124之间的间隔小于线LT和线LB之间的间隔。收缩标准导电部件120’存在于线LT和线LB之间的空间内。因此,通过收缩图1A中的标准导电部件120可以创建一些额外空间。在一些实施例中,收缩标准导电部件120’仍然具有基本相同的长度L2,其中收缩标准导电部件120’的长度L2小于标准导电部件120(如图1A所示)的长度L1(如图1A所示)。参考图1C。上延伸部126和下延伸部128被分别添加至收缩标准导电部件120’。在一些实施例中,每个收缩标准导电部件120’均添加了延伸部,例如,上延伸部126和下延伸部128。如图1C所示,上延伸部126被添加至一些收缩标准导电部件120’,以及下延伸部128被添加至其它收缩标准导电部件120’。添加了下延伸部128的收缩标准导电部件120’在本文指的是第一导电部件130。添加了上延伸部126的收缩标准导电部件120’在本文指的是第二导电部件140。在一些实施例中,第一导电部件130和第二导电部件140具有基本相同的长度L3。第一导电部件130和第二导电部件140的长度L3可与标准导电部件120(如图1A所示)的长度L1相似,或者长于或短于标准导电部件120(如图1A所示)的长度L1。第一导电部件130和第二导电部件140的长度L3短于边界110的单元高度H。在一些实施例中,第一导电部件130可以存在于更靠近边界110的下边缘114的位置,以及第二导电部件140可以存在于更靠近边界110的上边缘112的位置。也就是说,从第一导电部件130的顶端132本文档来自技高网...
【技术保护点】
一种集成电路,包括:至少一个第一导电部件,具有至少一个端部;至少一个第二导电部件,具有至少一个延伸部,所述第一导电部件的所述端部在所述第二导电部件上具有投影,所述第二导电部件的延伸部从所述第一导电部件的所述端部在所述第二导电部件上的投影凸出;至少一个第三导电部件;以及至少一个第一导电通孔,电连接所述第三导电部件和所述第二导电部件的延伸部。
【技术特征摘要】
2016.06.02 US 15/171,8621.一种集成电路,包括:至少一个第一导电部件,具有至少一个端部;至少一个第二导电部件,具有至少一个延伸部,所述第一导电部件的所述端部在所述第二导电部件上具有投影,所述第二导电部件的延伸部从所述第一导电部件的所述端部在所述第二导电部件上的投影凸出;至少一个第三导电部件;以及至少一个第一导电通孔,电连接所述第三导电部件和所述第二导电部件的延伸部。2.根据权利要求1所述的集成电路,其中,所述第三导电部件和所述第二导电部件的延伸部交叉于所述第一导电通孔。3.根据权利要求1所述的集成电路,其中,所述第二导电部件具有位于所述第二导电部件的延伸部远侧的端部,所述第一导电部件具有位于所述第一导电部件的所述端部的远侧的至少一个延伸部,所述第二导电部件的所述端部在所述第一导电部件上具有投影,以及所述第一导电部件的延伸部从所述第二导电部件的所述端部在所述第一导电部件上的投影凸出。4.根据权利要求3所述的集成电路,还包括:第四导电部件;以及第二导电通孔,电连接所述第四导电部件和所述第一导电部件的所述延伸部。5.根据权利要求4所述的集成电路,其...
【专利技术属性】
技术研发人员:张丰愿,陈胜雄,黄博祥,张钧皓,陈俊臣,
申请(专利权)人:台湾积体电路制造股份有限公司,
类型:发明
国别省市:中国台湾,71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。