The utility model discloses a voltage buffer enhancement circuit linearity, including voltage buffer and load capacitance CS, the voltage buffer includes a first transistor, a second transistor M0 bias current source M1 and I; the gate of the first transistor M0 is connected to the input signal, the drain is connected with the power supply voltage, source level connected load capacitance CS the input terminal of the second transistor M1 and drain gate; the second transistor M1 connected fixed bias voltage, input bias current source connected source I; bias current source I input and output load capacitance CS is connected with the output bias current source I grounding. At the same time, the utility model does not increase the input load to improve the linearity of input buffer circuit, simple structure, ingenious design, without increasing the chip area and power consumption, effectively enhance the performance of high speed switch capacitor circuit.
【技术实现步骤摘要】
一种增强电压缓冲器线性度的电路
本技术涉及芯片设计领域,具体涉及一种增强电压缓冲器线性度的电路。
技术介绍
软件无线电等通信系统的关键器件是高速模数转换器(ADC)。随着技术的发展,ADC已实现16bit300Msps采样速率,以适应高性能多载波无线通信应用需求。通常情况下高速ADC采样电容会流过非常大的瞬态电流,导致噪声和线性度降低。同时封装和PCB寄生也会引起ADC性能退化,而且这两部分寄生影响很难预测。为改善上述导致ADC线性退化的因素同时简化设计,现在主流的设计是在高性能流水线结构ADC采样电容前加上一个电压缓冲器,使之更容易驱动采样电容。实现缓冲器的高线性有许多难点,其中最大的难点是大信号流过缓冲器的电流对采样电容的充放电,由于MOS管的I-V非线性特征导致缓冲器输入输出的非线性,其关系如下方程所示:Itot=Ibias+Itransient≈1/2Kp(Ggs-Vth)^2当ADC采用很大的采样电容或者很高的输入信号频率时,这种由于缓冲所引入的非线性更严重,恶化了高速流水线结构ADC的线性度。为了改善输入缓冲器的非线性,常规的方法是增加源跟随器的偏置电流,减小信号瞬变电流和偏置电流的比例以降低非线性影响。但是这个方法不但显著增加功耗,而且会增加源跟随器面积,导致前级负载加大。为了尽量降低输入缓冲器功耗,现有技术中存在使用NPN和PNP两个三极管构成的推挽输出结构,在相同偏置电流的情况下该结构能减少将近一半输出阻抗。但这种结构要求在相同电流条件下,推挽的两个互补管子具有完全相同的渡越时间,这在半导体工艺上很难实现。还有一种基于传统的Class-A ...
【技术保护点】
一种增强电压缓冲器线性度的电路,其特征在于,包括电压缓冲器及负载电容CS,所述电压缓冲器包括第一晶体管M0、第二晶体管M1及偏置电流源I;所述第一晶体管M0的栅极连接输入信号,漏极连接电源电压,源级连接负载电容CS的输入端以及第二晶体管M1的漏极;所述第二晶体管M1的栅极连接固定偏置电压,源级连接偏置电流源I的输入端;偏置电流源I的输入端与负载电容CS的输出端连接,偏置电流源I的输出端接地。
【技术特征摘要】
1.一种增强电压缓冲器线性度的电路,其特征在于,包括电压缓冲器及负载电容CS,所述电压缓冲器包括第一晶体管M0、第二晶体管M1及偏置电流源I;所述第一晶体管M0的栅极连接输入信号,漏极连接电源电压,源级连接负载电容CS的输入端以及第二晶体管M1的漏极;所述第二晶体管M1的栅极连接固定偏置电压,源级连接偏置电流源I的输入端;偏置电流源I的输入端与负载电容CS的输出端连接,偏置电流源I的输出端接地。2.根据权利要求1所述的增强电压缓冲器线性度的电路,其特征在于,所述偏置电流源I的输入端与负载电容CS的输出端直接连接。3.根据权利要求1所述的增强电压缓冲器线性度的电路,其特征在于,所述偏置电流源I的输入端与负载电容CS的输出端之间通过交流耦合电容Cac连接。4...
【专利技术属性】
技术研发人员:李纪鹏,徐志伟,刘东栋,
申请(专利权)人:浙江集速合芯科技有限公司,
类型:新型
国别省市:浙江,33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。