基于高速比较器阵列的多路极值比较与定位电路、芯片制造技术

技术编号:16520975 阅读:42 留言:0更新日期:2017-11-09 01:31
本实用新型专利技术公开了一种基于高速比较器阵列的多路极值比较与定位电路、芯片,属于集成电路技术领域。其中,该电路包括依次连接的多个比较单元以及逻辑单元,所述多个比较单元至少包括三个,分别为第一比较单元、第二比较单元、第三比较单元。本实用新型专利技术通过高速比较器阵列对多路信号进行多次筛选,能够得到多路信号中的极值,例如电压最高值和电压最低值,并能够对电压最高值和电压最低值进行过压或欠压的判断,同时对过压或欠压通道进行定位,具有响应速度快,精度高,定位可靠的优点。

Multi channel extremum comparison and positioning circuit and chip based on high speed comparator array

The utility model discloses a multi-channel extreme value comparison and positioning circuit and chip based on a high-speed comparator array, belonging to the field of integrated circuit technology. The circuit comprises a plurality of comparison units and logical units in turn, and the plurality of comparison units include at least three units, namely, the first comparison unit, the second comparison unit and the third comparison unit. The utility model has the advantages of high speed comparator array of multi-channel signal can be repeatedly selected extreme signals such as voltage, maximum and minimum value of voltage, and to the highest voltage value and the minimum value of voltage of overvoltage or undervoltage judgment, the overvoltage or undervoltage channel positioning, with fast response speed the advantages of high precision, reliable positioning.

【技术实现步骤摘要】
基于高速比较器阵列的多路极值比较与定位电路、芯片
本技术涉及集成电路
,尤其涉及一种基于高速比较器阵列的多路极值比较与定位电路、芯片。
技术介绍
集成电路产品中通常有多路输出通道,并且对各路输出通道的电压或电流有一定的精度要求,因此需要对这些通道进行实时监测和控制,并找出所有通道中的最低电压值,作为反馈环路中的反馈电压信号。同时,也需要找出所有通道的最低电压值和最高电压值,作为欠压保护和过压保护的比较信号。然而,如何快速准确地找出所有通道中的最低电压值和最高电压值,并且能够定位该最低电压值和最高电压值所在的通道,是一个难题。
技术实现思路
为了解决现有技术的问题,本技术实施例提供了一种基于高速比较器阵列的多路极值比较与定位电路、芯片。所述技术方案如下:一方面,提供了一种基于高速比较器阵列的多路极值比较与定位电路,包括依次连接的多个比较单元以及逻辑单元,其中,所述多个比较单元至少包括三个,分别为第一比较单元、第二比较单元、第三比较单元;所述第一比较单元输入多路电压信号,并将输入的多路电压信号进行电压高低比较后,输出电压信号至所述第二比较单元,以及输出逻辑信号至所述逻辑单元;所述第二比较单元将输入的电压信号进行电压高低比较后,输出电压信号至所述第三比较单元,并输出逻辑信号至所述逻辑单元;所述第三比较单元将输入的电压信号进行电压高低比较后,输出高电压信号和低电压信号至所述逻辑单元,并输出逻辑信号至所述逻辑单元;所述逻辑单元对输入的逻辑信号、高电压信号和低电压信号进行逻辑处理,输出过压定位信号和欠压定位信号。进一步的,所述第一比较单元包括四个相同的第一比较器,每个所述第一比较器将输入的两路电压信号进行比较,并将其中电压高的一路电压信号从高压输出端输出至所述第二比较单元,将电压低的一路电压信号从低压输出端输出至所述第二比较单元,同时,所述第一比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。进一步的,所述第二比较单元包括两个相同的高电压比较器和两个相同的低电压比较器,所述高电压比较器将两路从所述第一比较器的高压输出端输出的电压信号进行比较,并将其中电压高的一路电压信号输出至所述第三比较单元,同时,所述高电压比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元;所述低电压比较器将两路从所述第一比较器的低压输出端输出的电压信号进行比较,并将其中电压低的一路电压信号输出至所述第三比较单元,同时,所述低电压比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。进一步的,所述第三比较单元包括最高值比较器和最低值比较器,所述最高值比较器将两个所述高电压比较器输出的电压信号进行比较,并输出高电压信号至所述逻辑单元,同时,所述最高值比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元;所述最低值比较器将两个所述低电压比较器输出的电压信号进行比较,并输出低电压信号至所述逻辑单元,同时,所述最低值比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。进一步的,所述逻辑单元将所述高电压信号与第一参考电压进行比较,生成第一参考信号,并将所述第一参考信号和所述逻辑信号进行逻辑处理,输出过压定位信号;所述逻辑单元将所述低电压信号与第二参考电压进行比较,生成第二参考信号,并将所述第二参考信号和所述逻辑信号进行逻辑处理,输出欠压定位信号。另一方面,提供了一种芯片,包括基于高速比较器阵列的多路极值比较与定位电路,所述基于高速比较器阵列的多路极值比较与定位电路包括依次连接的多个比较单元以及逻辑单元,其中,所述多个比较单元至少包括三个,分别为第一比较单元、第二比较单元、第三比较单元;所述第一比较单元输入多路电压信号,并将输入的多路电压信号进行电压高低比较后,输出电压信号至所述第二比较单元,以及输出逻辑信号至所述逻辑单元;所述第二比较单元将输入的电压信号进行电压高低比较后,输出电压信号至所述第三比较单元,并输出逻辑信号至所述逻辑单元;所述第三比较单元将输入的电压信号进行电压高低比较后,输出高电压信号和低电压信号至所述逻辑单元,并输出逻辑信号至所述逻辑单元;所述逻辑单元对输入的逻辑信号、高电压信号和低电压信号进行逻辑处理,输出过压定位信号和欠压定位信号。进一步的,所述第一比较单元包括四个相同的第一比较器,每个所述第一比较器将输入的两路电压信号进行比较,并将其中电压高的一路电压信号从高压输出端输出至所述第二比较单元,将电压低的一路电压信号从低压输出端输出至所述第二比较单元,同时,所述第一比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。进一步的,所述第二比较单元包括两个相同的高电压比较器和两个相同的低电压比较器,所述高电压比较器将两路从所述第一比较器的高压输出端输出的电压信号进行比较,并将其中电压高的一路电压信号输出至所述第三比较单元,同时,所述高电压比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元;所述低电压比较器将两路从所述第一比较器的低压输出端输出的电压信号进行比较,并将其中电压低的一路电压信号输出至所述第三比较单元,同时,所述低电压比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。进一步的,所述第三比较单元包括最高值比较器和最低值比较器,所述最高值比较器将两个所述高电压比较器输出的电压信号进行比较,并输出高电压信号至所述逻辑单元,同时,所述最高值比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元;所述最低值比较器将两个所述低电压比较器输出的电压信号进行比较,并输出低电压信号至所述逻辑单元,同时,所述最低值比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。进一步的,所述逻辑单元将所述高电压信号与第一参考电压进行比较,生成第一参考信号,并将所述第一参考信号和所述逻辑信号进行逻辑处理,输出过压定位信号;所述逻辑单元将所述低电压信号与第二参考电压进行比较,生成第二参考信号,并将所述第二参考信号和所述逻辑信号进行逻辑处理,输出欠压定位信号。本技术实施例提供的技术方案带来的有益效果是:本技术实施例通过高速比较器阵列对多路信号进行多次筛选,能够得到多路信号中的极值,例如电压最高值和电压最低值,并能够对电压最高值和电压最低值进行过压或欠压的判断,同时对过压或欠压通道进行定位,具有响应速度快,精度高,定位可靠的优点。附图说明为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本技术实施例一提供的基于高速比较器阵列的多路极值比较与定位电路示意图;图2是本技术实施例一提供的基于高速比较器阵列的多路极值比较与定位电路中极值比较部分的电路图;图3是本技术实施例一提供的基于高速比较器阵列的多路极值比较与定位电路中通道定位部分的电路图;图4是本技术实施例一提供的基于高速比较器阵列的多路极值比较与定位电路中一种比较器的电路图。具体实施方式为使本技术的目的、技术方案和优点更加清楚,下面将结合附图对本技术实施方式作进一步地详细描述。实施例一本技术实施例提供了一种基于高速比较器阵列的多路极值比较与定位电路,参见图1,包括依次连接的多个比较单元以本文档来自技高网...
基于高速比较器阵列的多路极值比较与定位电路、芯片

【技术保护点】
一种基于高速比较器阵列的多路极值比较与定位电路,其特征在于,包括依次连接的多个比较单元以及逻辑单元,其中,所述多个比较单元至少包括三个,分别为第一比较单元、第二比较单元、第三比较单元;所述第一比较单元输入多路电压信号,并将输入的多路电压信号进行电压高低比较后,输出电压信号至所述第二比较单元,以及输出逻辑信号至所述逻辑单元;所述第二比较单元将输入的电压信号进行电压高低比较后,输出电压信号至所述第三比较单元,并输出逻辑信号至所述逻辑单元;所述第三比较单元将输入的电压信号进行电压高低比较后,输出高电压信号和低电压信号至所述逻辑单元,并输出逻辑信号至所述逻辑单元;所述逻辑单元对输入的逻辑信号、高电压信号和低电压信号进行逻辑处理,输出过压定位信号和欠压定位信号。

【技术特征摘要】
1.一种基于高速比较器阵列的多路极值比较与定位电路,其特征在于,包括依次连接的多个比较单元以及逻辑单元,其中,所述多个比较单元至少包括三个,分别为第一比较单元、第二比较单元、第三比较单元;所述第一比较单元输入多路电压信号,并将输入的多路电压信号进行电压高低比较后,输出电压信号至所述第二比较单元,以及输出逻辑信号至所述逻辑单元;所述第二比较单元将输入的电压信号进行电压高低比较后,输出电压信号至所述第三比较单元,并输出逻辑信号至所述逻辑单元;所述第三比较单元将输入的电压信号进行电压高低比较后,输出高电压信号和低电压信号至所述逻辑单元,并输出逻辑信号至所述逻辑单元;所述逻辑单元对输入的逻辑信号、高电压信号和低电压信号进行逻辑处理,输出过压定位信号和欠压定位信号。2.根据权利要求1所述的基于高速比较器阵列的多路极值比较与定位电路,其特征在于,所述第一比较单元包括四个相同的第一比较器,每个所述第一比较器将输入的两路电压信号进行比较,并将其中电压高的一路电压信号从高压输出端输出至所述第二比较单元,将电压低的一路电压信号从低压输出端输出至所述第二比较单元,同时,所述第一比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。3.根据权利要求2所述的基于高速比较器阵列的多路极值比较与定位电路,其特征在于,所述第二比较单元包括两个相同的高电压比较器和两个相同的低电压比较器,所述高电压比较器将两路从所述第一比较器的高压输出端输出的电压信号进行比较,并将其中电压高的一路电压信号输出至所述第三比较单元,同时,所述高电压比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元;所述低电压比较器将两路从所述第一比较器的低压输出端输出的电压信号进行比较,并将其中电压低的一路电压信号输出至所述第三比较单元,同时,所述低电压比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。4.根据权利要求3所述的基于高速比较器阵列的多路极值比较与定位电路,其特征在于,所述第三比较单元包括最高值比较器和最低值比较器,所述最高值比较器将两个所述高电压比较器输出的电压信号进行比较,并输出高电压信号至所述逻辑单元,同时,所述最高值比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元;所述最低值比较器将两个所述低电压比较器输出的电压信号进行比较,并输出低电压信号至所述逻辑单元,同时,所述最低值比较器的逻辑信号输出端输出逻辑信号至所述逻辑单元。5.根据权利要求4所述的基于高速比较器阵列的多路极值比较与定位电路,其特征在于,所述逻辑单元将所述高电压信号与第一参考电压进行比较,生成第一参考信号,并将所述第一参考信号和所述逻辑信号进行逻辑处理,输出过压定位信号;所述逻辑单元将所述低电压信号与第二参考电压进行比较,生成第二参考信号,并将所述第二参考信...

【专利技术属性】
技术研发人员:俞德军陈远文骆军
申请(专利权)人:成都卓创科微电子有限公司
类型:新型
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1