The present invention provides a wavelength control system, a wavelength control device and a wavelength control system to control the wavelength. The system includes a wavelength control device and ADC, comprising a clock unit and data processing unit, wherein the clock unit transmits the first IO interface through the first clock signal of the device, the processing unit sends a second clock signal to the data interface, sending second clock signal through the device of second IO; ADC through the IO interface to receive the first the first clock signal based on the sampling, through its second IO interface receives a second clock signal and the third through the IO interface to send data based on the data processing unit; the second clock signal based on IO through the third interface of the device to obtain the sample data, the sample data processing, the clock frequency of the second clock signal is not less than the first clock signal 2 as the clock frequency of the first clock signal and a scrambled signal frequency is integer relationship. The invention can reduce the cost and guarantee the synchronism of the sampling.
【技术实现步骤摘要】
本专利技术涉及通信领域,并且更具体地,涉及一种波长控制的系统、装置和控制波长的方法。
技术介绍
随着通信业务的不断发展,网络对传输带宽和容量的要求与日俱增,密集型波分复用(DenseWavelengthDivisionMultiplexing,简称DWDM)系统被广泛应用。光电集成技术的发展与成熟使得多波长系统和多波长光模块在DWDM系统中的应用也越来越广泛。现有技术中,通过在激光器中注入多路扰动信号(每路扰动信号对应于一个波长)并提取反馈以对对应的多波长进行控制和锁定,具体方式为:由波锁器输出的两路光电探测器信号(包括基准信号PD1和比较信号PD2)直接进入ADC数据采集,再由ADC采集数据后提供给处理单元进行数据处理、快速傅里叶变换(FastFourierTransform,简称FFT)、波锁算法等,以区分当前控制和锁定的波长,最后通过控制单元反馈调节控制激光器波长。然而,为了保证采样的同步性,ADC采集数据所采用的2路并行ADC需要通过两个并口与数据处理器连接,所以需要大量的输入输出(INPUT/OUTPUT,简称IO)资源,大量的IO资源需求对于处理单元带来挑战,并且造成成本增加,不利于集成,占用印刷电路板(PrintedCircuitBoard,简称PCB)面积较大。
技术实现思路
本专利技术提供了一种波长控制系统、波长控制装置和波长控制系统控制波长的方法,能够减少IO资源需求,可以降低成本 ...
【技术保护点】
一种波长控制系统,其特征在于,包括波长控制装置以及模数转换器,所述波长控制装置包括时钟单元和数据处理单元;其中,所述时钟单元,用于通过所述波长控制装置的第一输入输出IO接口向所述模数转换器发送第一时钟信号,以及用于向所述数据处理单元发送所述第二时钟信号,并用于通过所述波长控制装置的第二IO接口向所述模数转换器发送第二时钟信号;所述模数转换器,用于通过所述模数转换器的第一IO接口接收所述第一时钟信号,通过所述模数转换器的第二IO接口接收所述第二时钟信号,并用于基于所述第一时钟信号分别对加扰信号的基准信号和比较信号进行采样,并基于所述第二时钟信号通过所述模数转换器的第三IO接口向所述数据处理单元发送所述基准信号和所述比较信号的样点数据;所述数据处理单元,用于基于所述第二时钟信号通过所述波长控制装置的第三IO接口获取所述样点数据,并处理所述样点数据以对所述加扰信号的波长进行控制,其中,所述第二时钟信号的时钟频率不小于所述第一时钟信号的时钟频率的2倍,所述第一时钟信号的时钟频率与所述加扰信号的频率为整数倍关系。
【技术特征摘要】
1.一种波长控制系统,其特征在于,包括波长控制装置以及模数转换
器,所述波长控制装置包括时钟单元和数据处理单元;其中,
所述时钟单元,用于通过所述波长控制装置的第一输入输出IO接口向
所述模数转换器发送第一时钟信号,以及用于向所述数据处理单元发送所述
第二时钟信号,并用于通过所述波长控制装置的第二IO接口向所述模数转
换器发送第二时钟信号;
所述模数转换器,用于通过所述模数转换器的第一IO接口接收所述第
一时钟信号,通过所述模数转换器的第二IO接口接收所述第二时钟信号,
并用于基于所述第一时钟信号分别对加扰信号的基准信号和比较信号进行
采样,并基于所述第二时钟信号通过所述模数转换器的第三IO接口向所述
数据处理单元发送所述基准信号和所述比较信号的样点数据;
所述数据处理单元,用于基于所述第二时钟信号通过所述波长控制装置
的第三IO接口获取所述样点数据,并处理所述样点数据以对所述加扰信号
的波长进行控制,其中,所述第二时钟信号的时钟频率不小于所述第一时钟
信号的时钟频率的2倍,所述第一时钟信号的时钟频率与所述加扰信号的频
率为整数倍关系。
2.根据权利要求1所述的波长控制系统,其特征在于,所述数据处理
单元,包括数据获取子单元和算法处理子单元;其中,
所述数据获取子单元,用于基于所述第二时钟信号通过所述波长控制装
置的第三IO接口获取所述样点数据,并将所述样点数据存储于所述算法处
理子单元的存储器中;
所述算法处理子单元,用于读取所述存储器中存储的所述样点数据,并
处理所述样点数据,以进行对所述加扰信号的波长进行控制。
3.根据权利要求2所述的波长控制系统,其特征在于,所述数据获取
子单元具体用于:
在所述模数转换器采集的所述样点数据具有的位数与所述算法处理子
单元能够处理的数据的位数不一致时,对所述样点数据进行组帧,并将组帧
后的所述样点数据存储于所述存储器中。
4.根据权利要求3所述的波长控制系统,其特征在于,所述数据获取
\t子单元具体用于:
将所述样点数据进行组帧后,触发增强型直接内存存取EDMA或直接
内存存取DMA事件,经EDMA或DMA事件把组帧后的样点数据存储到所
述存储器中。
5.根据权利要求1至4中任一项所述的波长控制系统,其特征在于,
所述模数转换器还用于:在采集到预定量的所述样点数据后,通过所述
模数转换器的第四IO接口向所述数据处理单元发送数据获取触发信息;
所述数据处理单元具体用于:在通过所述波长控制装置的第四IO接口
接收到所述模数转换器产生的数据获取触发信息后,基于所述第二时钟信号
通过所述波长控制装置的第三IO接口获取所述样点数据。
6.一种波长控制装置,其特征在于,所述波长控制装置包括时钟单元
和数据处理单元;其中,
所述时钟单元,用于通过所述波长控制装置的第一输入输出IO接口向
所述模数转换器发送第一时钟信号,并用于向所述数据处理单元发送第二时
钟信号,并通过所述波长控制装置的第二IO接口向所述模数转换器发送第
二时钟信号,以便于所述模数转换器基于所述第一时钟信号分别对加扰信号
的基准信号和比较信号进行采样,并基于所述第二时钟信号向所述数据处理
单元发送所述基准信号和所述比较信号的样点数据;
所述数据处理单元,用于基于所述第二时钟信号通过所述波长控制装置
的第三IO接口获取所述样点数据,并处理所述基准信号和所述比较信号的
样点数据以对所述加扰信号的波长进行控制,其中,所述第二时钟信号的时
钟频率不小于所述第一时钟信号的时钟频率的2倍,所述第一时钟信号的时
钟频率与所述加扰信号的频率为整数倍关系。
7.根据权利要求6所述的波长控制装置,其特征在于,所述数据处理
单元,包括数据获取子单元和算法处理子单元;其中,
所述数据获取子单元,用于基于所述第二时钟信号通过所述波长控制装
置的第三IO接口获取所述样点数据,并将所述样点数据存储于所述算法处
理子单元的存储器中;
所述算法处理子单元,用于读取所述存储器中存储的所述样点数据,...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。