A 32 bit interface extension circuit, comprising four parallel 8255 chip U1, U2, U3 and U4, the D0 bus to U1 D7 as a 32 bit system low 8, D0 bus to U2 D7 as a 16 bit system - 8, D0 bus to U3 D7 as 32 a system of 8 ~ U3, bus D0 D7 as a 32 bit high system 8, U1, U2, control U3 and U4 pins in parallel, the invention uses mature low cost devices 8255 as the interface chip 32 bit system, extended interface of 32 bit system.
【技术实现步骤摘要】
本专利技术涉及总线扩充
,特别涉及一种32位系统对外接口扩展电路。
技术介绍
32位总线系统需要32位接口电路,在器件实验阶段,由于32位接口电路价格比较高,且偶尔会有缺货现象,影响实验进度。而8位接口器件是实验室的常备器件,加之其价格低廉,如能扩展使用则能带来很大便利。
技术实现思路
为了克服上述现有技术的不足,本专利技术的目的在于提供一种32位系统对外接口扩展电路。为了实现上述目的,本专利技术采用的技术方案是:一种32位系统对外接口扩展电路,包括四个并联的8255芯片U1、U2、U3和U4,其中U1的总线D0~D7作为32位系统的低8位,U2的总线D0~D7作为16位系统的中低8位,U3的总线D0~D7作为32位系统的中高8位,U3的总线D0~D7作为32位系统的高8位,U1、U2、U3和U4的控制管脚并联。与现有技术相比,本专利技术利用成熟低成本器件8255作为32位系统的接口芯片,扩展了32位系统的对外接口。附图说明附图为本专利技术的结构示意图。具体实施方式下面结合附图和实施例对本专利技术进行更详尽的说明。如图所示,本专利技术为一种32位系统对外接口扩展电路,包括四个并联的8255芯片U1、U2、U3和U4,其中U1的总线D0~D7作为32位系统的低8位,U2的总线D0~D7作为16位系统的中低8位,U3的总线D0~D7作为32位系 ...
【技术保护点】
一种32位系统对外接口扩展电路,其特征在于,包括四个并联的8255芯片U1、U2、U3和U4,其中U1的总线D0~D7作为32位系统的低8位,U2的总线D0~D7作为16位系统的中低8位,U3的总线D0~D7作为32位系统的中高8位,U3的总线D0~D7作为32位系统的高8位, U1、U2、U3和U4的控制管脚并联。
【技术特征摘要】
1.一种32位系统对外接口扩展电路,其特征在于,包括四个并联的8255
芯片U1、U2、U3和U4,其中U1的总线D0~D7作为32位系统的低8位,U
2的总线D0~D...
【专利技术属性】
技术研发人员:李佳,
申请(专利权)人:西安威正电子科技有限公司,
类型:发明
国别省市:陕西;61
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。