The invention provides a Miller compensation circuit and an operational amplifier used for an operational amplifier, belonging to the technical field of semiconductor integrated circuits. The Miller compensation circuit comprises the first capacitor C1, the second capacitor C2 and the first resistor R1; the second capacitor C2, the first resistor R1 and the first capacitor C1 are successively connected in series to form the Maitreya compensation circuit. The invention also provides an operational amplifier including Maitreya compensation circuit, the invention with Miller compensation circuit operational amplifier based on the traditional Miller compensation circuit, a second increase in output capacitance C2 is connected with the first level of the end of the operational amplifier. Compared with the conventional Miller compensation circuit, the Miller compensation circuit of the present invention not only does not reduce its bandwidth but also greatly improves the performance of the operational amplifier when it increases the stability of the operational amplifier.
【技术实现步骤摘要】
一种用于运算放大器的密勒补偿电路及运算放大器
本专利技术属于半导体集成电路
,具体涉及一种用于运算放大器的密勒补偿电路及运算放大器。
技术介绍
运算放大器在生活中有非常广泛的应用。在很多应用场合,要求运算放大器具有较宽的带宽和较好的稳定性。为了增强运算放大器的稳定性,通常在运算放大器的第一级和第二级之间加入密勒补偿电路。传统的密勒补偿电路是一个电阻和一个电容的串联实现的,密勒补偿电容的作用主要是将主极点向低频移动,非主极点向高频移动从而实现极点的分离;密勒补偿电阻的作用是将右半平面的零点移向高频,以减小甚至抵消零点对系统稳定性的影响。传统的密勒补偿电路如图1所示,包括第一NMOS晶体管N1、第二NMOS晶体管N2、第三NMOS晶体管N3、第四NMOS晶体管N4、第一PMOS晶体管P1、第二PMOS晶体管P2、第三PMOS晶体管P3、第一电容C1、第一电阻R1。第一NMOS晶体管N1的栅极接运算放大器的第一输入端Uin1,源极接第二NMOS晶体管N2的源极和第三NMOS晶体管N3的漏极,漏极接第一PMOS晶体管P1的栅极和漏极;第二NMOS晶体管N2的栅极接运算放大器的第二输入端Uin2,漏极接第二PMOS晶体管P2的漏极和第三PMOS晶体管的栅极;第一PMOS晶体管P1的源极接电源;第二PMOS晶体管的源极接电源;第一PMOS晶体管P1的栅极与第二PMOS晶体管P2的栅极相连,第三NMOS晶体管N3的栅极接运算放大器的偏置电流输入端BIAS,源极接地;第三PMOS晶体管P3的源极接电源,漏极接运算放大器的输出端Uout;第四NMOS晶体管N4的栅极接 ...
【技术保护点】
一种用于运算放大器的密勒补偿电路,其特征在于,包括:第一电容C1、第二电容C2和第一电阻R1;第二电容C2、第一电阻R1、第一电容C1依次串联构成弥勒补偿电路。
【技术特征摘要】
1.一种用于运算放大器的密勒补偿电路,其特征在于,包括:第一电容C1、第二电容C2和第一电阻R1;第二电容C2、第一电阻R1、第一电容C1依次串联构成弥勒补偿电路。2.一种运算放大器,包括第一NMOS晶体管N1、第二NMOS晶体管N2、第三NMOS晶体管N3、第四NMOS晶体管N4、第一PMOS晶体管P1、第二PMOS晶体管P2、第三PMOS晶体管P3;第一NMOS晶体管N1的栅极接运算放大器的第一输入端Uin1,源极接第二NMOS晶体管N2的源极和第三NMOS晶体管N3的漏极,漏极接第一PMOS晶体管P1的栅极和漏极;第二NMOS晶体管N2的栅极接运算放大器的第二输入端Uin2,漏极接第二PMOS晶...
【专利技术属性】
技术研发人员:不公告发明人,
申请(专利权)人:长沙方星腾电子科技有限公司,
类型:发明
国别省市:湖南,43
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。