本发明专利技术提供一种存储器系统,其包括:存储器装置,其包括多个存储块;以及控制器,其适于在多个存储块中选择有效页面的数量等于或小于第一阈值的第一存储块以及基于第一存储块的错误位信息对第一存储块执行垃圾收集操作。
【技术实现步骤摘要】
存储器系统及其操作方法相关申请的交叉引用本申请要求于2016年2月22日向韩国知识产权局提交的申请号为10-2016-0020551的韩国专利申请的优先权,其全部公开内容通过引用并入本文。
本专利文件总体涉及一种存储器系统,且更特别地,涉及一种执行垃圾收集操作的存储器系统及其操作方法。
技术实现思路
本专利文件中公开的技术涉及基于错误位信息执行垃圾收集操作的存储器系统和存储器系统的操作方法。在实施例中,存储器系统可包括:存储器装置,其包括多个存储块;以及控制器,其适于在多个存储块中选择其有效页面的数量等于或小于第一阈值的第一存储块以及基于第一存储块的错误位信息对第一存储块执行垃圾收集操作。在另一实施例中,存储器系统的操作方法可包括:在多个存储块中选择其有效页面的数量等于或小于第一阈值的第一存储块;以及基于第一存储块的错误位信息对第一存储块执行垃圾收集操作。在另一实施例中,存储器系统可包括:存储器装置,其包括多个存储块;以及控制器,其适于基于垃圾收集信息和错误数据信息从多个存储块中选择至少一个第一存储块以及对所选择的第一存储块执行垃圾收集操作。根据本技术,当通过布置有效数据保证存储区域时,存储器装置可优先地分类和布置其特征被恶化的区域。因此,存储器装置的存储区域可被保证并且同时可防止在编程/读取操作中产生的错误。为此,控制存储器装置的控制器的负担(overhead)可通过管理在读取操作中检测的错误位信息而被降低,并且存储器装置的操作速度可被提高。附图说明本专利技术的上述和其它特征以及优点通过参照附图详细地描述本专利技术的各个实施例将对本专利技术所属领域中的技术人员变得更显而易见,其中:图1是说明根据本专利技术的实施例的包括存储器系统的数据处理系统的简图。图2是说明根据本专利技术的实施例的包括多个存储块的存储器装置的简图。图3是说明根据本专利技术的实施例的存储器装置的存储块的电路图。图4、图5、图6、图7、图8、图9、图10和图11是示意性说明根据本专利技术的各个实施例的存储器装置的简图。图12是说明根据本专利技术的实施例的存储器系统的框图。图13是说明根据本专利技术的实施例的用于检测图12中的存储器装置的错误位信息的操作的简图。图14说明根据本专利技术的实施例的用于存储垃圾收集信息和最差错误位信息的表。图15是根据本专利技术的实施例的图12中的存储器系统的一般操作的流程图。具体实施方式以下将参照附图更详细地描述各个实施例。但是,本专利技术可以体现为不同的形式且不应被解释为限于本文所阐述的实施例。相反,这些实施例被提供使得本公开将是完整的和全面的,并且将本专利技术充分地传达给本领域技术人员。遍及本公开,在本专利技术的各个附图和实施例中,相似的参考标号指代相似的部件。除非另有限定,否则本文所使用的包括技术术语和科学术语的所有术语具有与本专利技术所属领域中的技术人员通常理解的含义相同的含义。将进一步理解的是,诸如在常用词典中限定的那些术语的术语应被理解为具有与它们在相关领域的上下文中的含义一致的含义并且将不以理想化或过于正式的意义来解释,除非本文如此明确地限定。本专利技术可具有不同的变型和实施例。并且,本专利技术的实施例的组成元件应被理解成不限于仅描述的元件而且包括在本专利技术的范围内的所有变型、替代物和等同物。在这方面,在图1-图9中示出的下列实施例是描述本专利技术的示例并且不应被解释为是限制性的而应被解释为是说明性的。将理解的是,虽然术语“第一”、“第二”、“第三”等可在本文使用以描述各种元件,但是这些元件不受这些术语的限制。使用这些术语来将一个元件与另一元件区分。因此,下面描述的第一元件在不脱离本专利技术的精神和范围的情况下也可被称为第二元件或第三元件。将进一步理解的是,当元件被称为“连接至”或“联接至”另一元件时,它可以直接在其它元件上、连接至或联接至其它元件,或可存在一个或多个中间元件。另外,也将理解的是,当元件被称为在两个元件“之间”时,它可以是两个元件之间仅有的元件或也可存在一个或多个中间元件。本文使用的术语的目的仅是描述特定实施例而不旨在限制本专利技术。如本文使用的,单数形式也旨在包括复数形式,除非上下文另有清楚地说明。将进一步理解的是,当在该说明书中使用术语“包括”、“包括有”、“包含”和“包含有”时,指定阐述的元件的存在而不排除一个或多个其它元件的存在或增加。如本文所使用的,术语“和/或”包括一个或多个相关的所列项目的任何和所有组合。在下列描述中,阐述大量的具体细节以提供本专利技术的彻底理解。本专利技术可在没有这些具体细节的一些或全部的情况下被实践。在其它情况下,为了不没必要的混淆本专利技术,公知的过程结构和/或过程没有被详细地描述。在一些情况下,如将对本领域的普通技术人员显而易见的是,结合特定实施例描述的元件可单独使用或与其它的实施例结合使用,除非另有明确说明。在下文中,将参照附图详细地描述本专利技术的各个实施例。图1是说明根据本专利技术的实施例的包括存储器系统110的数据处理系统100的简图。现在参照图1,数据处理系统100可包括主机102和存储器系统110。主机102可包括任何合适的电子装置。例如,主机102可包括诸如移动电话、MP3播放器、笔记本电脑等便携式电子装置。主机102可包括诸如台式电脑、游戏机、电视机(TV)、投影仪等非便携式电子装置。存储器系统110可响应于来自主机102的请求存储待被主机102访问的数据。存储器系统110可被用作主机102的主存储器系统或辅助存储器系统。存储器系统110可根据主机接口的协议与主机102电联接。存储器系统可包括一个或多个半导体存储器装置150。可使用易失性存储器装置或非易失性存储器装置。例如,存储器系统110可以被实施为:固态驱动器(SSD)、多媒体卡(MMC)、嵌入式MMC(eMMC)、减小尺寸的MMC(RS-MMC)和微型-MMC、安全数字(SD)卡、迷你-SD及微型-SD、通用串行总线(USB)存储装置、通用闪速存储(UFS)装置、标准闪存(CF)卡、智能媒体(SM)卡、记忆棒等。用于存储器系统110的存储装置可被实施为诸如动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)等的易失性存储器装置。可选地,用于存储器系统110的存储装置可被实施为诸如只读存储器(ROM)、掩膜ROM(MROM)、可编程ROM(PROM)、可擦除可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)、铁电随机存取存储器(FRAM)、相变RAM(PRAM)、磁阻RAM(MRAM)、电阻式RAM(RRAM)等的非易失性存储器装置。存储器系统110可包括用于存储数据的存储器装置150和用于控制数据在存储器装置150中的存储的控制器130。存储器装置150中存储的数据可被主机102访问。控制器130和存储器装置150可被集成在单个半导体装置中。例如,控制器130和存储器装置150可被集成在被配置为固态驱动器(SSD)的半导体装置中。将存储器系统110配置为SSD可通常允许主机102的操作速度的显著的增加。控制器130和存储器装置150可被集成在配置为诸如以下的存储卡的半导体装置中:个人计算机存储卡国际协会(PCMCIA)卡、标准闪存(CF)卡、智能媒体(SM)卡(SMC)、记忆棒、多媒体卡(MMC)、RS-MMC和微型-MMC、安本文档来自技高网...
【技术保护点】
一种存储器系统,其包括:存储器装置,其包括多个存储块;以及控制器,其适于在所述多个存储块中选择有效页面的数量等于或小于第一阈值的第一存储块,以及基于所述第一存储块的错误位信息对所述第一存储块执行垃圾收集操作。
【技术特征摘要】
2016.02.22 KR 10-2016-00205511.一种存储器系统,其包括:存储器装置,其包括多个存储块;以及控制器,其适于在所述多个存储块中选择有效页面的数量等于或小于第一阈值的第一存储块,以及基于所述第一存储块的错误位信息对所述第一存储块执行垃圾收集操作。2.根据权利要求1所述的存储器系统,其中所述错误位信息包括在从所述第一存储块的每一个参考单元读取的数据中包含的错误位的数量。3.根据权利要求2所述的存储器系统,其中所述控制器适于存储所述第一存储块的错误位信息,并且适于每当新错误位信息被检测时比较所述第一存储块的新错误位信息和所述第一存储块的存储的错误位信息以及利用比较的信息之间的较大的值更新所存储的错误位信息。4.根据权利要求3所述的存储器系统,其中所述控制器适于对所述第一存储块中具有大于或等于第二阈值的相应存储的错误位信息的存储块优先地执行所述垃圾收集操作。5.根据权利要求2所述的存储器系统,其中所述控制器适于存储在所述第一存储块中的具有较高的第一至第n错误位信息值的存储块的错误位信息和地址,其中n是自然数,并且适于每当新错误位信息被检测时比较所述第一存储块的新错误位信息和所存储的错误位信息以及基于比较的结果更新所存储的错误位信息和地址。6.根据权利要求5所述的存储器系统,其中所述控制器适于对所述第一存储块中的具有所述较高的第一至第n错误位信息的存储块优先地执行所述垃圾收集操作。7.根据权利要求2所述的存储器系统,其中所述存储器装置包括:读取/写入电路,其适于从所述存储块中第二选择的存储块的每一个参考单元读取数据;以及通过/失败检查电路,其适于计数包括在所读取的数据中的错误位的数量并且将计数的错误位的数量检测为所述第二选择的存储块的错误位信息。8.根据权利要求7所述的存储器系统,其中所述控制器包括:存储器,其适于存储所检测的错误位信息;处理器,其适于基于通过比较所检测的错误位信息和在所述存储器中存储的错误位信息的比较结果更新在所述存储器中存储的错误位信息;以及错误校正码单元,其适于基于所检测的错误位信息校正包括在所读取的数据中的错误位。9.根据权利要求1所述的存储器系统,其中所述控制器包括:垃圾收集模块,其适于基于包括在每一个存储块中的适当有效页面的数量通过设置所述第一阈值管理所述垃圾收集操作。10.一种存储器系统的操作方法,其包括:在多个存储块中选择...
【专利技术属性】
技术研发人员:申东才,
申请(专利权)人:爱思开海力士有限公司,
类型:发明
国别省市:韩国,KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。