阵列基板制造技术

技术编号:15937607 阅读:27 留言:0更新日期:2017-08-04 21:05
本发明专利技术提供一种阵列基板。所述阵列基板中每一个子像素均包括:一控制薄膜晶体管和与控制薄膜晶体管电性连接的一像素电极,所述像素电极包括间隔排列的主区像素电极和次区像素电极、以及电性连接所述主区像素电极和次区像素电极的第一连接电极,所述主区像素电极和次区像素电极的均为米字型的狭缝电极,所述主区像素电极的主区分支电极的宽度小于次区像素电极的次区分支电极的宽度,主区像素电极的主区狭缝的宽度小于次区像素电极的次区狭缝的宽度,能够通过主区像素电极和次区像素电极的结构差异来改善色偏,同时减少子像素中的TFT数量,提升了像素的开口率,且降低主区与次区的最佳公共电压平衡调控的难度。

Array substrate

The present invention provides an array substrate. The array substrate in each sub pixel includes: a thin film transistor and control and control of a thin film transistor is electrically connected to the pixel electrode and the pixel electrode comprises a main pixel electrode and the pixel electrode area, spaced and electrically connected with the main pixel electrode and the first electrode connection zone the pixel electrode, a pixel electrode and a slit electrode area pixel electrode of the main area are rice shaped, District branch electrode main area of the primary branch electrode of the pixel electrode width less than the width of the pixel electrode area, the main area of the slit main area of the pixel electrode is less than the width of the district the pixel electrode area slit width, can improve the color through the main area of the pixel electrode and the pixel electrode area structural differences, while reducing the number of sub pixels in TFT, improves the aperture ratio of the pixel, and drop The difficulty of regulating the best common voltage balance between the low primary area and the secondary area.

【技术实现步骤摘要】
阵列基板
本专利技术涉及显示
,尤其涉及一种阵列基板。
技术介绍
液晶显示器(LiquidCrystalDisplay,LCD)是目前最广泛使用的平板显示器之一,液晶面板是液晶显示器的核心组成部分。液晶面板通常是由一彩色滤光片基板(ColorFilter,CF)、一薄膜晶体管阵列基板(ThinFilmTransistorArraySubstrate,TFTArraySubstrate)以及一配置于两基板间的液晶层(LiquidCrystalLayer)所构成。一般阵列基板、彩色滤光片基板上分别设置像素电极、公共电极。当电压被施加到像素电极与公共电极便会在液晶层中产生电场,该电场决定了液晶分子的取向,从而调整入射到液晶层的光的偏振,使液晶面板显示图像。为了增大液晶显示器的视角,现有技术通常会采取多畴技术(multi-domain),即将一个子像素划分成多个区域,并使每个区域中的液晶在施加电压后倒伏向不同的方向,从而使各个方向看到的效果趋于平均,一致。实现多畴技术的方法有多种,其中一种方法是将像素电极设计为米字型的狭缝(Slit)电极结构,具体地,所述米字型的狭缝电极结构包含:条状的竖直主干和条状的水平主干,且竖直主干和水平主干中心垂直相交,所谓中心垂直相交是指竖直主干和水平主干相互垂直,且二者将整个像素电极面积平均分成4个区域(domain)。每个像素电极区域都由与竖直主干或水平主干呈±45°、±135°角度的条状分支平铺组成,各条状分支与竖直主干和水平主干位于同一平面上,通过特殊的像素电极图案产生的倾斜电场诱导不同区域中的液晶分子倒向不同的方向。这种米字型的狭缝电极,因每一像素电极区域内的条状分支与竖直主干和水平主干的夹角相同,会存在一定的视觉色差或视觉色偏,液晶面板的穿透率也会下降。为了改善视觉色差或视觉色偏,现有技术会将一个子像素分成主区和次区,在主区内设置一个独立的主区像素电极,在次区内设置一个独立的次区像素电极,主区像素电极与次区像素电极均采用上述的米字型的狭缝电极,从而实现8畴显示。如图1所示,现有的液晶显示器的每一个子像素内均包括:主区薄膜晶体管T100、次区薄膜晶体管T200、电荷共享薄膜晶体管T300、主区液晶电容C100、次区液晶电容C200、主区存储电容C300、次区存储电容C400,所述主区薄膜晶体管T100的栅极电性连接该子像素对应的扫描线Gate,源极电性连接该子像素对应的数据线Data,漏极电性连接主区液晶电容C100的一端,所述次区薄膜晶体管T200的栅极电性连接该子像素对应的扫描线Gate,源极电性连接该子像素对应的数据线Data,漏极电性连接次区液晶电容C200的一端,所述电荷共享薄膜晶体管T300的栅极电性连接该子像素对应的扫描线Gate,源极接入阵列基板公共电压Acom,漏极电性连接次区液晶电容C200的一端,所述主区液晶电容C100与次区液晶电容C200的另一端均接入彩膜基板公共电压Ccom,所述主区存储电容C300的一端电性连接主区液晶电容C100的一端,另一端接入阵列基板公共电压Acom,所述次区存储电容C400的一端电性连接次区液晶电容C200的一端,另一端接入阵列基板公共电压Acom,所述主区液晶电容C100的一端为主区像素电极101,次区液晶电容C200的一端为次区像素电极201,工作时,主区薄膜晶体管T100为主区像素电极101充电,次区薄膜晶体管T200为次区像素电极201充电,电荷共享薄膜晶体管T300为次区像素电极201放电,从而使得主区与次区产生不同的电位,以增大视角,但上述的子像素结构中每一个子像素包含三个TFT,TFT数量过多会导致像素本身的开口率下降,并且由于采用了电荷分享技术,主区与次区的像素电压会产生差异,这又会加大主区与次区的最佳公共电压(BestVcom)平衡调控的难度。
技术实现思路
本专利技术的目的在于提供一种阵列基板,能够改善色偏,提升像素的开口率,降低主区与次区的最佳公共电压平衡调控的难度。为实现上述目的,本专利技术提供了一种阵列基板,包括:阵列排布的多个子像素、多条平行间隔排列的水平的扫描线、以及多条平行间隔排列的竖直的数据线;每一行子像素对应一条扫描线,每一列子像素对应一条数据线,每一个子像素均包括:一控制薄膜晶体管和一像素电极;所述控制薄膜晶体管的栅极电性连接该行子像素对应的扫描线,源极电性连接该行子像素对应的数据线,漏极电性连接像素电极;所述像素电极包括:间隔排列的主区像素电极和次区像素电极、以及电性连接所述主区像素电极和次区像素电极的第一连接电极;所述主区像素电极包括:十字形的主区躯干电极,所述主区躯干电极将所述主区像素电极分隔为四个主区配向区,在每一个主区配向区均设有与所述主区躯干电极相连的多个相互平行的条状的主区分支电极,相邻的两主区分支电极之间形成有主区狭缝,相邻的两个主区配向区内的主区分支电极关于所述主区躯干电极对称;所述次区像素电极包括:十字形的次区躯干电极,所述十字形的次区躯干电极将所述次区像素电极分隔为四个次区配向区,在每一个次区配向区均设有与所述次区躯干电极相连的多个相互平行的条状的次区分支电极,相邻的两次区分支电极之间形成有次区狭缝,相邻的两个次区配向区内的次区分支电极关于所述次区躯干电极对称;所述主区分支电极的宽度小于次区分支电极的宽度,所述主区狭缝的宽度小于次区狭缝的宽度。所述主区分支电极与所述主区躯干电极之间的夹角为40°到45°。所述次区分支电极与所述次区躯干电极之间的夹角为45°。所述主区分支电极的宽度大于2μm且小于5μm,所述主区狭缝的宽度大于2μm且小于5μm。所述次区分支电极的宽度大于3.5μm且小于6μm,所述次区狭缝的宽度大于3.5μm且小于6μm。所述主区像素电极和次区像素电极的面积比大于1/4且小于4。所述像素电极的材料为ITO。所述阵列基板还包括:阵列基板公共电压走线,每一个子像素还包括一存储电容,所述存储电容包括:相对设置的第一电极板和第二电极板,所述第一电极板与所述阵列基板公共电压走线电性连接,所述第二电极板与所述控制薄膜晶体管的漏极电性连接。所述控制薄膜晶体管的栅极、扫描线、阵列基板公共电压走线、以及第一电极板位于第一金属层,所述控制薄膜晶体管的源极和漏极、数据线、以及第二电极板均位于与所述第一金属层绝缘层叠的第二金属层。所述像素电极还包括与所述主区像素电极电性连接的第二连接电极,所述第二连接电极层叠于所述控制薄膜晶体管的漏极上,所述第二连接电极与所述控制薄膜晶体管的漏极之间设有绝缘层,所述绝缘层中设有贯穿所述绝缘层的像素电极连接过孔,所述第二连接电极经由像素电极连接过孔与所述控制薄膜晶体管的漏极电性连接。本专利技术的有益效果:本专利技术提供一种阵列基板,所述阵列基板包括:阵列排布的多个子像素、多条平行间隔排列的水平的扫描线、以及多条平行间隔排列的竖直的数据线;每一行子像素对应一条扫描线,每一列子像素对应一条数据线,每一个子像素均包括:一控制薄膜晶体管和一像素电极,所述像素电极包括间隔排列的主区像素电极和次区像素电极、以及电性连接所述主区像素电极和次区像素电极的第一连接电极,所述主区像素电极和次区像素电极的均为米字型的狭缝电极,所述主区像素电极的主区分支电极的宽度本文档来自技高网
...
阵列基板

【技术保护点】
一种阵列基板,其特征在于,包括:阵列排布的多个子像素(10)、多条平行间隔排列的水平的扫描线(20)、以及多条平行间隔排列的竖直的数据线(30);每一行子像素(10)对应一条扫描线(20),每一列子像素(10)对应一条数据线(30),每一个子像素(10)均包括:一控制薄膜晶体管(T1)和一像素电极(40);所述控制薄膜晶体管(T1)的栅极电性连接该行子像素对应的扫描线(20),源极电性连接该行子像素对应的数据线(30),漏极电性连接像素电极(40);所述像素电极(40)包括:间隔排列的主区像素电极(41)和次区像素电极(42)、以及电性连接所述主区像素电极(41)和次区像素电极(42)的第一连接电极(43);所述主区像素电极(41)包括:十字形的主区躯干电极(411),所述主区躯干电极(411)将所述主区像素电极(41)分隔为四个主区配向区(410),在每一个主区配向区(410)均设有与所述主区躯干电极(411)相连的多个相互平行的条状的主区分支电极(412),相邻的两主区分支电极(412)之间形成有主区狭缝(413),相邻的两个主区配向区(410)内的主区分支电极(412)关于所述主区躯干电极(411)对称;所述次区像素电极(42)包括:十字形的次区躯干电极(421),所述十字形的次区躯干电极(421)将所述次区像素电极(42)分隔为四个次区配向区(420),在每一个次区配向区(420)均设有与所述次区躯干电极(421)相连的多个相互平行的条状的次区分支电极(422),相邻的两次区分支电极(422)之间形成有次区狭缝(423),相邻的两个次区配向区(420)内的次区分支电极(422)关于所述次区躯干电极(421)对称;所述主区分支电极(412)的宽度小于次区分支电极(422)的宽度,所述主区狭缝(413)的宽度小于次区狭缝(423)的宽度。...

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:阵列排布的多个子像素(10)、多条平行间隔排列的水平的扫描线(20)、以及多条平行间隔排列的竖直的数据线(30);每一行子像素(10)对应一条扫描线(20),每一列子像素(10)对应一条数据线(30),每一个子像素(10)均包括:一控制薄膜晶体管(T1)和一像素电极(40);所述控制薄膜晶体管(T1)的栅极电性连接该行子像素对应的扫描线(20),源极电性连接该行子像素对应的数据线(30),漏极电性连接像素电极(40);所述像素电极(40)包括:间隔排列的主区像素电极(41)和次区像素电极(42)、以及电性连接所述主区像素电极(41)和次区像素电极(42)的第一连接电极(43);所述主区像素电极(41)包括:十字形的主区躯干电极(411),所述主区躯干电极(411)将所述主区像素电极(41)分隔为四个主区配向区(410),在每一个主区配向区(410)均设有与所述主区躯干电极(411)相连的多个相互平行的条状的主区分支电极(412),相邻的两主区分支电极(412)之间形成有主区狭缝(413),相邻的两个主区配向区(410)内的主区分支电极(412)关于所述主区躯干电极(411)对称;所述次区像素电极(42)包括:十字形的次区躯干电极(421),所述十字形的次区躯干电极(421)将所述次区像素电极(42)分隔为四个次区配向区(420),在每一个次区配向区(420)均设有与所述次区躯干电极(421)相连的多个相互平行的条状的次区分支电极(422),相邻的两次区分支电极(422)之间形成有次区狭缝(423),相邻的两个次区配向区(420)内的次区分支电极(422)关于所述次区躯干电极(421)对称;所述主区分支电极(412)的宽度小于次区分支电极(422)的宽度,所述主区狭缝(413)的宽度小于次区狭缝(423)的宽度。2.如权利要求1所述的阵列基板,其特征在于,所述主区分支电极(412)与所述主区躯干电极(411)之间的夹角为40...

【专利技术属性】
技术研发人员:甘启明
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1