一种像素驱动电路、其驱动方法及有机发光显示面板技术

技术编号:15793288 阅读:86 留言:0更新日期:2017-07-10 03:59
本发明专利技术公开了一种像素驱动电路、其驱动方法及有机发光显示面板,包括:发光器件、与发光器件连接的像素补偿电路、信号输入模块以及漏电抑制模块;其中,复位信号端通过信号输入模块与初始化晶体管的控制极相连,用于在复位信号端的控制下将复位信号端的信号提供给初始化晶体管的控制极;漏电抑制模块用于在漏电控制信号端的控制下,使初始化晶体管的控制极与初始化晶体管的第二极之间的电压差增加。通过上述模块的相互配合,可以控制初始化晶体管输入初始化信号端的信号,通过提高初始化晶体管的控制极与其第二极之间的电压差,使初始化晶体管进一步处于截止状态,避免初始化晶体管形成漏电流通路,提高发光器件的亮度,改善闪烁现象。

【技术实现步骤摘要】
一种像素驱动电路、其驱动方法及有机发光显示面板
本专利技术涉及显示
,特别涉及一种像素驱动电路、其驱动方法及有机发光显示面板。
技术介绍
有机发光二极管(OrganicLightEmittingDiode,OLED)是当今平板显示器研究领域的热点之一,与液晶显示器(LiquidCrystalDisplay,LCD)相比,OLED显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。目前,在手机、平板电脑、数码相机等显示领域,OLED显示器已经开始取代传统的LCD显示器。但是与LCD利用稳定的电压控制亮度不同,OLED属于电流驱动,需要稳定的电流来控制其发光。由于工艺制程和器件老化等原因,OLED显示器中一般采用具有补偿驱动晶体管的阈值电压Vth功能的像素补偿电路来驱动OLED发光。目前,像素补偿电路中通常设置初始化信号与用于输入初始化信号的初始化晶体管,以在驱动晶体管驱动OLED发光完成后的阶段,控制初始化晶体管将初始化信号提供给驱动晶体管的栅极,对驱动晶体管的栅极电压进行初始化,其余阶段初始化晶体管均为截止状态,尤其是在驱动晶体管驱动OLED发光的发光阶段,初始化晶体管要保证截止状态。初始化晶体管一般采用开关晶体管作实现开关控制功能。然而,开关晶体管并不能保证无损耗导通或者完全截止,因此在开关晶体管无法完全截止时会出现漏电流情况,将会形成漏电流通路,导致部分用于OLED发光的电流通过初始化晶体管流到初始化信号通路中,从而影响OLED的发光亮度,进而造成闪烁现象。
技术实现思路
本专利技术实施例提供一种像素驱动电路、其驱动方法及有机发光显示面板,用以避免通过初始化晶体管形成漏电流通路,提高OLED的发光亮度,改善显示时的闪烁现象的问题。因此,本专利技术实施例提供了一种像素驱动电路,包括发光器件与所述发光器件连接的像素补偿电路,所述像素补偿电路包括驱动晶体管与初始化晶体管;所述初始化晶体管的控制极与复位信号端相连,所述初始化晶体管的第一极与初始化信号端相连,所述初始化晶体管的第二极与所述驱动晶体管的控制极相连;所述像素驱动电路还包括:信号输入模块与漏电抑制模块;其中,所述复位信号端通过所述信号输入模块与所述初始化晶体管的控制极相连;所述信号输入模块用于在所述复位信号端的控制下将所述复位信号端的信号提供给所述初始化晶体管的控制极;所述漏电抑制模块分别与漏电控制信号端以及所述初始化晶体管的控制极相连,用于在所述漏电控制信号端的控制下,使所述初始化晶体管的控制极与所述初始化晶体管的第二极之间的电压差增加。优选地,在本专利技术实施例提供的上述像素驱动电路中,所述信号输入模块包括:第一开关晶体管,其中,所述第一开关晶体管的控制极与其第一极均与所述复位信号端相连,所述第一开关晶体管的第二极与所述初始化晶体管的控制极相连。优选地,在本专利技术实施例提供的上述像素驱动电路中,所述第一开关晶体管的有源层的材料为高阻多晶硅。优选地,在本专利技术实施例提供的上述像素驱动电路中,所述漏电抑制模块包括:第一电容;其中,所述第一电容的第一端与所述漏电控制信号端相连,第二端与所述初始化晶体管的控制极相连。优选地,在本专利技术实施例提供的上述像素驱动电路中,所述像素补偿电路还包括:数据写入模块、复位模块、补偿控制模块、存储模块以及发光控制模块;其中,所述驱动晶体管的第一极与第一电源端相连;所述数据写入模块分别与数据信号端、扫描信号端以及第一节点相连,用于在所述扫描信号端的控制下将所述数据信号端的信号提供给所述第一节点;所述复位模块分别与所述复位信号端、参考信号端以及所述第一节点相连,用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;所述补偿控制模块分别与所述扫描信号端、所述驱动晶体管的控制极以及所述驱动晶体管的第二极相连,用于在所述扫描信号端的控制下导通所述驱动晶体管的控制极与所述驱动晶体管的第二极;所述存储模块分别与所述第一节点以及所述驱动晶体管的控制极相连,用于在所述第一节点的信号与所述驱动晶体管的控制极的信号的控制下充电或放电,以及在所述驱动晶体管的控制极处于浮接状态时,保持所述第一节点与所述驱动晶体管的控制极之间的电压差稳定;所述发光控制模块分别与发光控制信号端、所述参考信号端、所述第一节点、所述驱动晶体管的第二极以及所述发光器件的第一端相连,所述发光器件的第二端与第二电源端相连;所述发光控制模块用于在所述发光控制信号端的控制下导通所述参考信号端与所述第一节点,以及导通所述驱动晶体管的第二极与所述发光器件的第一端,控制所述驱动晶体管驱动连接的发光器件发光。优选地,在本专利技术实施例提供的上述像素驱动电路中,所述数据写入模块包括:第二开关晶体管;其中,所述第二开关晶体管的控制极与所述扫描信号端相连,所述第二开关晶体管的第一极与所述数据信号端相连,所述第二开关晶体管的第二极与所述第一节点相连;所述复位模块包括:第三开关晶体管;其中,所述第三开关晶体管的控制极与所述复位信号端相连,所述第三开关晶体管的第一极与所述参考信号端相连,所述第三开关晶体管的第二极与所述第一节点相连;所述补偿控制模块包括:第四开关晶体管;其中,所述第四开关晶体管的控制极与所述扫描信号端相连,所述第四开关晶体管的第一极与所述驱动晶体管的控制极相连,所述第四开关晶体管的第二极与所述驱动晶体管的第二极相连;所述存储模块包括:第二电容,其中,所述第二电容的第一端与所述第一节点相连,第二端与所述驱动晶体管的控制极相连;所述发光控制模块包括:第五开关晶体管与第六开关晶体管;其中,所述第五开关晶体管的控制极与所述发光控制信号端相连,所述第五开关晶体管的第一极与所述参考信号端相连,所述第五开关晶体管的第二极与所述第一节点相连;所述第六开关晶体管的控制极与所述发光控制信号端相连,所述第六开关晶体管的第一极与所述驱动晶体管的第二极相连,所述第六开关晶体管的第二极与所述发光器件的第一端相连。优选地,在本专利技术实施例提供的上述像素驱动电路中,所述驱动晶体管为P型晶体管;或者,所述驱动晶体管为N型晶体管。优选地,在本专利技术实施例提供的上述像素驱动电路中,在所述驱动晶体管为P型晶体管时,所有开关晶体管均为P型晶体管;在所述驱动晶体管为N型晶体管时,所有开关晶体管均为N型晶体管。相应地,本专利技术实施例还提供了一种有机发光显示面板,包括本专利技术实施例提供的上述任一种像素驱动电路。相应地,本专利技术实施例还提供了一种本专利技术实施例提供的上述任一种像素驱动电路的驱动方法,包括:初始化阶段、数据写入阶段以及发光阶段;其中,在所述初始化阶段,所述信号输入模块在所述复位信号端的控制下将所述复位信号端的信号提供给所述初始化晶体管的控制极;所述复位模块在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;所述存储模块在所述第一节点的信号与所述驱动晶体管的控制极的信号的控制下放电;在所述数据写入阶段,所述数据写入模块在所述扫描信号端的控制下将所述数据信号端的信号提供给所述第一节点;所述补偿控制模块在所述扫描信号端的控制下导通所述驱动晶体管的控制极与所述驱动晶体管的第二极;所述存储模块在所述第一节点的信号与所述驱动晶体管的控制极的信号的控制下充电;在所述发光阶段,所述漏电抑制模块在所述漏电控制信号本文档来自技高网...
一种像素驱动电路、其驱动方法及有机发光显示面板

【技术保护点】
一种像素驱动电路,包括发光器件与所述发光器件连接的像素补偿电路,所述像素补偿电路包括驱动晶体管与初始化晶体管;所述初始化晶体管的控制极与复位信号端相连,所述初始化晶体管的第一极与初始化信号端相连,所述初始化晶体管的第二极与所述驱动晶体管的控制极相连;其特征在于,所述像素驱动电路还包括:信号输入模块与漏电抑制模块;其中,所述复位信号端通过所述信号输入模块与所述初始化晶体管的控制极相连;所述信号输入模块用于在所述复位信号端的控制下将所述复位信号端的信号提供给所述初始化晶体管的控制极;所述漏电抑制模块分别与漏电控制信号端以及所述初始化晶体管的控制极相连,用于在所述漏电控制信号端的控制下,使所述初始化晶体管的控制极与所述初始化晶体管的第二极之间的电压差增加。

【技术特征摘要】
1.一种像素驱动电路,包括发光器件与所述发光器件连接的像素补偿电路,所述像素补偿电路包括驱动晶体管与初始化晶体管;所述初始化晶体管的控制极与复位信号端相连,所述初始化晶体管的第一极与初始化信号端相连,所述初始化晶体管的第二极与所述驱动晶体管的控制极相连;其特征在于,所述像素驱动电路还包括:信号输入模块与漏电抑制模块;其中,所述复位信号端通过所述信号输入模块与所述初始化晶体管的控制极相连;所述信号输入模块用于在所述复位信号端的控制下将所述复位信号端的信号提供给所述初始化晶体管的控制极;所述漏电抑制模块分别与漏电控制信号端以及所述初始化晶体管的控制极相连,用于在所述漏电控制信号端的控制下,使所述初始化晶体管的控制极与所述初始化晶体管的第二极之间的电压差增加。2.如权利要求1所述的像素驱动电路,其特征在于,所述信号输入模块包括:第一开关晶体管,其中,所述第一开关晶体管的控制极与其第一极均与所述复位信号端相连,所述第一开关晶体管的第二极与所述初始化晶体管的控制极相连。3.如权利要求2所述的像素驱动电路,其特征在于,所述第一开关晶体管的有源层的材料为高阻多晶硅。4.如权利要求1所述的像素驱动电路,其特征在于,所述漏电抑制模块包括:第一电容;其中,所述第一电容的第一端与所述漏电控制信号端相连,第二端与所述初始化晶体管的控制极相连。5.如权利要求1-4任一项所述的像素驱动电路,其特征在于,所述像素补偿电路还包括:数据写入模块、复位模块、补偿控制模块、存储模块以及发光控制模块;其中,所述驱动晶体管的第一极与第一电源端相连;所述数据写入模块分别与数据信号端、扫描信号端以及第一节点相连,用于在所述扫描信号端的控制下将所述数据信号端的信号提供给所述第一节点;所述复位模块分别与所述复位信号端、参考信号端以及所述第一节点相连,用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;所述补偿控制模块分别与所述扫描信号端、所述驱动晶体管的控制极以及所述驱动晶体管的第二极相连,用于在所述扫描信号端的控制下导通所述驱动晶体管的控制极与所述驱动晶体管的第二极;所述存储模块分别与所述第一节点以及所述驱动晶体管的控制极相连,用于在所述第一节点的信号与所述驱动晶体管的控制极的信号的控制下充电或放电,以及在所述驱动晶体管的控制极处于浮接状态时,保持所述第一节点与所述驱动晶体管的控制极之间的电压差稳定;所述发光控制模块分别与发光控制信号端、所述参考信号端、所述第一节点、所述驱动晶体管的第二极以及所述发光器件的第一端相连,所述发光器件的第二端与第二电源端相连;所述发光控制模块用于在所述发光控制信号端的控制下导通所述参考信号端与所述第一节点,以及导通所述驱动晶体管的第二极与所述发光器件的第一端,控制所述驱动晶体管驱动连接的发光器件发光。6.如权利要求5所述的像素驱动电路,其特征在于...

【专利技术属性】
技术研发人员:王鑫刘颖
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1