移位寄存器单元、其驱动方法、栅极驱动电路及显示装置制造方法及图纸

技术编号:15748444 阅读:240 留言:0更新日期:2017-07-03 08:02
本发明专利技术公开了一种本发明专利技术实施例提供的移位寄存器单元、其驱动方法、栅极驱动电路及显示装置,包括:移位寄存器与电位稳定模块,该电位稳定模块用于在电位稳定控制端的控制下,将参考信号端的信号分别提供给上拉节点与驱动信号输出端,因此通过移位寄存器与电位稳定模块的相互配合,可以在复位阶段之后的放电保持阶段中,将参考信号端的信号分别提供给上拉节点以及驱动信号输出端,以保持上拉节点的电位与驱动信号输出端的电位处于稳定状态,从而可以避免驱动信号输出端输出的扫描信号具有较大噪声,进而提高移位寄存器单元输出的稳定性。

【技术实现步骤摘要】
移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
本专利技术涉及显示
,特别涉及一种移位寄存器单元、其驱动方法、栅极驱动电路及显示装置。
技术介绍
随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(GateDriveronArray,GOA)技术将薄膜晶体管(ThinFilmTransistor,TFT)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IntegratedCircuit,IC)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制备工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。一般的栅极驱动电路均是由多个级联的移位寄存器组成,各级移位寄存器的驱动信号输出端分别对应连接一条栅线,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。在现有的移位寄存器中,输出晶体管一般在上拉节点的信号控制下将时钟信号端的高电位信号提供给驱动信号输出端来输出有效的高电位的扫描信号,之后进入复位阶段,在上拉节点的信号控制下使输出晶体管关闭,在下拉节点的控制下使驱动信号输出端输出低电位的扫描信号。然而,在复位阶段之后的一定时间内,上拉节点与驱动信号输出端会处于浮接状态,导致该上拉节点的电位以及驱动信号输出端的电位会受周围晶体管漏电影响,造成输出晶体管的栅极电位以及驱动信号输出端的电位不稳定,从而造成驱动信号输出端输出的扫描信号有较大噪声,进而影响移位寄存器输出的稳定性。
技术实现思路
本专利技术实施例提供了一种移位寄存器单元、其驱动方法、栅极驱动电路及显示装置,用以解决现有技术中在复位阶段之后的一定时间内,上拉节点与驱动信号输出端处于浮接状态,造成输出晶体管的栅极电位与驱动信号输出端的电位不稳定,导致输出的扫描信号有较大噪声,影响移位寄存器输出的稳定性的问题。因此,本专利技术实施例提供了一种移位寄存器单元,包括:移位寄存器,所述移位寄存器至少具有输入信号端、驱动信号输出端以及用于控制所述驱动信号输出端输出有效的扫描信号的上拉节点;所述移位寄存器单元还包括:电位稳定模块;所述电位稳定模块分别与电位稳定控制端、所述上拉节点、所述驱动信号输出端以及参考信号端相连,用于在所述电位稳定控制端的控制下,将所述参考信号端的信号分别提供给所述上拉节点与所述驱动信号输出端。优选地,在本专利技术实施例提供的上述移位寄存器单元中,所述电位稳定模块包括:第一电位稳定子模块与第二电位稳定子模块;其中,所述第一电位稳定子模块分别与所述电位稳定控制端、所述上拉节点以及所述参考信号端相连,用于在所述电位稳定控制端的控制下将所述参考信号端的信号提供给所述上拉节点;所述第二电位稳定子模块分别与所述电位稳定控制端、所述驱动信号输出端以及所述参考信号端相连,用于在所述电位稳定控制端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。优选地,在本专利技术实施例提供的上述移位寄存器单元中,所述第一电位稳定子模块包括:第一开关晶体管;其中,所述第一开关晶体管的控制极与所述电位稳定控制端相连,第一极与所述参考信号端相连,第二极与所述上拉节点相连。优选地,在本专利技术实施例提供的上述移位寄存器单元中,所述第二电位稳定子模块包括:第二开关晶体管;其中,所述第二开关晶体管的控制极与所述电位稳定控制端相连,第一极与所述参考信号端相连,第二极与所述驱动信号输出端相连。优选地,在本专利技术实施例提供的上述移位寄存器单元中,所述移位寄存器包括:输入模块、复位模块、第一控制模块、第二控制模块以及输出模块;其中,所述输入模块分别与输入信号端以及所述上拉节点相连,用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述上拉节点;所述复位模块分别与复位信号端、所述参考信号端以及所述上拉节点相连,用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述上拉节点;所述第一控制模块分别与第一时钟信号端、所述上拉节点、所述参考信号端以及下拉节点相连,用于仅在所述第一时钟信号端的控制下将所述第一时钟信号端的信号提供给所述下拉节点,以及在所述上拉节点的信号的控制下将所述参考信号端的信号提供给所述下拉节点;所述第二控制模块分别与所述上拉节点、所述下拉节点以及所述参考信号端相连,用于在所述下拉节点的信号的控制下将所述参考信号端的信号提供给所述上拉节点;所述输出模块分别与第二时钟信号端、所述上拉节点、所述下拉节点、所述参考信号端以及所述驱动信号输出端相连,用于在所述上拉节点的信号的控制下将所述第二时钟信号端的信号提供给所述驱动信号输出端,在所述上拉节点处于浮接状态时保持所述上拉节点与所述驱动信号输出端之间的电压差稳定,以及在所述下拉节点的信号控制下将所述参考信号端的信号提供给所述驱动信号输出端。优选地,在本专利技术实施例提供的上述移位寄存器单元中,所述输入模块包括:第三开关晶体管;其中,所述第三开关晶体管的控制极与其第一极均与所述输入信号端相连,第二极与所述上拉节点相连;所述复位模块包括:第四开关晶体管;其中,所述第四开关晶体管的控制极与所述复位信号端相连,第一极与所述参考信号端相连,第二极与所述上拉节点相连;所述第一控制模块包括:第五开关晶体管、第六开关晶体管、第七开关晶体管以及第八开关晶体管;其中,所述第五开关晶体管的控制极与其第一极均与所述第一时钟信号端相连,第二极与所述第六开关晶体管的控制极相连;所述第六开关晶体管的第一极与所述第一时钟信号端相连,第二极与所述下拉节点相连;所述第七开关晶体管的控制极与所述上拉节点相连,第一极与所述参考信号端相连,第二极与所述第六开关晶体管的控制极相连;所述第八开关晶体管的控制极与所述上拉节点相连,第一极与所述参考信号端相连,第二极与所述下拉节点相连;所述第二控制模块包括:第九开关晶体管;其中,所述第九开关晶体管的控制极与所述下拉节点相连,第一极与所述参考信号端相连,第二极与所述上拉节点相连;所述输出模块包括:第十开关晶体管、第十一开关晶体管以及电容;其中,所述第十开关晶体管的控制极与所述上拉节点相连,第一极与所述第二时钟信号端相连,第二极与所述驱动信号输出端相连;所述第十一开关晶体管的控制极与所述下拉节点相连,第一极与所述参考信号端相连,第二极与所述驱动信号输出端相连;所述电容的第一端与所述上拉节点相连,第二端与所述驱动信号输出端相连。相应地,本专利技术实施例还提供了一种栅极驱动电路,包括级联的多个本专利技术实施例提供的上述任一种移位寄存器单元;其中,除最后一级移位寄存器单元之外,其余各级移位寄存器单元的电位稳定控制端分别与其相邻的下一级移位寄存器单元的下拉节点相连;所述移位寄存器单元的下拉节点用于控制所述驱动信号输出端输出栅极关闭信号。优选地,在本专利技术实施例提供的上述栅极驱动电路中,第一级移位寄存器单元的输入信号端与帧触发信号端相连;除所述第一级移位寄存器单元之外,其余各级移位寄存器单元的输入信号端分别与其相邻的上一级移位寄存器单元的驱动信号输出端相连;除所述最后一级移位寄存器单元之外,其余各级移位寄存器单元的复位信号端分本文档来自技高网
...
移位寄存器单元、其驱动方法、栅极驱动电路及显示装置

【技术保护点】
一种移位寄存器单元,包括:移位寄存器,所述移位寄存器至少具有输入信号端、驱动信号输出端以及用于控制所述驱动信号输出端输出有效的扫描信号的上拉节点;其特征在于,所述移位寄存器单元还包括:电位稳定模块;所述电位稳定模块分别与电位稳定控制端、所述上拉节点、所述驱动信号输出端以及参考信号端相连,用于在所述电位稳定控制端的控制下,将所述参考信号端的信号分别提供给所述上拉节点与所述驱动信号输出端。

【技术特征摘要】
1.一种移位寄存器单元,包括:移位寄存器,所述移位寄存器至少具有输入信号端、驱动信号输出端以及用于控制所述驱动信号输出端输出有效的扫描信号的上拉节点;其特征在于,所述移位寄存器单元还包括:电位稳定模块;所述电位稳定模块分别与电位稳定控制端、所述上拉节点、所述驱动信号输出端以及参考信号端相连,用于在所述电位稳定控制端的控制下,将所述参考信号端的信号分别提供给所述上拉节点与所述驱动信号输出端。2.如权利要求1所述的移位寄存器单元,其特征在于,所述电位稳定模块包括:第一电位稳定子模块与第二电位稳定子模块;其中,所述第一电位稳定子模块分别与所述电位稳定控制端、所述上拉节点以及所述参考信号端相连,用于在所述电位稳定控制端的控制下将所述参考信号端的信号提供给所述上拉节点;所述第二电位稳定子模块分别与所述电位稳定控制端、所述驱动信号输出端以及所述参考信号端相连,用于在所述电位稳定控制端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。3.如权利要求2所述的移位寄存器单元,其特征在于,所述第一电位稳定子模块包括:第一开关晶体管;其中,所述第一开关晶体管的控制极与所述电位稳定控制端相连,第一极与所述参考信号端相连,第二极与所述上拉节点相连。4.如权利要求2所述的移位寄存器单元,其特征在于,所述第二电位稳定子模块包括:第二开关晶体管;其中,所述第二开关晶体管的控制极与所述电位稳定控制端相连,第一极与所述参考信号端相连,第二极与所述驱动信号输出端相连。5.如权利要求1所述的移位寄存器单元,其特征在于,所述移位寄存器包括:输入模块、复位模块、第一控制模块、第二控制模块以及输出模块;其中,所述输入模块分别与输入信号端以及所述上拉节点相连,用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述上拉节点;所述复位模块分别与复位信号端、所述参考信号端以及所述上拉节点相连,用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述上拉节点;所述第一控制模块分别与第一时钟信号端、所述上拉节点、所述参考信号端以及下拉节点相连,用于仅在所述第一时钟信号端的控制下将所述第一时钟信号端的信号提供给所述下拉节点,以及在所述上拉节点的信号的控制下将所述参考信号端的信号提供给所述下拉节点;所述第二控制模块分别与所述上拉节点、所述下拉节点以及所述参考信号端相连,用于在所述下拉节点的信号的控制下将所述参考信号端的信号提供给所述上拉节点;所述输出模块分别与第二时钟信号端、所述上拉节点、所述下拉节点、所述参考信号端以及所述驱动信号输出端相连,用于在所述上拉节点的信号的控制下将所述第二时钟信号端的信号提供给所述驱动信号输出端,在所述上拉节点处于浮接状态时保持所述上拉节点与所述驱动信号输出端之间的电压差稳定,以及在所述下拉节点的信号控制下将所述参考信号端的信号提供给所述驱动信号输出端。6.如权利要求5所述的移位寄存器单元,其特征在于,所述输入模块包括:第三开关晶体管;其中,所述第三开关晶体管的控制极与其第一极均与所述输入信号端相连,第二极与所述上拉节点相连;所述复位模块包括:第四开关晶体管;其中,所述第四开关晶体管的控制极与所述复位信号端相连,第一极与所述参考信号端相连,第二极与所述上拉节点相连;所述第一控制模块包括:第五开关晶体管、第六开关晶体管、第七开关晶体管以及第八...

【专利技术属性】
技术研发人员:高英强陈华斌刘洋周冉一
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1