一种高速电路系统最坏电源噪声的精确预测方法技术方案

技术编号:15704949 阅读:88 留言:0更新日期:2017-06-26 10:37
本发明专利技术提出了一种高速电路系统最坏电源噪声的精确预测方法,用于解决现有技术中存在的预测效率和精度难以兼顾的技术问题,实现步骤为:对电源分配网络进行频域仿真,获得电源分配网络输出端口的频域自阻抗曲线;确定电源分配网络频域自阻抗曲线中最大峰值对应的反谐振频率值,并利用该反谐振频率值,对占空比为50%的周期矩形波进行调制,得到引起最坏电源噪声的输入码型;仿真得到电源分配网络输出端口的上升电流和下降电流;预测电源分配网络输出端口的最坏电流;计算电源分配网络的时域阻抗;计算高速电路系统的最坏电源噪声。本发明专利技术在保证预测效率的前提下,提高了预测精度,可应用于高速电路系统中信号完整性的分析。

An accurate prediction method for the worst power noise in a high-speed circuit system

The invention provides a method for accurate prediction of high speed circuit system of the worst power supply noise, for solving the technical problem of the existing technology in prediction accuracy and efficiency is difficult to take into account the implementation steps: frequency domain simulation of power distribution network, the frequency domain to obtain power distribution network output port self impedance curve; determine the power distribution network in frequency domain the maximum self impedance curve corresponding to the peak value of the anti resonant frequency value, and the value of anti resonant frequency, duty ratio of 50% rectangular periodic wave modulation, has caused the worst code input power supply noise; simulation of current rise in power distribution network and the output port of the current decline; the worst current predictive power the distribution network output port; time-domain impedance calculation of power distribution network; the worst power supply noise calculation of high speed circuit system. The invention improves the prediction accuracy under the premise of guaranteeing the prediction efficiency, and can be applied to the analysis of the signal integrity in the high-speed circuit system.

【技术实现步骤摘要】
一种高速电路系统最坏电源噪声的精确预测方法
本专利技术属于电路与系统设计
,具体涉及一种高速电路系统最坏电源噪声的精确预测方法,可应用于高速电路系统中信号完整性的分析。
技术介绍
随着集成电路制造工艺的发展,片上特征尺寸的减小,集成规模的扩大,现代高性能芯片的发展趋势是时钟频率提高、供电电压降低、电流增大;由于工艺技术的持续改进,封装设计却保持相对不变,导致芯片门的开关速度提高时,现有封装更加表现出其电感性。随着芯片电流和封装电感的不断增大,高速电路系统的电源噪声也逐渐增大。由于电源噪声逐渐增大,而供电电压逐渐降低,导致电源噪声容限逐渐变小,进而使得电源噪声对信号质量的影响逐渐增大。为了改善高速电路系统的性能,需要通过预测高速电路系统的最坏电源噪声来分析并抑制电源噪声,而预测最坏电源噪声的关键技术是快速精确地求解最坏电源噪声。目前业界通常求解高速电路系统电源噪声的方法主要有以下三类:(1)采用解微分方程或者差分方程的方法,这种方法适用于简单电路,对于复杂电路求解微分方程或者差分方程比较困难。(2)采用时域瞬态仿真分析的方法,时域瞬态仿真是采用大量伪随机码作为激励来得到最坏电源噪声,该方法求解的结果非常精确,但是仿真消耗大量时间,导致产品开发周期延长。(3)JiangyuanQian,ShijiPan在其发表的“PowerDistributionNetworkWorst-CasePowerNoiseandanEfficientEstimationMethod”(IEEEElectronicComponentsandTechnologyConference,2014)论文中,提出了一种求解最坏电源噪声的方法TPN-YC,通过瞬态仿真获取电源分配网络(PowerDistributionNetwork,PDN)的阶跃响应,对其求导得到PDN的脉冲响应,然后将PDN输出端口的电流与PDN的脉冲响应进行卷积得到时域电源噪声,该方法可以快速获得PDN的脉冲响应,解决了时域瞬态仿真速度慢的问题,但是该方法在获取PDN的阶跃响应时,由于输入波形的边沿不可能是理想边沿,所以PDN的脉冲响应不精确,导致计算的电源噪声误差较大。综上所述,现有的时域瞬态仿真分析方法的精度高,但预测效率低,TPN-YC提高了预测效率,但不能保证预测精度。
技术实现思路
本专利技术的目的在于克服上述现有技术的不足,提出了一种高速电路系统最坏电源噪声的精确预测方法,用于解决现有技术中存在的预测效率和精度难以兼顾的技术问题。为实现上述目的,本专利技术采取的技术方案,包括如下步骤:(1)对线性时不变高速电路系统的电源分配网络进行频域仿真,获得电源分配网络输出端口的频域自阻抗曲线;(2)确定电源分配网络频域自阻抗曲线中最大峰值对应的反谐振频率值,并利用该反谐振频率值,对占空比为50%的周期矩形波进行调制,得到引起最坏电源噪声的输入码型;(3)对高速电路系统进行仿真,得到电源分配网络输出端口的上升电流Irise和下降电流Ifall,实现步骤为:3a)在高速电路系统驱动器的输入端输入上升边波形,得到电源分配网络输出端口的上升电流Irise;3b)在高速电路系统驱动器的输入端输入下降边波形,得到电源分配网络输出端口的下降电流Ifall;(4)对电源分配网络输出端口的最坏电流进行预测:根据步骤(2)所得的输入码型的边沿,对步骤(3)中得到的电源分配网络输出端口的上升电流Irise和下降电流Ifall进行移位叠加,得到电源分配网络输出端口的最坏电流Iworst;(5)计算电源分配网络的时域阻抗z(t),实现步骤为:5a)对步骤(1)获得的电源分配网络频域自阻抗曲线进行有理函数拟合,得到电源分配网络频域自阻抗曲线拉普拉斯域表达式;5b)对电源分配网络频域自阻抗曲线拉普拉斯域表达式进行拉普拉斯反变换,得到电源分配网络时域阻抗z(t);(6)对电源分配网络输出端口的最坏电流Iworst与电源分配网络时域阻抗z(t)进行卷积,获得高速电路系统的最坏电源噪声:本专利技术与现有技术相比,具有如下优点:第一,本专利技术由于在获得高速电路系统的最坏电源噪声时,对电源分配网络频域自阻抗曲线进行有理函数拟合,得到电源分配网络频域自阻抗曲线拉普拉斯域表达式,然后对电源分配网络频域自阻抗曲线拉普拉斯域表达式进行拉普拉斯反变换,得到精确的电源分配网络时域阻抗,最后将时域阻抗与电源分配网络输出端口的最坏电流相卷积,有效地提高了高速电路系统最坏电源噪声的预测精度。第二,本专利技术由于在获得电源分配网络输出端口的最坏电流时,通过采用对高速电路系统进行仿真,获得电源分配网络输出端口的上升电流和下降电流,并对上升电流和下降电流进行移位叠加,可以快速预测出电源分配网络输出端口的最坏电流;同时对电源分配网络频域自阻抗曲线进行有理函数拟合,得到电源分配网络频域自阻抗曲线拉普拉斯域表达式,对电源分配网络频域自阻抗曲线拉普拉斯域表达式进行拉普拉斯反变换,可以快速地得到电源分配网络时域阻抗,与现有技术相比,提高了高速电路系统最坏电源噪声的预测效率。附图说明图1是本专利技术的实现流程框图;图2是本专利技术与现有技术的最坏电源噪声结果仿真对比图。具体实施方式以下结合附图和实施例,对本专利技术进行进一步详细描述:参照图1,本专利技术包括如下步骤:步骤1、对线性时不变高速电路系统的电源分配网络进行频域仿真,获得电源分配网络输出端口的频域自阻抗曲线,频域仿真具体步骤如下:步骤1a、给电源分配网络的输出端口添加电流幅度恒为1A的交流电流源I(ω),其中ω为角频率,单位rad/s;步骤1b、对高速电路系统的电源分配网络进行频域仿真,得到电源分配网络输出端口电压V(ω)的幅度曲线;由以及步骤1a给出的I(ω)=1A,可得Z(ω)=V(ω),因此电源分配网络输出端口电压V(ω)的幅度曲线,即为电源分配网络输出端口的频域自阻抗曲线。步骤2、确定电源分配网络频域自阻抗曲线中最大峰值对应的反谐振频率值,并利用该反谐振频率值,对占空比为50%周期矩形波进行调制,得到占空比为50%,频率为反谐振频率的周期矩形波,该周期矩形波即为引起最坏电源噪声的输入码型。步骤3、对高速电路系统进行仿真,得到电源分配网络输出端口的上升电流Irise和下降电流Ifall,实现步骤为:步骤3a、在高速电路系统驱动器的输入端输入上升边波形,得到电源分配网络输出端口的上升电流Irise;步骤3b、在高速电路系统驱动器的输入端输入下降边波形,得到电源分配网络输出端口的下降电流Ifall。步骤4、对电源分配网络输出端口的最坏电流进行预测:根据步骤2所得的输入码型的边沿,对步骤3中得到的电源分配网络输出端口的上升电流Irise和下降电流Ifall进行移位叠加,得到电源分配网络输出端口的最坏电流Iworst,其表达式为:Iworst=∑(bk-bk-1)sk(ts+(m-k)T)+I-∞其中,si(t)=Irise(t)-Ilow(bi>bi-1)si(t)=Ihigh-Ifall(t)otherwise其中,Ihigh表示进入稳态后的“1”电流值,Ilow表示进入稳态后的“0”电流值,I-∞为电源分配网络输出端口电流的直流偏置,ts为数据采样处的相位,T表示一个比特时宽,bk为第k时刻输入的码本文档来自技高网
...
一种高速电路系统最坏电源噪声的精确预测方法

【技术保护点】
一种高速电路系统最坏电源噪声的精确预测方法,其特征在于,包括如下步骤:(1)对线性时不变高速电路系统的电源分配网络进行频域仿真,获得电源分配网络输出端口的频域自阻抗曲线;(2)确定电源分配网络频域自阻抗曲线中最大峰值对应的反谐振频率值,并利用该反谐振频率值,对占空比为50%的周期矩形波进行调制,得到引起最坏电源噪声的输入码型;(3)对高速电路系统进行仿真,得到电源分配网络输出端口的上升电流I

【技术特征摘要】
1.一种高速电路系统最坏电源噪声的精确预测方法,其特征在于,包括如下步骤:(1)对线性时不变高速电路系统的电源分配网络进行频域仿真,获得电源分配网络输出端口的频域自阻抗曲线;(2)确定电源分配网络频域自阻抗曲线中最大峰值对应的反谐振频率值,并利用该反谐振频率值,对占空比为50%的周期矩形波进行调制,得到引起最坏电源噪声的输入码型;(3)对高速电路系统进行仿真,得到电源分配网络输出端口的上升电流Irise和下降电流Ifall,实现步骤为:3a)在高速电路系统驱动器的输入端输入上升边波形,得到电源分配网络输出端口的上升电流Irise;3b)在高速电路系统驱动器的输入端输入下降边波形,得到电源分配网络输出端口的下降电流Ifall;(4)对电源分配网络输出端口的最坏电流进行预测:根据步骤(2)所得的输入码型的边沿,对步骤(3)中得到的电源分配网络输出端口的上升电流Irise和下降电流Ifall进行移位叠加,得到电源分配网络输出端口的最坏电流Iworst;(5)计算电源分配网络的时域阻抗z(t),实现步骤为:5a)对步骤(1)获得的电源分配网络频域自阻抗曲线进行有理函数拟合,得到电源分配网络频域自阻抗曲线拉普拉斯域表达式;5b)对电源分配网络频域自阻抗曲线拉普拉斯域表达式进行拉普拉斯反变换,得到电源分配网络时域阻抗z(t);(6)对电源分配网络输出端口的最坏电流Iworst与电源分配网络时域阻抗z(t)进行卷积,获得高速电路系统的最坏电源噪声:2.根据权利要求1所述的一种高速电路系统最坏电源噪声的精确预测方法,其特征在于,步骤(1)中所述的电源分配网络输出端口的频域自阻抗曲线,其获取步骤为:1a)给电源分配网络的输出端口添加电流幅度恒为1A的交流电流源I(ω);1b)对高速电路系统的电源分配网络进行频域仿真,得到电源分配网络输出端口电压V(ω)的幅度曲线,该曲线即为电源分配网络输出端口的频域自阻抗曲线。3.根据权利要求1...

【专利技术属性】
技术研发人员:初秀琴李桃路建民李玉山
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:陕西,61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1