A scanning driving circuit, an array substrate and a display panel having the scanning driving circuit. The scan driving circuit includes a plurality of scan drive units that are sequentially cascaded with each other. Each scan drive unit includes an input unit and an output unit. The input unit is used for receiving the start trigger signal and transmitting the start trigger signal to the output unit and controlling the output unit in the scanning state. The scan driving unit also includes a scan signal modulation unit having a plurality of transistors connected in a diode mode, and the plurality of transistors outputs a clock modulation signal according to a plurality of clock signals. The output unit corresponds to the clock modulation signal, and outputs the scanning driving signal from the scanning signal output end. The scanning signal includes two sub scan signals to control a pixel unit within one scanning cycle to receive an image signal.
【技术实现步骤摘要】
扫描驱动电路与阵列基板
本专利技术涉及显示器领域,尤其涉及显示器图像显示扫描驱动领域。
技术介绍
为解决显示器视角色差(colorwashout)的问题,将一个像素划分为两个子像素,即一个主像素,一个次像素,利用两像素的驱动电压不同,组成不同的光学特性来达到改善视角色差的目的。此架构的像素结构的驱动方式主要利用不同的数据线在同一个扫描周期的不同时间提供主像素与次像素不同的驱动电压(图像数据电压),此像素结构可称为1G2D(1Gate2dots)。但是前述1G2D像素架构的扫描驱动电路(ScanDriver/GateDriver)输出的扫描信号无法灵活调整两个子像素接收驱动电压的时间,使得此类架构的扫描驱动电路结构复杂。
技术实现思路
为解决前述技术问题,本专利技术提供一种结构简单的扫描驱动电路。进一步地,本专利技术还提供具有前述扫描驱动电路的阵列基板与显示面板。一种扫描驱动电路,包括依次相互级联的n个扫描驱动单元,每一个扫描驱动单元至少包括启动触发端、扫描信号输出端与多个时钟信号端,其中,处于第i级的扫描驱动单元的启动触发端与第i-1级的扫描信号输出端电性连接,扫描信号输出端用于输出扫描信号且与第i+1的启动触发端电性连接,每一个扫描驱动单元包括:与所述启动触发端电性连接输入单元;及与所述扫描信号输出端电性连接的输出单元。其中,所述输入单元用于接收所述启动触发信号并将其传输至所述输出单元,并控制所述输出单元处于扫描状态。所述扫描驱动单元还包括具有多个以二极管方式连接的晶体管的扫描信号调制单元,多个所述晶体管连接于多个所述时钟信号端并依据多个时钟信号输出时钟调制 ...
【技术保护点】
一种扫描驱动电路,包括依次相互级联的n个扫描驱动单元,每一个扫描驱动单元至少包括启动触发端、扫描信号输出端与多个时钟信号端,其中,处于第i级的扫描驱动单元的启动触发端与第i‑1级的扫描信号输出端电性连接,扫描信号输出端用于输出扫描信号且与第i+1的启动触发端电性连接,每一个扫描驱动单元包括:与所述启动触发端电性连接输入单元;及与所述扫描信号输出端电性连接的输出单元,其中,所述输入单元用于接收所述启动触发信号并将其传输至所述输出单元,并控制所述输出单元处于扫描状态,其特征在于:所述扫描驱动单元还包括具有多个以二极管方式连接的晶体管的扫描信号调制单元,多个所述晶体管连接于多个所述时钟信号端并依据多个时钟信号输出时钟调制信号,所述输出单元在处于扫描状态时对应所述时钟调制信号自所述扫描信号输出端输出扫描驱动信号,所述扫描信号包括两个间隔所述预定时间段的子扫描信号,两个所述子扫描信号用于控制在一个扫描周期内的一个像素单元接收图像信号,所述像素单元包括两个子像素单元,n为大于1的自然数,i为小于n的自然数。
【技术特征摘要】
1.一种扫描驱动电路,包括依次相互级联的n个扫描驱动单元,每一个扫描驱动单元至少包括启动触发端、扫描信号输出端与多个时钟信号端,其中,处于第i级的扫描驱动单元的启动触发端与第i-1级的扫描信号输出端电性连接,扫描信号输出端用于输出扫描信号且与第i+1的启动触发端电性连接,每一个扫描驱动单元包括:与所述启动触发端电性连接输入单元;及与所述扫描信号输出端电性连接的输出单元,其中,所述输入单元用于接收所述启动触发信号并将其传输至所述输出单元,并控制所述输出单元处于扫描状态,其特征在于:所述扫描驱动单元还包括具有多个以二极管方式连接的晶体管的扫描信号调制单元,多个所述晶体管连接于多个所述时钟信号端并依据多个时钟信号输出时钟调制信号,所述输出单元在处于扫描状态时对应所述时钟调制信号自所述扫描信号输出端输出扫描驱动信号,所述扫描信号包括两个间隔所述预定时间段的子扫描信号,两个所述子扫描信号用于控制在一个扫描周期内的一个像素单元接收图像信号,所述像素单元包括两个子像素单元,n为大于1的自然数,i为小于n的自然数。2.根据权利要求1所述的扫描驱动电路,其特征在于,所述时钟调制信号包括至少两个间隔预定时间段的第一电位,每一个子扫描信号均对应时钟调制信号的第一电位。3.根据权利要求2所述的扫描驱动电路,其特征在于,所述扫描信号调制单元包括信号调节输出点,所述扫描信号调制单元包括至少两个以二极管方式连接的晶体管与至少一个缓冲晶体管,所述两个二极管连接的晶体管的源极均电性连接所述信号调节输出点,漏极分别电性连接对应数量的扫描时钟信号端;所述缓冲晶体管的漏极电性连接所述信号调节输出点,栅极电性连接缓冲时钟信号端,源极电性连接具有第二电位的缓冲电压端;其中,所述扫描信号输出端加载的扫描时钟信号通过所述至少两个晶体管控制所述时钟调制信号具有第一电位,所述缓冲时钟端加载的缓冲时钟信号在所述预定时间段内使得所述时钟调制信号具有第二电位,所述第二电位使得扫描信号输出端停止输出扫描信号而输出缓冲扫描信号,所述缓冲扫描信号控制所述像素单元停止接收图像信号。4.根据权利要求3所述的扫描驱动电路,其特征在于,所述扫描信号调制单元包括三个二极管方式连接的晶体管,所述三个二极管方式连接的晶体管中的其中一个在所述预定时间段之前控制时钟调制信号具有第一电位,另外两个在所述预定时间段之后控制时钟调制信号具有第一电位,从而使得所述时钟调制信号在所述预定时间段前后具有第一定位的持续时间不同,两个所述子扫描信号的持续时间不同。5.根据权利要求4所述的扫描驱动电路,其特征在于,所述输出单元具有输出控制点、输出控制晶体管与一电位维持电容,所述输出控制点用于接收启动触发信号,所述电位维持电容用于维持输出控制点维持在扫描状态,所述输出控制晶体管的栅极电性连接所述输出控制点,源极电性连接所述信号调节输出点,漏极电性连接所述扫描信号输出端,当所述输出控制点处于扫描状态时所述输出控制晶体管处于导通状态,对应所述时钟调制信号输出所述扫描信号。6.根据权利要求5所述的扫描驱动电路,其特征在于,所述输入单元具有输入晶体管,所述输入晶体管的栅极电性所述启动触发端用于接收启动出发信号,所述输入晶体管的源极接收第一参考电压,当启动触发信号控制所述输入晶体管导通时,所述第一参考电压通过所述输入晶体管的漏极输出,所述第一参考电压用于控制输出控制点处于扫描状态。7.根据权利要求6所述的扫描驱动电路,其特征在于,所述扫描驱动单元还包括稳压单元,所述稳压单元电性连接所述输入晶体管的漏极与所述输出控制点之间,所述稳压单元包括稳压晶体管,所述稳压晶体管的栅极接收第一参考电压并使得所述稳压晶体管在第一参考电压控制下处于导通状态,所述稳压晶体管的源极电性所述输入晶体管的漏极,所述稳压晶体管的漏极电性连接所述输出控制点。8.根据权利要求5所述的扫描驱动电路,其特征在于,所述扫描驱动单元还包括第一...
【专利技术属性】
技术研发人员:赵莽,
申请(专利权)人:武汉华星光电技术有限公司,
类型:发明
国别省市:湖北,42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。