一种像素驱动电路及其驱动方法、显示装置制造方法及图纸

技术编号:15507591 阅读:198 留言:0更新日期:2017-06-04 02:13
本发明专利技术提供了一种像素驱动电路及其驱动方法、显示装置,涉及显示技术领域,可提高显示装置分辨率,避免出现竖条Mura不良问题。电路包括驱动晶体管、存储电容、发光元件、第一和第二控制模块;第一控制模块的第一、第二控制端连第一、第二脉冲信号端子,第一输入端连供电信号端子和驱动晶体管源极,第二输入端连初始信号端子,第三、第四输入端连数据线、驱动晶体管漏极,第一输出端连存储电容第一极板,第二输出端连第二极板和驱动晶体管栅极;第二控制模块控制端连第三脉冲信号端子,第一输入端连第一或第二脉冲信号端子,第二输入端连接驱动晶体管漏极,第一输出端连第一极板,第二输出端连发光元件。上述像素驱动电路用于提高分辨率。

Pixel driving circuit, driving method and display device thereof

The invention provides a pixel driving circuit and its driving method, display device, relates to the technical field of display device, which can improve the display resolution, to avoid problems of Mura bars. The driving circuit comprises a transistor, a storage capacitor, a light emitting element, the first and second control module; the first control module controls the first and the second end connected first and second pulse signal terminals, the first input end power supply signal terminal and the driving transistor source second is connected with the input end of the initial signal terminals third, fourth is connected with the input end of the data line, the driving transistor drain, a first output end first storage capacitor plates, second plates and second output end drive transistor gate; second control module connected third pulse signal terminals, the first is connected with the input end of the first or second pulse signal terminals, second input end is connected with a driving transistor drain, the first output end of the first plate, second the output end of the light emitting element. The pixel driving circuit is used to improve the resolution.

【技术实现步骤摘要】
一种像素驱动电路及其驱动方法、显示装置
本专利技术涉及显示
,尤其涉及一种像素驱动电路及其驱动方法、显示装置。
技术介绍
近年来,AMOLED(ActiveMatrix/OrganicLightEmittingDiode,有源矩阵/有机发光二极管)显示器由于其反应速度快、对比度高等优点,得到了广泛的应用。相应的,各种用于驱动AMOLED显示器像素显示的像素驱动电路也相继被开发出来。在传统的像素驱动电路中,一般包括驱动晶体管、存储电容和发光元件,存储电容为驱动晶体管的栅极提供稳压信号,进而控制发光元件处于稳定的发光状态。现有技术中,通常采用直流信号作为稳压信号,因而像素驱动电路中就必须存在额外的用于提供直流信号的信号线。但这样一来,就会使得像素驱动电路中的信号线更加复杂,由于像素驱动电路中本身就存在较多数量的晶体管,信号线越复杂,像素驱动电路占用的版图空间也就越大,显示器中对应的像素的个数就越少,这就不利于AMOLED显示器向高分辨率发展。另一方面,由于传统像素驱动电路占用的版图空间较大,导致版图空间不足,因此,在实际生产中,像素驱动电路通常采用镜像设计,即两个子像素在接收其他相同类型的信号时,共用一根公共信号线。但是这种结构对工艺精度比较敏感,很容易使生产出的显示器亮度不均匀,出现竖条Mura不良的问题。
技术实现思路
本专利技术提供了一种像素驱动电路及其驱动方法、显示装置,可提高显示装置的分辨率,并避免显示装置出现竖条Mura不良的问题。为达到上述目的,本专利技术采用如下技术方案:本专利技术的第一方面提供了一种像素驱动电路,包括驱动晶体管、存储电容和发光元件,还包括第一控制模块和第二控制模块;所述第一控制模块的第一控制端与第一脉冲信号端子相连,所述第一控制模块的第二控制端与第二脉冲信号端子相连,所述第一控制模块的第一输入端与供电信号端子以及所述驱动晶体管的源极相连,所述第一控制模块的第二输入端与初始信号端子相连,所述第一模块的第三输入端与数据线相连,所述第一模块的第四输入端与所述驱动晶体管的漏极相连,所述第一控制模块的第一输出端与所述存储电容的第一极板相连,所述第一控制模块的第二输出端与所述存储电容的第二极板以及所述驱动晶体管的栅极相连;所述第一控制模块用于:在所述第一脉冲信号端子输入的第一脉冲信号的驱动下,控制所述驱动晶体管导通;在所述第二脉冲信号端子输入的第二脉冲信号的驱动下,对所述数据线输入的数据信号以及所述驱动晶体管的阈值电压信号进行采样;所述第二控制模块的控制端与第三脉冲信号端子相连,所述第二控制模块的第一输入端与所述第一脉冲信号端子或所述第二脉冲信号端子相连,所述第二控制模块的第二输入端与所述驱动晶体管的漏极相连,所述第二控制模块的第一输出端与所述存储电容的第一极板相连,所述第二控制模块的第二输出端与所述发光元件相连;所述第二控制模块用于:在所述第三脉冲信号端子输入的第三脉冲信号的驱动下,控制所述第一脉冲信号或所述第二脉冲信号传输至所述存储电容的第一极板,稳定所述第一极板的电压,并控制所述发光元件发光。在本专利技术所提供的像素驱动电路中,第一脉冲信号端子所输入的第一脉冲信号和第二脉冲信号端子所输入的第二脉冲信号,既可作为第一控制模块的驱动信号,用来控制第一控制模块工作,也可作为第二控制模块的输入信号,用来稳定存储电容的第一极板处的电压。与现有技术中采用直流信号作为稳压信号,来稳定存储电容的第一极板处的电压相比,采用本专利技术中的像素驱动电路,可直接利用第一控制模块的驱动信号作为稳压信号,无需再额外的接入一根提供直流信号的信号线,这样一来,可节省像素驱动电路所占用的版图面积,从而增多版图空间中的像素的个数,进而提高了显示装置的分辨率。另一方面,由于无需再接入一根提供直流信号的信号线,这样,两个子像素在接收其他相同类型的信号时,可各自对应一根信号线,不需再为了节省版图空间而共用一根公共信号线,即像素驱动电路也就无需再采用镜像设计,从而避免了镜像设计所导致的竖条Mura不良的问题。本专利技术的第二方面提供了一种像素驱动电路的驱动方法,所述像素驱动电路的驱动方法应用于如本专利技术的第一方面所述的像素驱动电路中,所述像素驱动电路的驱动方法包括初始时段、采样时段和发光时段;所述初始时段,所述第一控制模块在所述第一脉冲信号端子输入的第一脉冲信号的驱动下,控制所述供电信号端子输入的供电信号传输至所述存储电容的第一极板,控制所述初始信号端子输入的初始信号传输至所述存储电容的第二极板,驱动所述驱动晶体管导通;所述采样时段,所述第一控制模块在所述第二脉冲信号端子输入的第二脉冲信号的驱动下,控制所述数据线输入的数据信号传输至所述存储电容的第一极板,控制所述驱动晶体管的阈值电压信号传输至所述存储电容的第二极板,对所述数据信号以及所述阈值电压信号进行采样;所述发光时段,所述第二控制模块在所述第三脉冲信号端子输入的第三脉冲信号的驱动下,控制所述第一脉冲信号或所述第二脉冲信号传输至所述存储电容的第一极板,稳定所述第一极板的电压,并控制所述发光元件发光。本专利技术所提供的像素驱动电路的驱动方法的有益效果与本专利技术的第一方面所提供的像素驱动电路的有益效果相同,此处不再赘述。本专利技术的第三方面提供了一种显示装置,所述显示装置包括如本专利技术的第一方面所述的像素驱动电路。本专利技术所提供的显示装置的有益效果与本专利技术的第一方面所提供的像素驱动电路的有益效果相同,此处不再赘述。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。图1为本专利技术实施例一所提供的像素驱动电路的结构示意图一;图2为本专利技术实施例一所提供的像素驱动电路的结构示意图二;图3为本专利技术实施例一所提供的像素驱动电路的结构示意图三;图4为本专利技术实施例二所提供的像素驱动电路的驱动方法中初始时段的信号示意图;图5为本专利技术实施例二所提供的像素驱动电路的驱动方法中采样时段的信号示意图;图6为本专利技术实施例二所提供的像素驱动电路的驱动方法中发光时段的信号示意图;图7为本专利技术实施例一所提供的像素驱动电路与现有的像素驱动电路的仿真对比图。附图标记说明:1-发光元件;2-第一控制模块;3-第二控制模块;21-初始化单元;22-采样单元;31-稳压单元;32-导通单元;4-第一脉冲信号端子;5-第二脉冲信号端子;6-供电信号端子;7-初始信号端子;8-数据线;9-第三脉冲信号端子;10-负极信号端子;T1~T6-第一晶体管~第六晶体管;VSS-负极信号;DTFT-驱动晶体管;C-存储电容;RST-第一脉冲信号;GAT-第二脉冲信号;VDD-供电信号;VINT-初始信号;DATA-数据信号;EM-第三脉冲信号;OLED-有机发光二极管。具体实施方式为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的本文档来自技高网...
一种像素驱动电路及其驱动方法、显示装置

【技术保护点】
一种像素驱动电路,包括驱动晶体管、存储电容和发光元件,其特征在于,还包括第一控制模块和第二控制模块;所述第一控制模块的第一控制端与第一脉冲信号端子相连,所述第一控制模块的第二控制端与第二脉冲信号端子相连,所述第一控制模块的第一输入端与供电信号端子以及所述驱动晶体管的源极相连,所述第一控制模块的第二输入端与初始信号端子相连,所述第一模块的第三输入端与数据线相连,所述第一模块的第四输入端与所述驱动晶体管的漏极相连,所述第一控制模块的第一输出端与所述存储电容的第一极板相连,所述第一控制模块的第二输出端与所述存储电容的第二极板以及所述驱动晶体管的栅极相连;所述第一控制模块用于:在所述第一脉冲信号端子输入的第一脉冲信号的驱动下,控制所述驱动晶体管导通;在所述第二脉冲信号端子输入的第二脉冲信号的驱动下,对所述数据线输入的数据信号以及所述驱动晶体管的阈值电压信号进行采样;所述第二控制模块的控制端与第三脉冲信号端子相连,所述第二控制模块的第一输入端与所述第一脉冲信号端子或所述第二脉冲信号端子相连,所述第二控制模块的第二输入端与所述驱动晶体管的漏极相连,所述第二控制模块的第一输出端与所述存储电容的第一极板相连,所述第二控制模块的第二输出端与所述发光元件相连;所述第二控制模块用于:在所述第三脉冲信号端子输入的第三脉冲信号的驱动下,控制所述第一脉冲信号或所述第二脉冲信号传输至所述存储电容的第一极板,稳定所述第一极板的电压,并控制所述发光元件发光。...

【技术特征摘要】
1.一种像素驱动电路,包括驱动晶体管、存储电容和发光元件,其特征在于,还包括第一控制模块和第二控制模块;所述第一控制模块的第一控制端与第一脉冲信号端子相连,所述第一控制模块的第二控制端与第二脉冲信号端子相连,所述第一控制模块的第一输入端与供电信号端子以及所述驱动晶体管的源极相连,所述第一控制模块的第二输入端与初始信号端子相连,所述第一模块的第三输入端与数据线相连,所述第一模块的第四输入端与所述驱动晶体管的漏极相连,所述第一控制模块的第一输出端与所述存储电容的第一极板相连,所述第一控制模块的第二输出端与所述存储电容的第二极板以及所述驱动晶体管的栅极相连;所述第一控制模块用于:在所述第一脉冲信号端子输入的第一脉冲信号的驱动下,控制所述驱动晶体管导通;在所述第二脉冲信号端子输入的第二脉冲信号的驱动下,对所述数据线输入的数据信号以及所述驱动晶体管的阈值电压信号进行采样;所述第二控制模块的控制端与第三脉冲信号端子相连,所述第二控制模块的第一输入端与所述第一脉冲信号端子或所述第二脉冲信号端子相连,所述第二控制模块的第二输入端与所述驱动晶体管的漏极相连,所述第二控制模块的第一输出端与所述存储电容的第一极板相连,所述第二控制模块的第二输出端与所述发光元件相连;所述第二控制模块用于:在所述第三脉冲信号端子输入的第三脉冲信号的驱动下,控制所述第一脉冲信号或所述第二脉冲信号传输至所述存储电容的第一极板,稳定所述第一极板的电压,并控制所述发光元件发光。2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一控制模块包括:初始化单元,所述初始化单元的控制端与所述第一脉冲信号端子相连,所述初始化单元的第一输入端与供电信号端子以及所述驱动晶体管的源极相连,所述初始化单元的第二输入端与初始信号端子相连,所述初始化单元的第一输出端与所述存储电容的第一极板相连,所述初始化单元的第二输出端与所述存储电容的第二极板以及所述驱动晶体管的栅极相连;采样单元,所述采样单元的控制端与所述第二脉冲信号端子相连,所述采样单元的第一输入端与数据线相连,所述采样单元的第二输入端与所述驱动晶体管的漏极相连,所述采样单元的第一输出端与所述存储电容的第一极板相连,所述采样单元的第二输出端与所述存储电容的第二极板以及所述驱动晶体管的栅极相连。3.根据权利要求2所述的像素驱动电路,其特征在于,所述初始化单元包括:第一晶体管,所述第一晶体管的栅极与所述第一脉冲信号端子相连,所述第一晶体管的源极与所述供电信号端子以及所述驱动晶体管的源极相连,所述第一晶体管的漏极与所述存储电容的第一极板相连;第二晶体管,所述第二晶体管的栅极与所述第一脉冲信号端子相连,所述第二晶体管的漏极与所述初始信号端子相连,所述第二晶体管的源极与所述存储电容的第二极板以及所述驱动晶体管的栅极相连。4.根据权利要求2所述的像素驱动电路,其特征在于,所述采样单元包括:第三晶体管,所述第三晶体管的栅极与所述第二脉冲信号端子相连,所述第三晶体管的源极与所述数据线相连,所述第三晶体管的漏极与所述存储电容的第一极板相连;第四晶体管,所述第四晶体管的栅极与所述第二脉冲信号端子相连,所述第四晶体管的源极与所述驱动晶体管的漏极相连,所述第四晶体管的漏极与所述存储电容的第二极板以及所述驱动晶体管的栅极相连。5.根据权利要求1所述的像素驱动电路,其特征在于,所述第二控制模块包括:稳压单元,所述稳压单元的控制端与所述第三脉冲信号端子相连,所述稳压单元的输入端与所述第一脉冲信号端子或所述第二脉冲信号端子相连,所述稳压单元的输出端与所述存储电容的第一极板相连;导通单元,所述导通单元的控制端与所述第三脉冲信号端子相连,所述导通单元的输入端与所述驱动晶体管的漏极相连,所述导通模块的输出端与所述发光元件相连。6.根据权利要求5所述的像素驱动电路,其特征在于,所述稳压单元包括:第五晶体管,所述第五晶体管的栅极与所述第三脉冲信号端子相连,所述第五晶体管的源极与所述第一脉冲信号端子或所述第二脉冲信号端子相连,所述第五晶体管的漏极与所述存储电容的第一极板相连。7.根据权利要求5所述的像素驱动电路,其特征在于,所述导通单元...

【专利技术属性】
技术研发人员:姚远高永益龙跃董婉俐
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1