The invention discloses a PLL lock indication circuit, control signal through the analog-to-digital converter receives the voltage, and the output of the voltage control signal after conversion module; the control signal from the controller output frequency; then through field programmable logic array voltage receives the analog digital conversion control signal and the frequency control signal, when the the voltage of the analog digital conversion after the control signal and the frequency difference between the control signal is smaller than the first preset value, the output lock indication signal, realize locking of the phase-locked loop instruction function; because the PLL lock indication circuit by detecting the voltage control signal and the frequency control signal to realize the lock indication function, no contact with the output frequency of the phase-locked loop, so it can meet the broadband and high frequency applications in engineering application And it does not need to add complex circuits, so it can be applied to the locking of high output frequency or broadband frequency synthesis.
【技术实现步骤摘要】
一种锁相环锁定指示电路及锁相环
本专利技术涉及电力电子
,尤其涉及一种锁相环锁定指示电路及锁相环。
技术介绍
锁相环(PhaseLockedLoop,简称PLL)实现频率合成有很多优点,电路简单,体积小巧,频率配置灵活,因此应用广泛。在高速有线通信中,用于时钟产生、时钟恢复等;在无线通信中,用于射频本振频率的产生。锁定指示功能指示锁相环是否能够正常锁定,对于锁相环本身及锁相环所应用的系统的状态指示和故障排查都较为重要。在鉴相频率不是很高的情况下,一般锁相环芯片,自身都具有所述锁定指示功能。但是当鉴相频率较高时,通常采用独立的鉴频鉴相器结合分频器来构成环路,此时,所述环路通常不具有所述锁定指示功能,需要通过外电路来构成其锁定指示电路。传统的思路是通过测频完成锁定指示,即检测锁相环的输出频率,将所述输出频率与设定的频率作比较。具体的测频方法有很多,比如鉴频法测频、干涉比相测频、数字测频等。当所述锁相环的输出频率比较低时,可以采用相应的测频芯片实现锁定指示功能;但是当其输出频率比较高(如5~10G的频率范围)时,用上述几种方法测频都需要非常复杂的附加电路才能实现,作为具有电路简单小巧特征的锁相环的附加电路工程上不经济实用。
技术实现思路
有鉴于此,本专利技术提供了一种锁相环锁定指示电路及锁相环,以解决现有技术需要额外增加复杂电路以适用于高输出频率情况下的锁定指示的问题。为了实现上述目的,现提出的方案如下:一种锁相环锁定指示电路,与锁相环相连,所述锁相环包括:鉴频鉴相器、与所述鉴频鉴相器相连的环路滤波器、与所述环路滤波器相连的压控振荡器及分别与所述鉴频鉴相器和压 ...
【技术保护点】
一种锁相环锁定指示电路,其特征在于,与锁相环相连,所述锁相环包括:鉴频鉴相器、与所述鉴频鉴相器相连的环路滤波器、与所述环路滤波器相连的压控振荡器及分别与所述鉴频鉴相器和压控振荡器相连的分频器;所述锁相环锁定指示电路包括:与所述环路滤波器及压控振荡器的连接点相连的模数转换器,用于接收电压控制信号,并对所述电压控制信号进行模数转换后输出;与所述分频器相连的控制器,用于输出频率控制信号;分别与所述模数转换器及控制器相连的现场可编程逻辑阵列,用于接收所述模数转换后的电压控制信号及所述频率控制信号,当所述模数转换后的电压控制信号及所述频率控制信号之间的差值小于第一预设值时,输出锁定指示信号;所述第一预设值为根据所述压控振荡器的电压控制信号和输出频率信号之间的线性关系得到的值。
【技术特征摘要】
1.一种锁相环锁定指示电路,其特征在于,与锁相环相连,所述锁相环包括:鉴频鉴相器、与所述鉴频鉴相器相连的环路滤波器、与所述环路滤波器相连的压控振荡器及分别与所述鉴频鉴相器和压控振荡器相连的分频器;所述锁相环锁定指示电路包括:与所述环路滤波器及压控振荡器的连接点相连的模数转换器,用于接收电压控制信号,并对所述电压控制信号进行模数转换后输出;与所述分频器相连的控制器,用于输出频率控制信号;分别与所述模数转换器及控制器相连的现场可编程逻辑阵列,用于接收所述模数转换后的电压控制信号及所述频率控制信号,当所述模数转换后的电压控制信号及所述频率控制信号之间的差值小于第一预设值时,输出锁定指示信号;所述第一预设值为根据所述压控振荡器的电压控制信号和输出频率信号之间的线性关系得到的值。2.根据权利要求1所述的锁相环锁定指示电路,其特征在于,所述模数转换器还与所述鉴频鉴相器及环路滤波器的连接点相连,所述模数转换器还用于接收误差电压信号,并将所述误差电压信号进行模数转换后输出。3.根据权利要求2所述的锁相环锁定指示电路,其特征在于,所述现场可编程逻辑阵列,还用于接收所述进行模数转换后的误差电压信号,当所述模数转换后的电压控制信号及所述频率控制信号之间的差值小于第一预设值,且所述进行模数转换后的误差电压信号小于第二预设值时,输出锁定指示信号。4.一种锁相环,其特征在于,包括:鉴频鉴相器、与所述鉴频鉴相器相连的环路滤波器、与所述环路滤波器相连的压控振荡器、分别与所述鉴频鉴相器和压控振荡器相连的...
【专利技术属性】
技术研发人员:梁亮,
申请(专利权)人:北京经纬恒润科技有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。