本发明专利技术公开了一种快速捕获L频段突发信号的系统及方法,其包括集成设置的时钟PLL模块、全局复位模块、信号快速捕获模块、信号跟踪模块和信号解调模块。此系统在能实现L频段突发信号快速捕获的基础上,节约生产成本,增加系统的可靠性。此外,快速捕获L频段突发信号的方法采用FPGA来实现并加速完成FFT运算,利用数字信号处理技术来替代数字相关器的相关运算,大大减小计算量的同时,也可避免信号处理延时,节省系统空间,提高系统运算速度。
System and method for quickly capturing burst signal of L frequency band
The invention discloses a system for rapid acquisition of L band burst signal and method, which includes integrated set of clock module, reset module, PLL global fast signal acquisition module, signal tracking module and signal demodulation module. The system can save the production cost and increase the reliability of the system on the basis of the rapid capture of the burst signals in the L frequency band. In addition, the L band burst signal fast acquisition method using FPGA to realize and accelerate the completion of the FFT operation, operation to replace the digital correlator using digital signal processing technology, greatly reduce the amount of computation at the same time, also can avoid signal processing delay, save space, improve the system operation speed.
【技术实现步骤摘要】
一种快速捕获L频段突发信号的系统及方法
本专利技术涉及卫星通信
,尤其涉及一种快速捕获L频段突发信号的系统及方法。
技术介绍
导航定位系统具有定位、通信、授时的功能,该系统可以在服务区内任何时间和地点为用户确定其所在的位置并提供双向通信服务,整个系统由地球同步卫星、中心控制系统、标校系统和用户机四大部分组成,当用户需要进行定位/通信服务时地面接收站正确解调出用户发送的信息。用户端的发射信号具有功耗低、短促、突发的特点。每个用户端通过卫星转发处理的入站信号载噪比C/N可低至45dB或47Db,信号的持续长度30ms至100ms,,测量与控制中心要完成对信号的捕获、跟踪、解调及距离测量。为了保证信道具有良好的传输性能,入站信号进行了精心的编码设计,测量与控制中心的信号处理能力要强。由于目前该导航系统正处于逐步完善的阶段,为了验证用户机的性能需要对该系统的工作方式进行模拟,通过对用户机发出的L频段突发上行信号进行捕获解析并以特定的频率以下行的方式发送给用户机,通过这种方式可以有效检验导航用户机的收发性能。
技术实现思路
本专利技术的目的在于提供一种快速捕获L频段突发信号的系统及方法,以解决现有技术中无法快速捕获L频段突发信号的问题。为了达到上述目的,本专利技术的技术方案是这样实现的:一种快速捕获L频段突发信号的系统,包括时钟PLL模块、全局复位模块、信号快速捕获模块、信号跟踪模块和信号解调模块,其中:所述时钟PLL模块,用于对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟;所述全局复位模块,用于将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;所述信号快速捕获模块,用于检测和捕获突发信号,且把捕获结果传送给所述信号跟踪模块;所述信号跟踪模块,用于跟踪并标注捕获的结果,并以电文形式传送给所述信号解调模块;所述信号解调模块,用于锁存电文,并对所述电文进行译码解调;所述时钟PLL模块、全局复位模块、信号快速捕获模块、信号跟踪模块和信号解调模块均集成于同一块芯片上。相应地,本专利技术还提供了一种快速捕获L频段突发信号的方法,包括如下步骤:步骤S10:时钟PLL模块对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟,其中信号快速捕获模块的时钟通过将外部输入时钟倍频得到;步骤S20:全局复位模块将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;步骤S30:信号快速捕获模块检测突发信号,采用FPGA加速辅助完成FFT算法从而快速捕获突发信号,并把捕获结果传送给跟踪模块;步骤S40:所述信号跟踪模块跟踪并标注所述捕获结果,并以电文形式传送给所述信号解调模块;步骤S50:所述信号解调模块锁存电文,并对所述电文进行译码解调。本专利技术提供的一种快速捕获L频段突发信号的系统及方法,其包括集成设置的时钟PLL模块、全局复位模块、信号快速捕获模块、信号跟踪模块和信号解调模块,在能实现L频段突发信号快速捕获的基础上,节约生产成本,增加系统的可靠性。采用FPGA来实现并加速完成FFT运算,利用数字信号处理技术来替代数字相关器的相关运算,大大减小计算量的同时,也可避免信号处理延时,节省系统空间,提高系统运算速度。附图说明图1为本专利技术实施例提供的快速捕获L频段突发信号的系统接收系统的结构示意图;图2为本专利技术实施例提供的快速捕获L频段突发信号的系统中的跟踪环路模块的结构示意图;图3为本专利技术实施例提供的快速捕获L频段突发信号的方法的流程示意图。具体实施方式下面通过具体的实施例子并结合附图对本专利技术做进一步的详细描述。参见图1,本专利技术提供了一种快速捕获L频段突发信号的系统,其包括时钟PLL模块1、全局复位模块2、信号快速捕获模块3、信号跟踪模块4和信号解调模块5,其中:时钟PLL模块1、全局复位模块2、信号快速捕获模块3、信号跟踪模块4和信号解调模块5均集成于同一块芯片上。需要说明的是,时钟PLL模块1,用于对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟;全局复位模块2,用于将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;信号快速捕获模块3,用于检测和捕获突发信号,且把捕获结果传送给信号跟踪模块4;信号跟踪模块4,用于跟踪并标注捕获的结果,并以电文形式传送给信号解调模块5;信号解调模块5,用于锁存电文,并对电文进行译码解调;捕获的突发信号包括用于信号捕获的同步头、勤务段和用于携带通信信息的数据段组成,其中:同步头包括载波频率和码相位。较佳地,参见图2,信号跟踪模块,包括跟踪环路模块40,跟踪环路模块40具体包括相关器模块41、鉴别器模块42和数字环路滤波器模块43,其中:相关器模块41由载波NCO、伪码NCO、I路超前、即时和滞后积分清除器、Q路超前、即时和滞后积分清除器组成;鉴别器模块42由伪码鉴相器和载波鉴相器组成;数字环路滤波器模块43,用于降低噪声,且在输出端对原始信号产生精确的估计。本专利技术实施例所提供的快速捕获L频段突发信号的系统,其包括集成设置的时钟PLL模块1、全局复位模块2、信号快速捕获模块3、信号跟踪模块4和信号解调模块5,在能实现L频段突发信号快速捕获的基础上,节约生产成本,增加系统的可靠性。基于同一专利技术构思,本专利技术还提供了一种快速捕获L频段突发信号的方法,由于此方法解决问题的原理与前述一种快速捕获L频段突发信号的系统功能相似,因此该方法的实施可以通过前述系统功能模块实现,重复之处不再赘述。参见图3,本专利技术提供的一种快速捕获L频段突发信号的方法,包括如下步骤:步骤S10:时钟PLL模块1对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟,其中信号快速捕获模块3的时钟通过将外部输入时钟倍频得到;步骤S20:全局复位模块2将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;步骤S30:信号快速捕获模块3检测突发信号,采用FPGA加速辅助完成FFT算法从而快速捕获突发信号,并把捕获结果传送给跟踪模块4;步骤S40:信号跟踪模块4跟踪并标注捕获结果,并以电文形式传送给信号解调模块5;步骤S50:信号解调模块5锁存电文,并对电文进行译码解调。较佳地,步骤S30还包括步骤S31和步骤S32,其中:步骤S31:采用FFT算法,对接收AD转换电路输出的数字中频信号进行载波的产生,以此对数字中频信号进行下变频完成载波的剥离;步骤S32:采用FFT算法,对运算的结果进行检测判断并计算信噪比,捕获完成时将获取的扩频信号的伪码相位和载波多普勒进行估计并将其与检测到的信号一起送给载波和码跟踪环路。较佳地,步骤S32具体判断过程为:对FFT结果求模平方运算,并寻找最大的相关峰值;在最大相关峰值附近取一段信号求和平均,作为噪声功率,并将噪声功率乘上一个门限系数得到门限值,门限值与最大相关峰值进行比较,若最大相关峰值大于门限值,则认为捕获到信号,若最大相关峰值小于门限值,判定无信号,进行下一次捕获过程。较佳地,步骤S30采用4个并列的FFT算法来提高运算速度。较佳地,步骤S40还包括步骤S41和步骤S42,其中:步骤S41:根据捕获得到的载波频率和码相位值,初始化跟踪环路的载波数控振荡器和码数控振荡器;步骤S42:通过信号跟本文档来自技高网...
【技术保护点】
一种快速捕获L频段突发信号的方法,其特征在于,利用快速捕获L频段突发信号的系统实施快速捕获L频段突发信号;所述快速捕获L频段突发信号的系统,包括时钟PLL模块(1)、全局复位模块(2)、信号快速捕获模块(3)、信号跟踪模块(4)和信号解调模块(5),其中:所述时钟PLL模块(1),用于对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟;所述全局复位模块(2),用于将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;所述信号快速捕获模块(3),用于检测和捕获突发信号,且把捕获结果传送给所述信号跟踪模块(4);所述信号跟踪模块(4),用于跟踪并标注捕获的结果,并以电文形式传送给所述信号解调模块(5);所述信号解调模块(5),用于锁存电文,并对所述电文进行译码解调;所述时钟PLL模块(1)、全局复位模块(2)、信号快速捕获模块(3)、信号跟踪模块(4)和信号解调模块(5)均集成于同一块芯片上;所述捕获的突发信号包括用于信号捕获的同步头、勤务段和用于携带通信信息的数据段组成,其中:所述同步头包括载波频率和码相位;所述信号跟踪模块(4)包括跟踪环路模块(40),所述跟踪环路模块(40)包括相关器模块(41)、鉴别器模块(42)和数字环路滤波器模块(43),其中:所述相关器模块(41)由载波NCO、伪码NCO、I路超前、即时和滞后积分清除器、Q路超前、即时和滞后积分清除器组成;所述鉴别器模块(42)由伪码鉴相器和载波鉴相器组成;所述数字环路滤波器模块(43),用于降低噪声,且在输出端对原始信号产生精确的估计;该快速捕获L频段突发信号的方法,具体包括如下步骤:步骤S10:时钟PLL模块(1)对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟,其中信号快速捕获模块(3)的时钟通过将外部输入时钟倍频得到;步骤S20:全局复位模块(2)将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;步骤S30:信号快速捕获模块(3)检测突发信号,采用FPGA加速辅助完成FFT算法从而快速捕获突发信号,并把捕获结果传送给跟踪模块(4);步骤S40:所述信号跟踪模块(4)跟踪并标注所述捕获结果,并以电文形式传送给所述信号解调模块(5);步骤S50:所述信号解调模块(5)锁存电文,并对所述电文进行译码解调;所述步骤S30还包括步骤S31和步骤S32,其中:所述步骤S31:采用FFT算法,对接收AD转换电路输出的数字中频信号进行载波的产生,以此对数字中频信号进行下变频完成载波的剥离;所述步骤S32:采用FFT算法,对运算的结果进行检测判断并计算信噪比,捕获完成时将获取的扩频信号的伪码相位和载波多普勒进行估计并将其与检测到的信号一起送给载波和码跟踪环路;所述步骤S32具体判断过程为:对FFT结果求模平方运算,并寻找最大的相关峰值;在所述最大相关峰值附近取一段信号求和平均,作为噪声功率,并将所述噪声功率乘上一个门限系数得到门限值,所述门限值与所述最大相关峰值进行比较,若所述最大相关峰值大于所述门限值,则认为捕获到信号,若所述最大相关峰值小于所述门限值,判定无信号,进行下一次捕获过程;所述步骤S30采用4个并列的FFT算法来提高运算速度;所述步骤S40还包括步骤S41和步骤S42,其中:所述步骤S41:根据捕获得到的载波频率和码相位值,初始化跟踪环路的载波数控振荡器和码数控振荡器;所述步骤S42:通过所述信号跟踪模块(4)的相关器模块(41)、鉴别器模块(42)和数字环路滤波器模块(43)逐步精细对所述载波频率和码相位值的估计。...
【技术特征摘要】
1.一种快速捕获L频段突发信号的方法,其特征在于,利用快速捕获L频段突发信号的系统实施快速捕获L频段突发信号;所述快速捕获L频段突发信号的系统,包括时钟PLL模块(1)、全局复位模块(2)、信号快速捕获模块(3)、信号跟踪模块(4)和信号解调模块(5),其中:所述时钟PLL模块(1),用于对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟;所述全局复位模块(2),用于将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;所述信号快速捕获模块(3),用于检测和捕获突发信号,且把捕获结果传送给所述信号跟踪模块(4);所述信号跟踪模块(4),用于跟踪并标注捕获的结果,并以电文形式传送给所述信号解调模块(5);所述信号解调模块(5),用于锁存电文,并对所述电文进行译码解调;所述时钟PLL模块(1)、全局复位模块(2)、信号快速捕获模块(3)、信号跟踪模块(4)和信号解调模块(5)均集成于同一块芯片上;所述捕获的突发信号包括用于信号捕获的同步头、勤务段和用于携带通信信息的数据段组成,其中:所述同步头包括载波频率和码相位;所述信号跟踪模块(4)包括跟踪环路模块(40),所述跟踪环路模块(40)包括相关器模块(41)、鉴别器模块(42)和数字环路滤波器模块(43),其中:所述相关器模块(41)由载波NCO、伪码NCO、I路超前、即时和滞后积分清除器、Q路超前、即时和滞后积分清除器组成;所述鉴别器模块(42)由伪码鉴相器和载波鉴相器组成;所述数字环路滤波器模块(43),用于降低噪声,且在输出端对原始信号产生精确的估计;该快速捕获L频段突发信号的方法,具体包括如下步骤:步骤S10:时钟PLL模块(1)对外部输入的时钟进行整形、同步和倍频,输出其他功能模块所需要的工作时钟,其中信号快速捕获模块(3)的时钟通过将外部输入时钟倍频得到;步骤S20:全局复位模块(2)将外部输入的复位信号进行一级延迟和取反后输出给其它功能模块;步骤S30:信号快速捕获模块(3)...
【专利技术属性】
技术研发人员:车进,邹德君,蔡晔,郑瑞峰,
申请(专利权)人:北京华力创通科技股份有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。