移位寄存器单元、其驱动方法、栅极驱动电路及显示面板技术

技术编号:15331889 阅读:114 留言:0更新日期:2017-05-16 15:03
本发明专利技术公开了一种移位寄存器单元、其驱动方法、栅极驱动电路及显示面板,包括:输入模块、复位模块、第一控制模块、第二控制模块、第一输出模块以及第二输出模块;其中,通过上述输入模块、复位模块、第一控制模块、第二控制模块、第一输出模块以及第二输出模块共六个模块的相互配合,能够通过简单的结构以及较少的信号线来实现驱动信号输出端的输出,从而简化制备工艺,降低生产成本。

Shift register unit, driving method thereof, grid drive circuit and display panel

The invention discloses a shift register unit and its driving method, the gate drive circuit and a display panel, which comprises an input module, reset module, a first control module, second control module, a first output module and output module second; among them, through the matching of the input module, reset module, control module, control module of the first second the first and second output module, output module and six module, through a simple structure and less signal lines to realize output drive signal output, thus simplifying the preparation process, reduce the production cost.

【技术实现步骤摘要】
移位寄存器单元、其驱动方法、栅极驱动电路及显示面板
本专利技术涉及显示
,特别涉及一种移位寄存器单元、其驱动方法、栅极驱动电路及显示面板。
技术介绍
随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(GateDriveronArray,GOA)技术将薄膜晶体管(ThinFilmTransistor,TFT)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IntegratedCircuit,IC)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制备工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高产能和良率。一般的栅极驱动电路均是由多个级联的移位寄存器单元组成,通过各级移位寄存器单元实现依次向显示面板上的各行栅线输入扫描信号。目前,虽然可以通过输入较多的不同功能的控制信号来实现扫描信号的输出,但是这样导致栅极驱动电路中组成各级移位寄存器单元的开关晶体管的个数较多,以及各开关晶体管之间连接的具体结构也比较复杂,导致工艺难度加大,生产成本增加,甚至由于需要使用较多的信号线将多种不同功能的控制信号输入各级移位寄存器单元,从而造成显示面板的开口率降低,使得该显示面板不具备竞争力。
技术实现思路
本专利技术实施例提供一种移位寄存器单元、其驱动方法、栅极驱动电路及显示面板,不仅结构简单,而且需要连接的用于实现扫描信号输出的不同功能的信号线较少,从而简化工艺复杂度,降低生产成本。因此,本专利技术实施例提供了一种移位寄存器单元,包括:输入模块、复位模块、第一控制模块、第二控制模块、第一输出模块以及第二输出模块;其中,所述输入模块分别与输入信号端以及第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述复位模块分别与复位信号端、第一参考信号端以及所述第一节点相连;所述复位模块用于在所述复位信号端的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第一控制模块分别与所述第一参考信号端、所述第一节点以及第二节点相连;所述第一控制模块用于在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第二控制模块分别与所述第一参考信号端、第二参考信号端、所述第一节点以及所述第二节点相连;所述第二控制模块用于在所述第二参考信号端的控制下将所述第二参考信号端的信号提供给所述第二节点,以及在所述第一节点的信号的控制下将所述第一参考信号端的信号提供给所述第二节点;所述第一输出模块分别与时钟信号端、所述第一节点以及所述移位寄存器单元的驱动信号输出端相连;所述第一输出模块用于在所述第一节点的信号的控制下将所述时钟信号端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时保持所述第一节点与所述驱动信号输出端之间的电压差稳定;所述第二输出模块分别与所述第一参考信号端、所述第二节点以及所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述驱动信号输出端。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器单元中,所述第二控制模块包括:第一开关晶体管、第二开关晶体管以及第三开关晶体管;其中,所述第一开关晶体管的控制极与其第一极、以及所述第二开关晶体管的第一极均与所述第二参考信号端相连,所述第一开关晶体管的第二极与所述第二开关晶体管的控制极相连;所述第二开关晶体管的控制极与其第二极均与所述第二节点相连;所述第三开关晶体管的控制极与所述第一节点相连,第一极与所述第一参考信号端相连,第二极与所述第二节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器单元中,所述输入模块包括:第四开关晶体管;其中,所述第四开关晶体管的控制极与其第一极均与所述输入信号端相连,第二极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器单元中,所述复位模块包括:第五开关晶体管;其中,所述第五开关晶体管的控制极与所述复位信号端相连,第一极与所述第一参考信号端相连,第二极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器单元中,所述第一控制模块包括:第六开关晶体管;其中,所述第六开关晶体管的控制极与所述第二节点相连,第一极与所述第一参考信号端相连,第二极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器单元中,所述第一输出模块包括:第七开关晶体管与电容;其中,所述第七开关晶体管的控制极与所述第一节点相连,第一极与所述时钟信号端相连,第二极与所述驱动信号输出端相连;所述电容的第一端与所述第一节点相连,第二端与所述驱动信号输出端相连。在一种可能的实施方式中,在本专利技术实施例提供的上述移位寄存器单元中,所述第二输出模块包括:第八开关晶体管;其中,所述第八开关晶体管的控制极与所述第二节点相连,第一极与所述第一参考信号端相连,第二极与所述驱动信号输出端相连。相应地,本专利技术实施例还提供了一种栅极驱动电路,包括级联的多个本专利技术实施例提供的上述任一种移位寄存器单元;其中,第一级移位寄存器单元的输入信号端与第一帧触发信号端相连;第二级移位寄存器单元的输入信号端与第二帧触发信号端相连;第三级移位寄存器单元的输入信号端与第三帧触发信号端相连;相邻的四个移位寄存器单元中,第四个移位寄存器单元的输入信号端与第一个移位寄存器单元的驱动信号输出端相连;相邻的五个移位寄存器单元中,第一个移位寄存器单元的复位信号端与第五个移位寄存器单元的驱动信号输出端相连。相应地,本专利技术实施例还提供了一种显示面板,包括本专利技术实施例提供的上述栅极驱动电路。相应地,本专利技术实施例还提供了一种本专利技术实施例提供的上述任一种移位寄存器单元的驱动方法,包括:第一阶段、第二阶段、第三阶段以及第四阶段;其中,在所述第一阶段,所述输入模块在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述第二控制模块在所述第二参考信号端的控制下将所述第二参考信号端的信号提供给所述第二节点,以及在所述第一节点的信号的控制下将所述第一参考信号端的信号提供给所述第二节点;所述第一输出模块在所述第一节点的信号的控制下将所述时钟信号端的信号提供给所述驱动信号输出端;在所述第二阶段,所述第一输出模块在所述第一节点处于浮接状态时保持所述第一节点与所述驱动信号输出端之间的电压差稳定,以及在所述第一节点的信号的控制下将所述时钟信号端的信号提供给所述驱动信号输出端;所述第二控制模块在所述第二参考信号端的控制下将所述第二参考信号端的信号提供给所述第二节点,以及在所述第一节点的信号的控制下将所述第一参考信号端的信号提供给所述第二节点;在所述第三阶段,所述复位模块在所述复位信号端的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第二控制模块在所述第二参考信号端的控制下将所述第二参考信号端的信号提供给所述第二节点;所述第一控制模块在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第二输本文档来自技高网...
移位寄存器单元、其驱动方法、栅极驱动电路及显示面板

【技术保护点】
一种移位寄存器单元,其特征在于,包括:输入模块、复位模块、第一控制模块、第二控制模块、第一输出模块以及第二输出模块;其中,所述输入模块分别与输入信号端以及第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述复位模块分别与复位信号端、第一参考信号端以及所述第一节点相连;所述复位模块用于在所述复位信号端的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第一控制模块分别与所述第一参考信号端、所述第一节点以及第二节点相连;所述第一控制模块用于在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第二控制模块分别与所述第一参考信号端、第二参考信号端、所述第一节点以及所述第二节点相连;所述第二控制模块用于在所述第二参考信号端的控制下将所述第二参考信号端的信号提供给所述第二节点,以及在所述第一节点的信号的控制下将所述第一参考信号端的信号提供给所述第二节点;所述第一输出模块分别与时钟信号端、所述第一节点以及所述移位寄存器单元的驱动信号输出端相连;所述第一输出模块用于在所述第一节点的信号的控制下将所述时钟信号端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时保持所述第一节点与所述驱动信号输出端之间的电压差稳定;所述第二输出模块分别与所述第一参考信号端、所述第二节点以及所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述驱动信号输出端。...

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括:输入模块、复位模块、第一控制模块、第二控制模块、第一输出模块以及第二输出模块;其中,所述输入模块分别与输入信号端以及第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;所述复位模块分别与复位信号端、第一参考信号端以及所述第一节点相连;所述复位模块用于在所述复位信号端的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第一控制模块分别与所述第一参考信号端、所述第一节点以及第二节点相连;所述第一控制模块用于在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第二控制模块分别与所述第一参考信号端、第二参考信号端、所述第一节点以及所述第二节点相连;所述第二控制模块用于在所述第二参考信号端的控制下将所述第二参考信号端的信号提供给所述第二节点,以及在所述第一节点的信号的控制下将所述第一参考信号端的信号提供给所述第二节点;所述第一输出模块分别与时钟信号端、所述第一节点以及所述移位寄存器单元的驱动信号输出端相连;所述第一输出模块用于在所述第一节点的信号的控制下将所述时钟信号端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时保持所述第一节点与所述驱动信号输出端之间的电压差稳定;所述第二输出模块分别与所述第一参考信号端、所述第二节点以及所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述驱动信号输出端。2.如权利要求1所述的移位寄存器单元,其特征在于,所述第二控制模块包括:第一开关晶体管、第二开关晶体管以及第三开关晶体管;其中,所述第一开关晶体管的控制极与其第一极、以及所述第二开关晶体管的第一极均与所述第二参考信号端相连,所述第一开关晶体管的第二极与所述第二开关晶体管的控制极相连;所述第二开关晶体管的控制极与其第二极均与所述第二节点相连;所述第三开关晶体管的控制极与所述第一节点相连,第一极与所述第一参考信号端相连,第二极与所述第二节点相连。3.如权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括:第四开关晶体管;其中,所述第四开关晶体管的控制极与其第一极均与所述输入信号端相连,第二极与所述第一节点相连。4.如权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括:第五开关晶体管;其中,所述第五开关晶体管的控制极与所述复位信号端相连,第一极与所述第一参考信号端相连,第二极与所述第一节点相连。5.如权利要求1所述的移位寄存器单元,其特征在于,所述第一控制模块包括:第六开关晶体管;其中,所述第六开关晶体管的控制极与所述第二节点相连,第一极与所述第一参考信号端相连,第二极与所述第一节点相连。6.如权利要求1所述的移位寄存器单元,其特征在于,所述第一输出模块包括:第七开关晶体管与电容;其中,所述第七开关...

【专利技术属性】
技术研发人员:王飞
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1