The invention discloses a silicon based micro display column selection driving method and a driving circuit suitable for high frequency application, and the column selection driving circuit comprises a SR latch, an inverter and a D trigger set with a positioning function. The SR VP1 output latch connected inverter input, output of VP2 inverter is connected to the D input end of the trigger group, D first D DFF1 trigger trigger group set an input end SET is connected to the SR latch gate NAND1. The circuit uses the D flip flop with the setting function, uses the low level of the input line sync signal HS, and combines the SR latch 1 and the D flip-flop to realize the selection of the signal. The circuit of the invention can avoid the occurrence of narrow pulse in the chip, and can realize the stable selection signal at high frequency.
【技术实现步骤摘要】
本专利技术涉及一种微电子及显示技术,尤其是一种硅基微显示芯片的列选驱动方法及驱动电路,具体地说是一种适用于高频应用的硅基微显示列选驱动方法及驱动电路。
技术介绍
微显示技术是显示
的一个分支,它在便携式显示应用方面具有巨大的优势。而且低功耗是其快速增长的强大动力,所以其未来的应用会更加市场化。微显示技术主要包括硅基液晶(LCoS)微显示和硅基有机发光二极管(OLED)微显示。LCoS微显示属于反射式显示技术,已经在各种投影和近眼显示中得到了实现并已取得了重大进展。与LCoS技术相比,OLED是主动发光,不再需要背光源会极大降低系统的功耗;而且它可以实现柔性显示。无论哪一种微显示,都是以硅片作为驱动背板,其中硅基显示驱动芯片上可以集成行列控制电路、像素电路、带隙基准以及其它功能模块。其中列选驱动电路,产生列选择信号,从而可以选通每一列像素,使每一列像素对应的开关打开,把相应的像素驱动电压传输到每一列像素。图1是一种现有的硅基微显示列选驱动电路图,图2是现有的硅基微显示列选驱动电路的时序图。图1所示电路的连接关系如下:D触发器DFF1_1的信号输入端D接行同步信号HS,D触发器DFF1_1的时钟输入端接像素时钟PCLK,D触发器DFF1_1的置位端SET接置位信号SET1,D触发器DFF1_1的复位端CLR接复位信号CLR1;D触发器DFF2_1的信号输入端D接D触发器DFF1_1输出端Q0_1,D触发器DFF2_1的时钟输入端接像素时钟PCLK,D触发器DFF2_1的置位端SET接置位信号SET1,D触发器DFF2_1的复位端CLR接复位信号CLR1 ...
【技术保护点】
一种适用于高频应用的硅基微显示列选驱动方法,其特征是利用带置位功能的D触发器,使用输入行同步信号HS的低电平置位,结合SR锁存器和带置位功能的D触发器组实现列选信号的产生。
【技术特征摘要】
1.一种适用于高频应用的硅基微显示列选驱动方法,其特征是利用带置位功能的D触发器,使用输入行同步信号HS的低电平置位,结合SR锁存器和带置位功能的D触发器组实现列选信号的产生。2.根据权利要求1所述的方法,其特征是:所述SR锁存器能根据输入信号置成“1”和“0”状态,SR锁存器包括与非门NAND1和与非门NAND2,与非门NAND1的一个输入端接行同步信号HS,与非门NAND1的另一个输入端接与非门NAND2的输出端;与非门NAND2的一个输入端接带置位功能的D触发器DFF1的输出端Q0,与非门NAND2的另一个输入端接与非门NAND1的输出;所述反相器实现SR锁存器输出端VP1信号的反相;所述带置位功能的D触发器组实现脉冲触发VP2信号;带置位功能的D触发器组包括D触发器DFF1和D触发器DFF2一直到DFFn,D触发器DFF1和D触发器DFF2、D触发器DFFn包括置位端SEL,复位端CLR,信号输入端D,时钟输入端CK;D触发器DFF1的信号输入端D接反相器2的输出VP2,D触发器DFF1的时钟输入端接像素时钟PCLK,D触发器DFF1的置位端SET接与非门NAND1的一个输入端接行同步信号HS,D触发器DFF1的复位端CLR接复位信号CLR1;D触发器DFF2的信号输入端D接D触发器DFF1输出端Q0,D触发器DFF2的时钟输入端接像素时钟PCLK,D触发器DFF2的置位端SET接置位信号SET1,D触发器DFF2的复位端CLR接复位信号CLR1;D触发器DFFn的信号输入端D接D触发器DFFn-1输出端Qn-1,D触发器DFFn的时钟输入端...
【专利技术属性】
技术研发人员:张白雪,任健雄,秦昌兵,杨建兵,陈建军,
申请(专利权)人:中国电子科技集团公司第五十五研究所,
类型:发明
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。