本实用新型专利技术公开了一种目标信号生成系统,其包括依次连接的用于实现中频信号数字化的模拟数字转换器、用于实现数字正交下变频的第一正交混频模块、用于将逻辑信号延迟传输的数字延迟线电路、用于实现数字正交上变频的第二正交混频模块以及将数字信号转换成模拟信号的数字模拟转换器;第一正交混频与第二正交混频连接;数字延迟线电路连接有一用于对数字延迟电路进行处理的处理模块,处理模块连接有一射频控制系统。该目标信号生成系统有效地解决了目标信号生成系统结构复杂的问题,同时具有较高的经济性和灵活性以及充分的资源的调度和分配。
【技术实现步骤摘要】
本技术涉及一种目标信号生成系统,具体涉及一种目标信号生成系统。
技术介绍
模拟数字转换器:是一种将连续变化的模拟信号转换为离散的数字信号的器件。数字模拟转换器:是一种将数字信号转换为模拟信号(以电流、电压或电荷的形式)的设备。NOISⅡ处理器:是ALTERA公司推出的采用哈佛结构、具有32位指令集的第二代片上可编程的软核处理器。现场可编程逻辑门阵列:它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。正在雷达电子对抗中,假目标是回答式干扰机的干扰样式之一,它所起的作用已经引起了人们的重视,在不同的使用对象及使用方向,作为雷达的研制方需要有用于生成目标信号的产生器,而干扰机研制方也需要有一种假的目标信号的产生器,作为回答式干扰机的一种干扰样式,而目前的目标生成系统电路结构复杂,因此结构简单的目标信号生成系统成为雷达科研人员所普遍关注的问题。
技术实现思路
本技术的目的是提供一种目标信号生成系统,以解决目标信号生成系统结构复杂的问题。为解决上述技术问题,本技术提供一种目标信号生成系统,其包括依次连接的用于实现中频信号数字化的模拟数字转换器、用于实现数字正交下变频的第一正交混频模块、用于将逻辑信号延迟传输的数字延迟线电路、用于实现数字正交上变频的第二正交混频模块以及将数字信号转换成模拟信号的数字模拟转换器;第一正交混频与第二正交混频连接;数字延迟线电路连接有一用于对数字延迟电路进行处理的处理模块,处理模块连接有一射频控制系统。进一步地,处理模块包括NOISⅡ处理器和与NOISⅡ处理器相配合的第一现场可编程逻辑门阵列。进一步地,模拟数字转换器包括采样电路和与采样电路相配合的第二现场可编程逻辑门阵列。进一步地,数字延迟线电路包括依次连接的目标延迟单元、多普勒调试单元和幅度调制单元。进一步地,射频控制系统包括分别与处理模块连接的变频与频综控制模块、阵列控制器和馈电网络控制模块。本技术的有益效果为:该目标信号生成系统包括依次连接的用于实现中频信号数字化的模拟数字转换器、用于实现数字正交下变频的第一正交混频模块、用于将逻辑信号延迟传输的数字延迟线电路、用于实现数字正交上变频的第二正交混频模块以及将数字信号转换成模拟信号的数字模拟转换器;且第一正交混频与第二正交混频连接,该目标信号生成系统有效地解决了目标信号生成系统结构复杂的问题,同时具有较高的经济性和灵活性以及充分的资源的调度和分配。附图说明图1为一种目标信号生成系统的结构示意图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一种实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术的保护范围。为简单起见,以下具体实施方式省略了该
的专业技术人员所公知的技术常识与技术术语。如图1所示,该目标信号生成系统包括依次连接的模拟数字转换器,用于实现中频信号数字化;第一正交混频模块,用于实现数字正交下变频;数字延迟线电路,用于将逻辑信号延迟传输;第二正交混频模块,用于实现数字正交上变频;以及数字模拟转换器,将数字信号转换成模拟信号;同时第一正交混频与第二正交混频连接,在具体实施中,各模块的参数可灵活设定,几乎不受什么条件的限制,其整体结构简单,具有较高的经济性和灵活性以及充分的资源的调度和分配。在具体实施中,经模拟变频输出200MHz±100MHz的中频信号或者400MHz±300MHz的中频信号输入给该系统的数字模拟转换器,模拟数字转换器包括采样电路和与采样电路相配合的第二现场可编程逻辑门阵列,通过采用成熟的3.6GHz/10bit采样电路和现场可编程逻辑门阵列共同完成中频信号的数字化,实现对200MHz±100MHz的中频信号或者400MHz±300MHz的中频信号的内奎斯特采样。同时,在具体实施中,数字正交下变频在现场可编程逻辑门阵列芯片内部的逻辑电路下完成,通过实时更换滤波器系数和DDS的参数适应200MHz±100MHz和400MHz±300MHz两种信号的下变频,下变频后的雷达基带信号采样率降为720MHz,精度为12bit。因此基带信号传输的最小数据速率为:720MHz×12bit×2/8=2.1GB/s。数字正交上变频部分支持200MHz±100MHz和400MHz±300MHz两种上变频,通过实时配置DDS和滤波器参数实现,输出信号峰值功率范围:-5dBm±3dB。该目标信号生成系统的数字延迟线电路包括依次连接的目标延迟单元、多普勒调试单元和幅度调制单元,同时数字延迟线电路连接有一处理模块,用于对数字延迟电路进行处理;同时处理模块连接有一射频控制系统,且射频控制系统包括分别与处理模块连接的变频与频综控制模块、阵列控制器和馈电网络控制模块;在具体实施中,处理模块包括NOISⅡ处理器和与NOISⅡ处理器相配合的第一现场可编程逻辑门阵列,在具体实施中,通过现场可编程逻辑门阵列内部的逻辑电路和NOISⅡCPU实现对延迟、多普勒与幅度参数的实时处理,同时优选NOISⅡ工作时钟为300MHz。综上所述,该目标信号生成系统有效地解决了目标信号生成系统结构复杂的问题,同时具有较高的经济性和灵活性以及充分的资源的调度和分配。对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本技术。对这些实施例的多种修改对本领域的专业技术人员来说将使显而易见的,本文所定义的一般原理可以在不脱离技术的精神或范围的情况下,在其他实施例中实现。因此,本技术将不会被限制与本文所示的这些实施例,而是要符合与本文所公开的原理和新颖性特点相一致的最宽的范围。本文档来自技高网...
【技术保护点】
一种目标信号生成系统,其特征在于:包括依次连接的用于实现中频信号数字化的模拟数字转换器、用于实现数字正交下变频的第一正交混频模块、用于将逻辑信号延迟传输的数字延迟线电路、用于实现数字正交上变频的第二正交混频模块以及将数字信号转换成模拟信号的数字模拟转换器;所述第一正交混频与所述第二正交混频连接;所述数字延迟线电路连接有一用于对数字延迟电路进行处理的处理模块,所述处理模块连接有一射频控制系统。
【技术特征摘要】
1.一种目标信号生成系统,其特征在于:包括依次连接的用于实现中频信号数字化的模拟数字转换器、用于实现数字正交下变频的第一正交混频模块、用于将逻辑信号延迟传输的数字延迟线电路、用于实现数字正交上变频的第二正交混频模块以及将数字信号转换成模拟信号的数字模拟转换器;所述第一正交混频与所述第二正交混频连接;所述数字延迟线电路连接有一用于对数字延迟电路进行处理的处理模块,所述处理模块连接有一射频控制系统。
2.根据权利要求1所述的目标信号生成系统,其特征在于:所述处理模块包括NOISⅡ处理器和与所述...
【专利技术属性】
技术研发人员:陈旭婕,
申请(专利权)人:成都瑞虎电子科技有限公司,
类型:新型
国别省市:四川;51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。