一种分时调度DSP算法的方法和系统技术方案

技术编号:14826163 阅读:31 留言:0更新日期:2017-03-16 13:36
本发明专利技术公开了一种分时调度DSP算法的方法和系统,所述方法包括以下步骤:首先主控单元在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;而后主控单元确定配置信息,并将配置信息发送至数字信号处理器;而后数字信号处理器获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。本发明专利技术可以解决现有DSP在运行DSP算法时效能低、运算速度差等问题。

【技术实现步骤摘要】

本专利技术涉及计算机领域,特别涉及一种分时调度DSP算法的方法和系统
技术介绍
DSP(数字信号处理器)在运行DSP算法时,其所能运行的算法数量受到算法本身大小以及DSP内部存储大小的限制。如果想超出DSP的资源限制增加新的算法,就必须重新启动DSP并重新加载新的算法固件。采用这种方式在运行时需要不断地重启DSP并重新加载DSP固件,极大得影响了DSP的效能。为解决上述方法带来的缺陷,一些方案将DSP算法的运行代码存储在主存储上,让DSP加载运行,DSP每次读取主存储的代码来运行,都需要访问总线,速度远没有内部存储来得快,这种方案没有利用好DSP内部存储的速度,算法运行的速度大打折扣。
技术实现思路
为此,需要提供一种分时调度DSP算法的技术方案,用以解决现有DSP在运行DSP算法时效能低、运算速度差等问题。为实现上述目的,专利技术人提供了一种分时调度DSP算法的系统,所述系统包括芯片和外部存储单元,所述芯片与外部存储单元连接;所述芯片包括主控单元、数字信号处理器、第一存储单元,所述主控单元与第一存储单元连接,所述数字信号处理器与主控单元连接,所述主控单元与数字信号处理器连接;所述数字信号处理器包括第二存储单元;所述外部存储单元用于存储至少一个DSP算法的运行代码;所述主控单元用于在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;所述主控单元还用于确定配置信息,并将配置信息发送至数字信号处理器,所述配置信息包括工作请求类型与DSP算法的运行代码在第一存储单元中的存储地址的对应关系;所述数字信号处理器用于获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。进一步地,所述DSP算法包括图像处理算法。进一步地,所述第二存储单元为数字信号处理器内部的高速缓存单元。进一步地,所述第一存储单元为DDR。进一步地,所述主控单元为ARM处理器。专利技术人还提供了一种分时调度DSP算法的方法,所述方法应用于种分时调度DSP算法的系统,所述系统包括芯片和外部存储单元,所述芯片与外部存储单元连接;所述芯片包括主控单元、数字信号处理器、第一存储单元,所述主控单元与第一存储单元连接,所述数字信号处理器与主控单元连接,所述主控单元与数字信号处理器连接;所述数字信号处理器包括第二存储单元;所述外部存储单元用于存储至少一个DSP算法的运行代码;所述方法包括以下步骤:主控单元在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;主控单元确定配置信息,并将配置信息发送至数字信号处理器,所述配置信息包括工作请求类型与DSP算法的运行代码在第一存储单元中的存储地址的对应关系;数字信号处理器获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。进一步地,所述DSP算法包括图像处理算法。进一步地,所述第二存储单元为数字信号处理器内部的高速缓存单元。进一步地,所述第一存储单元为DDR。进一步地,所述主控单元为ARM处理器。上述技术方案所述的分时调度DSP算法的方法和系统,所述方法包括以下步骤:首先主控单元在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;而后主控单元确定配置信息,并将配置信息发送至数字信号处理器;而后数字信号处理器获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。这样,DSP可以分时段获取当前工作请求类型,从第一存储单元中加载对应的算法至第二存储单元中执行,一方面使得DSP运行算法的数量不再受到DSP内部资源的限制,另一方面有利于提高DSP算法的运行速度。附图说明图1为本专利技术一实施方式分时调度DSP算法的系统的示意图;图2为本专利技术一实施方式分时调度DSP算法的方法的流程图;附图标记说明:101、外部存储单元;102、芯片;111、主控单元;112、数字信号处理器;121、第二存储单元。113、第一存储单元;具体实施方式为详细说明技术方案的
技术实现思路
、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。请参阅图1,本专利技术一实施方式所述的分时调度DSP算法的系统,所述系统包括芯片102和外部存储单元101,所述芯片102与外部存储单元101连接;所述芯片102包括主控单元111、数字信号处理器112、第一存储单元113,所述主控单元111与第一存储单元113连接,所述数字信号处理器112与主控单元111连接,所述主控单元111与数字信号处理器112连接;所述数字信号处理器112包括第二存储单元121;所述外部存储单元101用于存储至少一个DSP算法的运行代码。优选的,所述外部存储单元可以为非易失性存储器,用于存储DSP算法的运行代码。在本实施方式中,所述DSP算法包括图像处理算法,如图像去噪算法、去雾算法、畸变校正算法、人脸检测算法等等。在另一些实施方式中,所述DSP算法还可以包括音频处理算法、视频处理算法等。所述主控单元用于在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元。在本实施方式中,所述启动指令可以在主控单元初始化的时候触发,所述第一存储单元为DDR。主控单元在进行初始化时,会将外部存储单元所存储的所有DSP算法的运行代码全部加载至DDR中,以便DSP随时访问调用。在本实施方式中,主控单元为ARM处理器。在其他实施例,主控单元还可以为其他结构类型的处理器,如X86处理器。所述主控单元还用于确定配置信息,并将配置信息发送至数字信号处理器。在本实施方式中,所述配置信息包括工作请求类型与DSP算法的运行代码在第一存储单元中的存储地址的对应关系。在另一些实施方式中,所述配置信息还包括每个DSP算法对应的大小信息。所述工作请求类型为主控单元执行工作的类型,如以图像处理为例,所述工作请求类型包括对图像进行去噪、去雾、畸变校正、人脸检测等等,每种工作请求类型都有其对应的DSP算法。优选的,所述配置信息可以以表格的形式存储于DDR中,表格记录了每一种工作请求类型对应的DSP算法的运行代码的存储地址以及大小。所述数字信号处理器用于获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。在本实施方式中,所述第二存储单元为数字信号处理器内本文档来自技高网
...
一种分时调度DSP算法的方法和系统

【技术保护点】
一种分时调度DSP算法的系统,其特征在于,所述系统包括芯片和外部存储单元,所述芯片与外部存储单元连接;所述芯片包括主控单元、数字信号处理器、第一存储单元,所述主控单元与第一存储单元连接,所述数字信号处理器与主控单元连接,所述主控单元与数字信号处理器连接;所述数字信号处理器包括第二存储单元;所述外部存储单元用于存储至少一个DSP算法的运行代码;所述主控单元用于在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;所述主控单元还用于确定配置信息,并将配置信息发送至数字信号处理器,所述配置信息包括工作请求类型与DSP算法的运行代码在第一存储单元中的存储地址的对应关系;所述数字信号处理器用于获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。

【技术特征摘要】
1.一种分时调度DSP算法的系统,其特征在于,所述系统包括芯片和外部存储单元,所述芯片与外部存储单元连接;所述芯片包括主控单元、数字信号处理器、第一存储单元,所述主控单元与第一存储单元连接,所述数字信号处理器与主控单元连接,所述主控单元与数字信号处理器连接;所述数字信号处理器包括第二存储单元;所述外部存储单元用于存储至少一个DSP算法的运行代码;所述主控单元用于在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;所述主控单元还用于确定配置信息,并将配置信息发送至数字信号处理器,所述配置信息包括工作请求类型与DSP算法的运行代码在第一存储单元中的存储地址的对应关系;所述数字信号处理器用于获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。2.如权利要求1所述的分时调度DSP算法的系统,其特征在于,所述DSP算法包括图像处理算法。3.如权利要求1所述的分时调度DSP算法的系统,其特征在于,所述第二存储单元为数字信号处理器内部的高速缓存单元。4.如权利要求1所述的分时调度DSP算法的系统,其特征在于,所述第一存储单元为DDR。5.如权利要求1所述的分时调度DSP算法的系统,其特征在于,所述主控单元为ARM处理器。6.一种分时调度DS...

【专利技术属性】
技术研发人员:余智超
申请(专利权)人:福州瑞芯微电子股份有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1