一种CSP封装芯片结构及制作方法技术

技术编号:14803046 阅读:140 留言:0更新日期:2017-03-14 23:22
本发明专利技术公开一种CSP封装芯片结构,包括外延层、导电层、P电极、N电极和基板;外延层由依次形成的N-GaN、有源发光层及P-GaN构成;导电层形成在P-GaN上,导电层上形成P电极;有源发光层及P-GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延伸至导电层表面;N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P-GaN及导电层绝缘;P电极及N电极分别与基板键合。本发明专利技术还公开一种CSP封装芯片结构制作方法。本发明专利技术可以进一步减少发光面积损失,进一步提高发光效率,从而在同等芯片面积下增加芯片发光层面积。

【技术实现步骤摘要】

本专利技术涉及LED
,尤其是指一种CSP封装芯片结构及制作方法
技术介绍
现有技术中,GaN基发光二极管结构分为正装结构、垂直结构以及正装结构。其中,正装结构芯片通过干法蚀刻的方式裸露N型氮化镓层,然后在P型氮化镓上形成透明导电层,最后使用镍金等金属制作P/N电极,形成电流通路发光;垂直结构芯片通过使用导电沉底或者衬底转移等方式形成导电的沉底层,使P/N电极分别位于芯片上下两个面;倒装结构芯片制作流程与正装类似,只是透明导电层由反射金属层或者透明导电层加反射层形成,光由芯片的蓝宝石衬底面出射。随着LED芯片功率的上升,对于芯片的散热需求越来越高,倒装结构逐渐成为功率型芯片的主流结构。芯片结构中影响芯片发光效率的主因是芯片发光层的面积在整个芯片面积上的占比。倒装芯片结构都需要使用干法蚀刻的方式蚀刻裸露出N型氮化镓,不可避免的造成芯片发光面积损失。现有技术中公开利用N型氮化镓侧壁制作N电极接触金属,但都未提出明确可控面积的侧壁绝缘层制作方法。公开号为CN104269471A公开一种全角度侧壁反射电极的LED芯片及其制作方法。其全角度侧壁反射电极的LED芯片的P-GaN和量子阱层的侧壁设有斜坡,在斜坡上形成钝化层,接着在斜坡上形成N电极,N电极同时和N-GaN平面接触。其N电极焊盘直接形成于P-GaN和钝化层之上,虽然可以部分减小发光面积的损失,然而,N电极同时与N-GaN平面接触,依然损失部分发光面积,发光效率有待进一步提高。
技术实现思路
本专利技术的目的在于提供一种CSP封装芯片结构及制作方法,以进一步减少发光面积损失,进一步提高发光效率,从而在同等芯片面积下增加芯片发光层面积。为达成上述目的,本专利技术的解决方案为:一种CSP封装芯片结构,包括外延层、导电层、P电极、N电极和基板;外延层由依次形成的N-GaN、有源发光层及P-GaN构成;导电层形成在P-GaN上,导电层上形成P电极;有源发光层及P-GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延伸至导电层表面;N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P-GaN及导电层绝缘;P电极及N电极分别与基板键合。进一步,在N-GaN上形成荧光粉层。进一步,所述导电层为金属反射层。进一步,所述金属反射层上形成金属基膜层,P电极形成在金属基膜层上。进一步,所述金属基薄膜层为银、铝或金,设置为单层或多层结构。进一步,所述金属反射层为银、钛、铝、铬、铟、锡、金及其合金,设置为单层或多层结构。进一步,所述导电层为透明导电层。一种CSP封装芯片结构制作方法,包括以下步骤:一,提供衬底;二,在衬底上形成外延层,外延层依次由N-GaN、有源发光层及P-GaN构成;三,蚀刻有源发光层和P-GaN的外侧壁形成第一斜坡;四,在P-GaN上形成导电层;五,在第一斜坡上形成绝缘层并部分延伸至导电层表面;六,蚀刻N-GaN外侧壁形成第二斜坡,在第二斜坡上形成N电极,在导电层上形成P电极;七,将N电极与P电极与基板键合;八,激光剥离衬底;九,切割成独立器件。进一步,还包括激光剥离衬底后在N-GaN上喷涂荧光粉及保护胶层。进一步,所述导电层为金属反射层。进一步,在绝缘层延伸至导电层表面部分蚀刻图形,绝缘层蚀刻图形部分上形成金属基膜层,金属基膜层与金属反射层电连接;然后在金属基膜层上形成二次布线绝缘层并部分裸露金属基膜层,P电极形成在裸露的金属基膜层上。进一步,所述导电层为透明导电层。采用上述方案后,本专利技术N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P-GaN及导电层绝缘,使得N电极无需与N-GaN平面接触,而是形成在N-GaN外侧壁的斜坡上,进一步减少发光面积损失,提高发光效率,从而在同等芯片面积下增加芯片发光层面积。同时,本专利技术CSP封装芯片结构制作方法中,一次蚀刻在有源发光层和P-GaN的外侧壁形成第一斜坡,在第一斜坡上形成绝缘层,通过控制第一斜坡的倾斜角度,使得侧壁绝缘层的面积可以控制;二次蚀刻在N-GaN外侧壁形成第二斜坡,在第二斜坡上形成N电极,通过控制第二斜坡的倾斜角度,使得可以控制N-GaN第二斜坡的面积,实现芯片电压优化。附图说明图1是本专利技术实施例一的结构示意图;图2a至图2g是本专利技术实施例一的制作工艺图;图3是本专利技术实施例一的结构示意图;图4a至图4k是本专利技术实施例一的制作工艺图。标号说明衬底1外延层2N-GaN21第二斜坡211N欧姆接触金属212荧光粉及保护胶层213有源发光层22P-GaN23第一斜坡24导电层3金属反射层31绝缘层4N电极51P电极52基板6金属基膜层7二次布线绝缘层8。具体实施方式以下结合附图及具体实施例对本专利技术做详细描述。参阅图1至图2g所示,本专利技术揭示的一种CSP封装芯片结构实施例一,包括外延层2、导电层3、绝缘层4、N电极51、P电极52和基板6。如图1所示,外延层2由依次形成的N-GaN21、有源发光层22及P-GaN23构成。导电层3形成在P-GaN23上,导电层3上形成P电极52;本实施例中,所述导电层3为金属反射层31,形成倒装芯片。所述金属反射层31为银、钛、铝、铬、铟、锡、金及其合金,设置为单层或多层结构。有源发光层22及P-GaN23的外侧壁上形成第一斜坡24,第一斜坡24上形成绝缘层4,绝缘层4部分延伸至导电层3表面。N-GaN21的外侧壁形成第二斜坡211,N电极51形成在第二斜坡211上并借助绝缘层4与有源发光层22、P-GaN23及导电层3绝缘,N电极51借助N欧姆接触金属212与N-GaN21连接。P电极52及N电极51分别与基板6键合。在N-GaN21上喷涂荧光粉及保护胶层213。一种CSP封装芯片结构制作方法,包括以下步骤:一,提供衬底1,可以为蓝宝石衬底。二,如图2a所示,在衬底1上形成外延层2,外延层2依次由N-GaN21、有源发光层22及P-GaN23构成。三,如图2b所示,蚀刻有源发光层22和P-GaN23的外侧壁形成第一斜坡24。四,如图2c所示,在P-GaN23上形成导电层3,本实施例中,所述导电层3为金属反射层31。五,如图2d所示,在第一斜坡24上形成绝缘层4并部分延伸至导电层3表面。六,如图2e所示,蚀刻N-GaN21外侧壁形成第二斜坡211,并本文档来自技高网
...
一种CSP封装芯片结构及制作方法

【技术保护点】
一种CSP封装芯片结构,其特征在于:包括外延层、导电层、P电极、N电极和基板;外延层由依次形成的N‑GaN、有源发光层及P‑GaN构成;导电层形成在P‑GaN上,导电层上形成P电极;有源发光层及P‑GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延伸至导电层表面;N‑GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P‑GaN及导电层绝缘;P电极及N电极分别与基板键合。

【技术特征摘要】
1.一种CSP封装芯片结构,其特征在于:包括外延层、导电层、P电极、N电极和基板;外延
层由依次形成的N-GaN、有源发光层及P-GaN构成;导电层形成在P-GaN上,导电层上形成P电
极;有源发光层及P-GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延
伸至导电层表面;N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与
有源发光层、P-GaN及导电层绝缘;P电极及N电极分别与基板键合。
2.如权利要求1所述的一种CSP封装芯片结构,其特征在于:在N-GaN上形成荧光粉层。
3.如权利要求1所述的一种CSP封装芯片结构,其特征在于:所述导电层为金属反射层。
4.如权利要求3所述的一种CSP封装芯片结构,其特征在于:所述金属反射层上形成金
属基膜层,P电极形成在金属基膜层上。
5.如权利要求1所述的一种CSP封装芯片结构,其特征在于:所述导电层为透明导电层。
6.一种CSP封装芯片结构制作方法,其特征在于:包括以下步骤:
一,提供衬底;
二,在衬底上形成外延层,外延层依次由N-GaN、有源发光层...

【专利技术属性】
技术研发人员:邬新根李俊贤陈亮陈凯轩张永吴奇隆刘英策周弘毅魏振东
申请(专利权)人:厦门乾照光电股份有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1