本发明专利技术公开了一种GOA驱动电路,由多级GOA驱动单元级联构成,所述GOA驱动单元包括:上拉控制单元,接收前一级GOA驱动单元的行扫描信号,生成控制上拉单元动作的扫描控制信号;上拉单元,根据接收的扫描控制信号将本级GOA驱动单元的扫描时钟信号转化为行扫描信号;下拉单元,基于后一级GOA驱动单元的扫描时钟信号将所述扫描控制信号和行扫描信号下拉至低电平;下拉维持单元,用于在非本行像素单元的行扫描期间将所述扫描控制信号和行扫描信号维持在低电平。该GOA驱动电路使得GOA驱动电路每经过一定的扫描时间就能够对扫描控制信号和行扫描信号下拉一次,使得电路中关键点的电位更加可靠,进而提高了GOA驱动电路输出波形的稳定性。
【技术实现步骤摘要】
本专利技术属于液晶显示领域,尤其涉及一种GOA驱动电路。
技术介绍
传统的液晶显示器的驱动电路一般为外部搭载的集成电路模组的形式,如普遍采用的TAB(TapeAutomatedBonding)封装结构。而随着具有超高载流子迁移率特性的低温多晶硅(LTPS,LowTemperaturePolysilicon)半导体薄膜晶体管的发展,基于面板周边的集成电路技术逐渐成为研究的焦点,其中典型的应用是阵列基板行驱动技术(GOA,GateDriverOnArray)。GOA驱动电路是利用液晶显示器Array制程将行(Gate)扫描驱动信号电路制作在阵列基板上来实现对像素单元的逐行驱动扫描。GOA驱动电路不仅能够减少外接集成电路的焊接工序,提高集成度,还可以提升产能降低生产成本,是中小尺寸液晶显示产品(例如手机,PDA等)的首选。另外,随着手机智能化进程日益加快,中小尺寸液晶显示设备的触控技术也需要得到相应的技术支持,因此对驱动电路提出了更多要求。由于液晶显示器采用的是逐行扫描,因此一行像素单元在一帧画面的显示中,仅在对其进行扫描时才处于开启状态,在对其他像素单元进行扫描时需要处于关闭状态,现有的GOA驱动电路一般以专门设置的维持电路来使像素单元保持关闭的状态。但由于晶体管的参数具有很大的分散性,且长期工作后其性能有可能受到影响进一步使其参数改变,使得维持电路中一些关键电路节点的电压在电路长时间工作后会发生变化,严重时将导致维持功能的实效,进而影响GOA驱动电路的稳定性。本专利技术针对上述问题提出解决方案,提出一种能够稳定输出的GOA驱动电路。
技术实现思路
本专利技术所要解决的技术问题之一是需要提供一种能够稳定输出的GOA驱动电路。为了解决上述技术问题,本申请的实施例提供了一种GOA驱动电路,由多级GOA驱动单元级联构成,每一级GOA驱动单元用于驱动一行像素单元,所述GOA驱动单元包括:上拉控制单元,接收前一级GOA驱动单元的行扫描信号,生成控制上拉单元动作的扫描控制信号;上拉单元,与所述上拉控制单元相连接,根据接收的扫描控制信号将本级GOA驱动单元的扫描时钟信号转化为行扫描信号;下拉单元,与所述上拉控制单元和上拉单元相连接,基于后一级GOA驱动单元的扫描时钟信号将所述扫描控制信号和行扫描信号下拉至低电平;下拉维持单元,与所述上拉控制单元和上拉单元相连接,用于在非本行像素单元的行扫描期间将所述扫描控制信号和行扫描信号维持在低电平。优选地,所述上拉控制单元包括上拉控制晶体管,所述上拉控制晶体管的栅极与漏极连接在一起以接收前一级GOA驱动单元的行扫描信号,其源极与所述上拉单元相连接。优选地,所述上拉单元包括:上拉晶体管,所述上拉晶体管的栅极与所述上拉控制晶体管的源极相连接,其漏极与本级GOA驱动单元的扫描时钟信号相连接,其源极生成并输出行扫描信号;自举电容,其两端并联接在所述上拉晶体管的栅极与源极,用于在输出行扫描信号时抬升所述扫描控制信号以保证上拉晶体管的可靠输出。优选地,所述下拉单元包括第一下拉晶体管与第二下拉晶体管,所述第一下拉晶体管和第二下拉晶体管的漏极分别连接行扫描信号和扫描控制信号;所述第一下拉晶体管的栅极与第二下拉晶体管的栅极相连接,同时接收后一级GOA驱动单元的扫描时钟信号;所述第一下拉晶体管的源极与第二下拉晶体管的源极相连接,同时连接直流下拉电压。优选地,所述下拉维持单元包括第一下拉维持单元与第二下拉维持单元,由第一下拉控制信号与第二下拉控制信号控制所述第一下拉维持单元与第二下拉维持单元交替工作。优选地,所述第一下拉维持单元包括:第一晶体管,其栅极与漏极相连接,共同接收第一下拉控制信号,其源极与第二晶体管的漏极相连接;第二晶体管,其栅极与所述扫描控制信号相连接,其源极与直流下拉电压相连接;第三晶体管,其栅极和漏极分别与所述第二晶体管的漏极和所述第一晶体管的漏极相连接,其源极与第四晶体管的漏极相连接;第四晶体管,其栅极与所述第二晶体管的栅极相连接,其源极与直流下拉电压相连接;第五晶体管,其漏极与所述行扫描信号相连接;第六晶体管,其漏极与所述扫描控制信号相连接;所述第五晶体管与所述第六晶体管的栅极共同连接于所述第四晶体管的漏极,其源极共同连接于直流下拉电压。优选地,所述第二下拉维持单元具有与所述第一下拉维持单元相同的结构,并将所述第一下拉控制信号替换为第二下拉控制信号。优选地,所述第一下拉控制信号与第二下拉控制信号交替为高电平和低电平。优选地,所述第一下拉控制信号与第二下拉控制信号的频率小于所述GOA驱动电路的扫描时钟信号的频率。优选地,采用四组扫描时钟信号对所述GOA驱动电路进行驱动,其中,第一组扫描时钟信号连接第4n+1行GOA驱动单元,第二组扫描时钟信号连接第4n+2行GOA驱动单元,第三组扫描时钟信号连接第4n+3行GOA驱动单元,第四组扫描时钟信号连接第4n+4行GOA驱动单元,n为大于等于0的整数;所述第一组扫描时钟信号、第二组扫描时钟信号、第三组扫描时钟信号及第四组扫描时钟信号的周期相等,且其占空比均为1/4;所述第一组扫描时钟信号、第二组扫描时钟信号、第三组扫描时钟信号及第四组扫描时钟信号中后一组扫描时钟信号依次较前一组扫描时钟信号的相位滞后1/4周期。与现有技术相比,上述方案中的一个或多个实施例可以具有如下优点或有益效果:通过采用多组扫描时钟信号以及利用后一级的扫描时钟信号对扫描控制信号和行扫描信号进行控制,使得GOA驱动电路每经过一定的扫描时间就能够对扫描控制信号和行扫描信号下拉一次,使得电路中关键点的电位更加可靠,进而提高了GOA驱动电路输出波形的稳定性。本专利技术的其他优点、目标,和特征在某种程度上将在随后的说明书中进行阐述,并且在某种程度上,基于对下文的考察研究对本领域技术人员而言将是显而易见的,或者可以从本专利技术的实践中得到教导。本专利技术的目标和其他优点可以通过下面的说明书,权利要求书,以及附图中所特别指出的结构来实现和获得。附图说明附图用来提供对本申请的技术方案或现有技术的进一步理解,并且构成说明书的一部分。其中,表达本申请实施例的附图与本申请的实施例一起用于解释本申请的技术方案,但并不构成对本申请技术方案的限制。图1为根据本专利技术一实施例的GOA驱动电路的单级驱动单元的结构示意图;图2为根据本专利技术一实施例的GOA驱动电路的级联结构示意图;图3为根据本专利技术一实施例的GOA驱动电路工作时的信号波形示意图。具体实施方式以下将结合附图及实施例来详细说明本专利技术的实施方式,借此对本专利技术如何应用技术手段来解决技术问题,并达成相应技术效果的实现过程能充分理解并据以实施。本申请实施例以及实施例中的各个特征,在不相冲突前提下可以相互结合,所形成的技术方案均在本专利技术的保护范围之内。图1为根据本专利技术一实施例的GOA驱动电路中的一级驱动单元的结构示意图,如图所示,该GOA驱动单元的主要结构包括上拉控制单元110,上拉单元120,下拉单元130和下拉维持单元140。其中,上拉控制单元110接收前一级GOA驱动单元的行扫描信号,生成控制上拉单元120动作的扫描控制信号Q(N)。上拉单元120与上拉控制单元110相连接,根据接收的扫描控制信号Q(N)将扫描时钟信号CLK转化为行扫描信号G(N)。下拉单元130本文档来自技高网...
【技术保护点】
一种GOA驱动电路,由多级GOA驱动单元级联构成,每一级GOA驱动单元用于驱动一行像素单元,其特征在于,所述GOA驱动单元包括:上拉控制单元,接收前一级GOA驱动单元的行扫描信号,生成控制上拉单元动作的扫描控制信号;上拉单元,与所述上拉控制单元相连接,根据接收的扫描控制信号将本级GOA驱动单元的扫描时钟信号转化为行扫描信号;下拉单元,与所述上拉控制单元和上拉单元相连接,基于后一级GOA驱动单元的扫描时钟信号将所述扫描控制信号和行扫描信号下拉至低电平;下拉维持单元,与所述上拉控制单元和上拉单元相连接,用于在非本行像素单元的行扫描期间将所述扫描控制信号和行扫描信号维持在低电平。
【技术特征摘要】
1.一种GOA驱动电路,由多级GOA驱动单元级联构成,每一级GOA驱动单元用于驱动一行像素单元,其特征在于,所述GOA驱动单元包括:上拉控制单元,接收前一级GOA驱动单元的行扫描信号,生成控制上拉单元动作的扫描控制信号;上拉单元,与所述上拉控制单元相连接,根据接收的扫描控制信号将本级GOA驱动单元的扫描时钟信号转化为行扫描信号;下拉单元,与所述上拉控制单元和上拉单元相连接,基于后一级GOA驱动单元的扫描时钟信号将所述扫描控制信号和行扫描信号下拉至低电平;下拉维持单元,与所述上拉控制单元和上拉单元相连接,用于在非本行像素单元的行扫描期间将所述扫描控制信号和行扫描信号维持在低电平。2.根据权利要求1所述的GOA驱动电路,其特征在于,所述上拉控制单元包括上拉控制晶体管,所述上拉控制晶体管的栅极与漏极连接在一起以接收前一级GOA驱动单元的行扫描信号,其源极与所述上拉单元相连接。3.根据权利要求2所述的GOA驱动电路,其特征在于,所述上拉单元包括:上拉晶体管,所述上拉晶体管的栅极与所述上拉控制晶体管的源极相连接,其漏极与本级GOA驱动单元的扫描时钟信号相连接,其源极生成并输出行扫描信号;自举电容,其两端并联接在所述上拉晶体管的栅极与源极,用于在输出行扫描信号时抬升所述扫描控制信号以保证上拉晶体管的可靠输出。4.根据权利要求1所述的GOA驱动电路,其特征在于,所述下拉单元包括第一下拉晶体管与第二下拉晶体管,所述第一下拉晶体管和第二下拉晶体管的漏极分别连接行扫描信号和扫描控制信号;所述第一下拉晶体管的栅极与第二下拉晶体管的栅极相连接,同时接收后一级GOA驱动单元的扫描时钟信号;所述第一下拉晶体管的源极与第二下拉晶体管的源极相连接,同时连接直流下拉电压。5.根据权利要求1所述的GOA驱动电路,其特征在于,所述下拉维持单元包括第一下拉维持单元与第二下拉维持单元,由第一下拉控制信号与第二下拉控制信号控制所述第一下拉维持单元与第二下拉维持单...
【专利技术属性】
技术研发人员:徐向阳,
申请(专利权)人:深圳市华星光电技术有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。