本发明专利技术属于半导体技术领域,具体为GaN基混合PIN肖特基二极管及其制备方法。本发明专利技术的GaN基混合PIN肖特基二极管包括:n型GaN衬底;n型GaN漂移层,位于所述GaN衬底上,其具有多层结构并且自下而上各层掺杂浓度依次递减;多个p型GaN结构层,其以一定间隔分布于所述多层结构n型GaN漂移层的顶层中;以及主结电极,形成于所述多个p型GaN结构层以及各p型GaN结构层之间的所述n型GaN漂移层上,与所述n型GaN漂移层之间形成肖特基接触。本发明专利技术引入多层漂移区技术,可以有效降低pn结界面附件的峰值电场强度,从而能够在获得合理的正向电流的同时提高器件的击穿电压。
【技术实现步骤摘要】
本专利技术属于半导体
,具体涉及GaN基混合PIN肖特基二极管及其制备方法。
技术介绍
作为目前应用最为广泛的第三代半导体材料,GaN具有更大的禁带宽度、更高的临界击穿场强和饱和电子速率、更好的热稳定性和化学稳定性,以及更优良的热传导性。这些性质使得GaN在高温、高频和高功率器件领域具有广泛的应用前景。基于GaN的功率器件,其品质因数甚至能够高出Si基器件一个数量级。GaN器件器件目前主要包括金属氧化物半导体场效应晶体管(MOSFET)、金属半导体场效应晶体管(MESFET)、高电子迁移率晶体管(HEMT),其中最为广泛的是HEMT,而混合PIN肖特基(MPS)功率器件的研究相对较少,且面临挑战。MPS二极管兼具PIN二极管和肖特基二极管(SBD)的优势,在能够承受更高的反向电压的同时拥有更快的反向恢复速度。但是传统结构的GaN基MPS器件无法完全发挥出GaN材料的优势,其击穿场强往往只有临界击穿场强的一半。使用场板和场限环等终端技术可以提高器件的击穿电压,但是其效果在部分情况下无法满足要求。多层漂移区的使用能够很好的弥补终端技术在提高击穿电压方面的不足。
技术实现思路
为了解决上述问题,最大限度的提高器件的击穿电压,本专利技术提供一种GaN基混合PIN肖特基二极管及其制备方法,通过多漂移区技术来配合常用的终端技术,弥补其在提升器件击穿性能方面的不足。本专利技术提供的GaN基混合PIN肖特基二极管,包括:n型GaN衬底;n型GaN漂移层,位于所述GaN衬底上,其具有多层结构并且自下而上各层掺杂浓度依次递减;多个p型GaN结构层,其以一定间隔分布于所述多层结构n型GaN漂移层的顶层中;以及主结电极,形成于所述多个p型GaN结构层以及各p型GaN结构层之间的所述n型GaN漂移层上,与所述n型GaN漂移层之间形成肖特基接触。优选为,还包括:底电极,位于所述n型GaN衬底的背面,与所述n型GaN衬底形成欧姆接触。优选为,还包括结终端结构,其包括钝化层、场板和场限环,所述场板和场限环与所述主结电极分离设置,其中,所述场限环至少包括一个位于边缘终端的所述p型GaN结构层,所述钝化层位于与所述场限环相邻的所述n型GaN漂移层上,所述场板位于所述场限环上并且覆盖所述钝化层的一部分。优选为,所述场限环为金属偏置场板,具有与所述主结电极相同的材料体系。优选为,所述n型GaN漂移层为四层,自下而上各层掺杂浓度分别为2×1018cm-3、2×1016cm-3、1×1016cm-3和2×1015cm-3。本专利技术还提供一种GaN基混合PIN肖特基二极管制备方法,具体步骤包括:提供n型GaN衬底;n型GaN漂移层形成步骤:在所述GaN衬底上依次形成多层掺杂浓度递减的n型GaN外延层;多个p型GaN结构层形成步骤:在所述n型GaN漂移层的顶层中形成以一定间隔分布的多个p型GaN结构层;以及主结电极形成步骤:在所述多个p型GaN结构层以及各p型GaN结构层之间的所述n型GaN漂移层上形成主结电极,与所述n型GaN漂移层之间形成肖特基接触。优选为,还包括底电极形成步骤:在所述n型GaN衬底的背面形成底电极,与所述n型GaN衬底形成欧姆接触。优选为,还包括结终端结构形成步骤:将至少一个位于边缘终端的所述p型GaN结构层设置为场限环;在与所述场限环相邻的n型GaN漂移层上形成钝化层;以及在所述场限环及所述钝化层的一部分上形成场板。优选为,多个p型GaN结构层形成步骤具体包括以下操作:对所述n型GaN漂移层进行图形化,刻蚀去除部分n型GaN漂移层,形成具有一定间隔的多个开口区,其中,刻蚀深度小于n型GaN漂移层顶层的厚度;以及在所述开口区中形成p型GaN外延层。优选为,在所述n型GaN漂移层形成步骤中,形成四层n型GaN漂移层,自下而上各层掺杂浓度分别为2×1018cm-3、2×1016cm-3、1×1016cm-3和2×1015cm-3。本专利技术通过引入多层漂移区技术并配合终端技术,可以有效降低pn结界面附件的峰值电场强度,从而可最大限度的提高器件的击穿电压。附图说明图1是本专利技术GaN基MPS器件第一实施方式的结构示意图。图2是本专利技术GaN基MPS器件第二实施方式的结构示意图。图3是本专利技术GaN基MPS器件第三实施方式的结构示意图。图4是本专利技术GaN基MPS器件制备方法的流程图。图5是形成n型GaN漂移层及牺牲层后的器件结构示意图。图6是旋涂光刻胶并曝光出p型GaN外延区后的器件结构示意图。图7是刻蚀形成p型GaN外延区后的器件结构示意图。图8是外延形成p型GaN结构层后的器件结构示意图。图9是旋涂光刻胶并曝光出电极区和场板区后的器件结构示意图。图10是刻蚀形成主结电极区和场板区后的器件结构示意图。图11是形成主结电极、场板和底电极后的器件结构示意图。具体实施方式以下将参照附图详细描述本专利技术的实施例,在各个附图中,相同的元件采用类似的附图标记来表示。以下所述实施例是示例性的,为了简化本专利技术的公开,下文中对特定例子的部件和设置进行描述。当然,这些仅仅是示例,旨在解释本专利技术而不能理解为对本专利技术的限制。此外,本专利技术提供了各种特定的工艺和材料的例子,但是正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本专利技术。除非在下文中特别指出,器件的各部分均可采用本领域公知的工艺和材料实现。另外,以下描述的第一特征在第二特征之“上”的结构可以包括第一和第二特征形成为直接接触的实施例,也可以包括其它的特征形成在第一和第二特征之间的实施例,这样第一和第二特征可能不是直接接触。以下,结合附图对本专利技术实施方式进行具体说明。图1是本专利技术GaN基MPS器件第一实施方式的结构示意图。如图1所示,本专利技术第一实施方式所涉及的GaN基混合PIN肖特基二极管包括:n型GaN衬底100,例如为直径2英吋的n+掺杂GaN衬底,掺杂浓度ND>1018cm-3或电阻率低至约0.01Ω·cm;多层n型GaN漂移层,位于GaN衬底100上,自下而上各层掺杂浓度依次递减,包括n型GaN漂移层101(厚度为2微米,掺杂浓度为2×1018cm-3),n型GaN漂移层102(厚度为5.5微米,掺杂浓度为2×1016cm-3),n型GaN漂移层103(厚度为22微米,掺杂浓度为1×1016cm-3),n型GaN漂移层104(厚度为8微米,掺杂浓度小于2×1015cm-3);多个p型GaN结构层107,其以一定间隔分布于位于顶层的n型GaN漂移层104中,p型GaN结构层107的厚度小于n型GaN漂移层104的厚度,优选为2微米,掺杂浓度优选为5×1017cm-3;主结电极111,形成于多个p型GaN结构层107以及各p型GaN结构层之间的n型GaN漂移层104上,与n型GaN漂移层104之间形成肖特基接触,优选采用镍/金金属体系。图2是本专利技术GaN基MPS器件第二实施方式的结构示意图。如图2所示,本专利技术第二实施方式所涉及的GaN基混合PIN肖特基二极管还包括底电极114,位于n型GaN衬底100的背面,与n型GaN衬底100形成欧姆接触。优选采用钛/金金属体系。图3是本专利技术GaN基MPS器件第三实施方式的结构示意图。本专利技术第三实施方式所涉及的GaN基混合PIN肖特基二极管还本文档来自技高网...
【技术保护点】
一种GaN基混合PIN肖特基二极管,其特征在于,包括:n型GaN衬底;n型GaN漂移层,位于所述GaN衬底上,其具有多层结构并且自下而上各层掺杂浓度依次递减;多个p型GaN结构层,其以一定间隔分布于所述多层结构n型GaN漂移层的顶层中;以及,主结电极,形成于所述多个p型GaN结构层以及各p型GaN结构层之间的所述n型GaN漂移层上,与所述n型GaN漂移层之间形成肖特基接触。
【技术特征摘要】
1.一种GaN基混合PIN肖特基二极管,其特征在于,包括:n型GaN衬底;n型GaN漂移层,位于所述GaN衬底上,其具有多层结构并且自下而上各层掺杂浓度依次递减;多个p型GaN结构层,其以一定间隔分布于所述多层结构n型GaN漂移层的顶层中;以及,主结电极,形成于所述多个p型GaN结构层以及各p型GaN结构层之间的所述n型GaN漂移层上,与所述n型GaN漂移层之间形成肖特基接触。2.根据权利要求1所述的GaN基混合PIN肖特基二极管,其特征在于,还包括:底电极,位于所述n型GaN衬底的背面,与所述n型GaN衬底形成欧姆接触。3.根据权利要求1或2所述的GaN基混合PIN肖特基二极管,其特征在于,还包括结终端结构,该结终端结构包括钝化层、场板和场限环,所述场板和场限环与所述主结电极分离设置,其中,所述场限环至少包括一个位于边缘终端的所述p型GaN结构层,所述钝化层位于与所述场限环相邻的所述n型GaN漂移层上,所述场板位于所述场限环上并且覆盖所述钝化层的一部分。4.根据权利要求3所述的GaN基混合PIN肖特基二极管,其特征在于,所述场限环为金属偏置场板,具有与所述主结电极相同的材料体系。5.根据权利要求1、2或4所述的GaN基混合PIN肖特基二极管,其特征在于,所述n型GaN漂移层为四层,自下而上各层掺杂浓度分别为2×1018cm-3、2×1016cm-3、1×1016cm-3和2×1015cm-3。6.一种GaN基混合PIN肖特基二极管制备方法,其特征在于,具体步骤包括:提供n型GaN衬底;n型GaN漂移...
【专利技术属性】
技术研发人员:陈琳,郑亮,戴亚伟,孙清清,张卫,
申请(专利权)人:复旦大学,
类型:发明
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。