数模转换器制造技术

技术编号:14642195 阅读:191 留言:0更新日期:2017-02-15 22:10
提供一种数模转换器,包括放大器,包括与非反相输入端子相应的至少两个输入端子;以及斩波单元,在提供给与非反相输入端子相应的所述至少两个输入端子的电压之间执行斩波操作。数模转换器具有X+Y比特结构,并通过同时执行插值斩波操作和/或主缓冲器斩波操作来去除偏移。数模转换器结构可被实现在小的面积中,并且可以处理高比特图像数据。

【技术实现步骤摘要】
要求2015年7月30日提交的第10-2015-0108213号韩国专利申请的优先权,其全部内容通过引用合并于此。
在此描述的专利技术构思涉及数模转换器,更具体地说,涉及执行去除偏移的操作的数模转换器。
技术介绍
为了表达或显示看起来更自然的图像,已经存在配置显示装置使得使用具有超过10比特的图像数据来表达灰度图像的趋势。例如,在电视机、笔记本电脑、智能手机等的显示装置的情况下,需要超过10比特的图像数据。在医疗设备的情况下,需要超过16比特的图像数据。为了易于表达伽马值,还需要具有高比特数的图像数据。在显示装置的驱动电路中,经常用到使用可以容易且准确表达伽马值的电阻阵列的数模转换器(DAC)。然而,与DAC相关的问题是,由DAC获得的比特数量每增加1比特通常需要DAC的面积增加两倍,使得难以管理超过10比特的图像数据。
技术实现思路
本专利技术构思的实施例提供一种数模转换器。所述数模转换器包括:放大器,包括与非反相输入端子相应的至少两个输入端子;以及斩波单元,被配置为在提供给与非反相输入端子相应的所述至少两个输入端子的电压之间执行斩波操作。本专利技术构思的实施例还提供一种数模转换器。所述数模转换器包括:放大器,包括与非反相输入端子相应的至少两个输入端子和与反相输入端子相应的至少两个输入端子;第一斩波单元,被配置为在与非反相输入端子相应的所述至少两个输入端子之间执行斩波操作;以及第二斩波单元,被配置为在非反相输入端子与反相输入端子之间执行斩波操作。本专利技术构思的实施例还提供一种显示装置。所述显示装置包括:显示面板,包括连接到栅极线和源极线的多个像素点;以及源极驱动器,包括多个源极驱动单元,被配置为通过源极线将与接收的RGB数据相应的灰度电压输出到显示面板。源极驱动单元均包括数模转换器。所述数模转换器包括:放大器,包括与非反相输入端子相应的至少两个输入端子,与反相输入端子相应的至少两个输入端子,以及被配置为提供所述灰度电压之中的相应的灰度电压的输出端子;控制单元,被配置为响应于RGB数据生成至少第一电压和第二电压;以及斩波单元,被配置为选择性地向放大器提供所述至少第一电压和第二电压,并且在提供给与非反相输入端子相应的所述至少两个输入端子的所述至少第一电压和第二电压之间,执行斩波操作。附图说明下面将参考附图更详细地描述本专利技术构思的实施例。然而,本专利技术构思的实施例可以以不同形式实现,并且不应被理解为受限于在此阐述的实施例。相反,提供这些实施例使得本公开将是彻底和完整的,并且将向本领域的技术人员充分地传达本专利技术构思的范围。相同的标号始终表示相同的元件。图1示出根据本专利技术构思的实施例的数模转换器的框图。图2进一步详细示出图1的放大器的电路图。图3示出根据本专利技术构思的实施例的支持去除偏移功能的数模转换器的示例的框图。图4示出第一帧中的主缓冲器斩波(chopping)操作。图5示出第二帧中的主缓冲器斩波操作。图6示出主缓冲器斩波操作的按帧的偏置条件。图7示出根据本专利技术构思的实施例的支持去除偏移功能的数模转换器的另一示例的框图。图8示出第一帧中的插值斩波操作。图9示出第二帧中的插值斩波操作。图10示出插值斩波操作的按帧的偏置条件。图11示出根据本专利技术构思的实施例的支持去除偏移功能的数模转换器的再一示例。图12示出图11的数模转换器的偏移去除方法的示例。图13示出图11的数模转换器的偏移去除方法的另一示例。图14示出根据本专利技术构思的实施例的支持去除偏移的功能的数模转换器的再一示例的框图。图15进一步详细示出图14的放大器的电路图。图16示出用于解释提供到放大器的V1端子~V4端子的电压电平,以及在插值斩波操作中执行插值斩波操作所需的帧的数量的示图。图17示出根据本专利技术构思的实施例的数模转换器的示例。图18、图19、图20、图21和图22示出用于解释图17的数模转换器的操作的偏置条件(biascondition)。图23示出根据本专利技术构思的示例性实施例的用于解释在支持去除偏移功能的同时能够减少斩波时间的数模转换器的示图。图24、图25、图26和图27示出用于解释在分组的端子之间不仅支持插值斩波操作而且支持主缓冲器斩波操作的数模转换器的示图。图28示出根据本专利技术构思的实施例的支持去除偏移功能的数模转换器的再一示例的框图。图29详细示出图28的数模转换器的放大器的结构。图30示出提供到图28的放大器的V1端子、V3端子和V4端子的电压电平以及在插值斩波操作中其输出电压情况。图31、图32和图33举例示出在每种情况下的偏置条件。图34示出根据本专利技术构思的实施例的源极驱动单元的框图。图35示出根据本专利技术构思的实施例的显示装置。具体实施方式以下将参照示出本专利技术构思的实施例的附图,更加全面地描述本专利技术构思的实施例。然而,本专利技术构思可以以许多不同形式实现,并且不应被理解为受限于在此阐述的实施例。相反,提供这些实施例使得本公开将是彻底和完整的,并且将向本领域的技术人员充分地传达本专利技术构思的范围。在附图中,为了清晰,层和区域的大小和相对大小可能被夸大。相同的标号始终表示相同的元件。作为本专利技术构思的领域中的传统技术,可以按照实现描述的一个或多个功能的块来描述和示出实施例。在此称为单元或模块等的这些块通过模拟和/或数字电路(诸如,逻辑门、集成电路、微处理器、微控制器、存储器电路、无源电子组件、有源电子组件、光学元件、硬连接电路等),而被物理地实现,并且可选地通过固件和/或软件来驱动这些块。例如,电路可被实现在一个或多个半导体芯片中,或基板支撑件上,诸如,印刷电路板等。构成块的电路可通过专用硬件来实现,或者通过处理器(例如,一个或多个编程的微处理器及相关电路),或者通过用于执行块的一些功能的专用硬件和用于执行块的其他功能的处理器的组合来实现。在不脱离本专利技术构思的范围的情况下,实施例的每个块可被物理地分离为两个或更多个相互作用的单独模块。同样,在不脱离本专利技术构思的范围的情况下,实施例的块可被物理地组合为更复杂的块。图1示出根据本专利技术构思的实施例的数模转换器(DAC)10的框图。图1的数模转换器10以X+Y比特结构来实现,以最小化加载数模转换器10的芯片的大小。为了便于描述,图1通过示例示出能够处理10比特的图像数据的9+1比特结构的数模转换器。参照图1,数模转换器10包括9比特解码器11、1比特控制单元12和放大器13。9比特解码器11接收9比特数据。9比特解码器11使用9比特数据来选择并输出两个相邻的电压电平VH和VL。例如,可使用电阻串数模转换器(R-stringDAC)或电容器数模转换器(电容DAC)来实现9比特解码器11。1比特控制单元12和放大器13作为缓冲器或单位增益缓冲器进行操作。单位增益缓冲器从外部装置接收1比特数据,并且可通过使用放大器的插值操作对两个相邻的电压电平VH与VL之间的范围进行划分,来生成不同的电压电平。1比特控制单元12从9比特解码器11接收作为两个相邻的电压电平的VH和VL,并且从外部装置接收1比特数据。1比特控制单元12使用VH、VL和1比特数据来生成电压电平VA和VB。1比特控制单元12将VA和VB分别提供给放大器13的第一端子V1和第二端子V2。例如,VA和VB可分别具有VH与VL之间的不同的电压电平。作为本文档来自技高网...
数模转换器

【技术保护点】
一种数模转换器,包括:放大器,包括与非反相输入端子相应的至少两个输入端子;以及斩波单元,在提供给与非反相输入端子相应的所述至少两个输入端子的电压之间执行斩波操作。

【技术特征摘要】
2015.07.30 KR 10-2015-01082131.一种数模转换器,包括:放大器,包括与非反相输入端子相应的至少两个输入端子;以及斩波单元,在提供给与非反相输入端子相应的所述至少两个输入端子的电压之间执行斩波操作。2.如权利要求1所述的数模转换器,其中,放大器包括与非反相输入端子相应的第一输入端子和第二输入端子,以及其中,斩波单元在第一帧期间向第一输入端子和第二输入端子分别提供第一电压和不同于第一电压的第二电压,并且在第二帧期间向第一输入端子和第二输入端子分别提供第二电压和第一电压。3.如权利要求2所述的数模转换器,其中,放大器包括与反相输入端子相应的第三输入端子和第四输入端子,以及在第一帧和第二帧期间,第三输入端子和第四输入端子连接到数模转换器的输出端子。4.如权利要求1所述的数模转换器,其中,放大器包括与非反相输入端子相应的第一输入端子至第四输入端子和与反相输入端子相应的第五输入端子至第八输入端子,以及其中,斩波单元在至少两帧期间,在第一输入端子至第四输入端子之间执行斩波操作。5.如权利要求4所述的数模转换器,其中,斩波单元将第一输入端子和第二输入端子分组为第一端子组,将第三输入端子和第四输入端子分组为第二端子组,并且在所述至少两帧期间,在第一端子组与第二端子组之间执行斩波操作。6.如权利要求5所述的数模转换器,其中,在第一帧期间,斩波单元将第一电压提供给与第一端子组相应的第一输入端子和第二输入端子,将不同于第一电压的第二电压提供给与第二端子组相应的第三输入端子和第四输入端子,以及其中,在第二帧期间,斩波单元将第二电压提供给与第一端子组相应的第一输入端子和第二输入端子,并且将第一电压提供给与第二端子组相应的第三输入端子和第四输入端子。7.如权利要求1所述的数模转换器,其中,放大器包括第一输入端子至第三输入端子,与第一输入端子相应的晶体管的电流大于与第二输入端子相应的晶体管的电流,或大于与第三输入端子相应的晶体管的电流。8.如权利要求7所述的数模转换器,其中,在第一帧期间,斩波单元将第一电压和大于第一电压的第二电压中的任何一个电压提供给第一输入端子至第三输入端子,并且放大器从放大器的输出端子输出大于第一电压并且小于第二电压的第三电压,以及在第二帧期间,斩波单元被配置为:将第一电压和第二电压中的任何一个电压提供给第一输入端子至第三输入端子,并且放大器从输出端子输出与第三电压电平相同的电压。9.如权利要求7所述的数模转换器,其中,在第一帧期间提供给第二输入端子和第三输入端子的电压的电平彼此不同的情况下,斩波单元在第二帧期间将提供给第二输入端子和第三输入端子的电压的电平进行交叉。10.如权利要求8所述的数模转换器,其中,在第一帧期间将第二电压提供给第二输入...

【专利技术属性】
技术研发人员:金容勋朴炫相金庚椿李宰范
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1