一种阻抗衰减缓冲器及低压差线性稳压器制造技术

技术编号:14311747 阅读:223 留言:0更新日期:2016-12-27 20:39
本发明专利技术属于电子电路技术领域,提供了一种阻抗衰减缓冲器及低压差线性稳压器。在本发明专利技术的实施例中,所述低压差线性稳压器包括误差放大器、阻抗衰减缓冲器和匹配管,所述阻抗衰减缓冲器连接在所述误差放大器和所述匹配管之间,所述误差放大器和所述匹配管之间还接有密勒电容Cc,所述阻抗衰减缓冲器包括补偿电容C0,所述补偿电容C0连接在所述阻抗衰减缓冲器的输入端和地之间,所述补偿电容C0与所述密勒电容Cc共同构成补偿电路以实现频率补偿,这样,在满足LDO性能指标的前提下,可减小密勒电容Cc的值,进而减小芯片的面积,并降低成本。

【技术实现步骤摘要】

本专利技术属于电子电路
,尤其涉及一种阻抗衰减缓冲器及低压差线性稳压器
技术介绍
低压差线性稳压器(Low dropout regulator,LDO)相对于传统的稳压器来说,其具有更稳定的输出电压和更小的波纹,因此,在电源管理电路中,是一个非常重要的模块。为了使LDO具有快速的时间相应,并且在轻载重载变化时波纹较小,现有的LDO中都会引入一个阻抗衰减缓冲器buffer,如图1所示,该阻抗衰减缓冲器buffer连接在误差放大器EA和匹配管Q之间,其作用就是衰减阻抗,以实现零极点的调节,让系统的传统函数在负载变化很大的情况下都有很好的相位预度和频率响应。而为了使LDO的输出更加稳定,一般在误差放大器EA和匹配管Q1之间还会接一个密勒电容Cc,用来进行频率补偿。为了达到LDO的性能指标,一般情况下,密勒电容Cc的值都会比较大,而在CMOS工艺中,大电容需要比较大的面积,这样会导致芯片的面积增大,并且会增加成本。
技术实现思路
本专利技术实施例的目的在于提供一种阻抗衰减缓冲器及低压差线性稳压器,旨在解决传统的LDO中密勒电容的值较大而占用较大的面积,导致芯片面积增大,成本增加的问题。本专利技术实施例是这样实现的,一种阻抗衰减缓冲器,所述阻抗衰减缓冲器连接在误差放大器和匹配管之间,所述误差放大器和所述匹配管之间还接有密勒电容Cc,所述阻抗衰减缓冲器包括补偿电容C0,所述补偿电容C0连接在所述阻抗衰减缓冲器的输入端和地之间,所述补偿电容C0与所述密勒电容Cc共同构成补偿电路以实现频率补偿。进一步的,所述阻抗衰减缓冲器还包括:PMOS管Q1、NMOS管Q2、PMOS管Q3、NMOS管Q4、PMOS管Q5和开关管;所述NMOS管Q2的漏极、所述PMOS管Q1的漏极、所述PMOS管Q1的源极、所述PMOS管Q1的栅极、所述PMOS管Q3的源极、所述PMOS管Q5的栅极及所述PMOS管Q5的源极共接于电源,所述PMOS管Q3的栅极为所述阻抗衰减缓冲器的输入端,所述PMOS管Q3的源极与所述PMOS管Q5的漏极共接于所述开关管的高电位端,所述PMOS管Q3的漏极与所述NMOS管Q4的漏极共接于所述开关管的控制端,所述NMOS管Q4的源极、所述开关管的低电位端及所述NMOS管Q2的源极共接于地,所述NMOS管Q4的栅极与所述NMOS管Q2的栅极共接于所述NMOS管Q2的漏极。进一步的,所述开关管采用NMOS管Q6,所述NMOS管Q6的漏极为所述开关管的高电位端,所述NMOS管Q6的源极为所述开关管的低电位端,所述NMOS管Q6的栅极为所述开关管的控制端。进一步的,所述开关管采用NPN型三极管Q7,所述NPN型三极管Q7的集电极为所述开关管的高电位端,所述NPN型三极管Q7的发射极为所述开关管的低电位端,所述NPN型三极管Q7的基极为所述开关管的控制端。本专利技术还提供了一种低压差线性稳压器,所述低压差线性稳压器包括误差放大器、阻抗衰减缓冲器和匹配管,所述阻抗衰减缓冲器连接在所述误差放大器和所述匹配管之间,所述误差放大器和所述匹配管之间还接有密勒电容Cc,所述阻抗衰减缓冲器包括补偿电容C0,所述补偿电容C0连接在所述阻抗衰减缓冲器的输入端和地之间,所述补偿电容C0与所述密勒电容Cc共同构成补偿电路以实现频率补偿。进一步的,所述阻抗衰减缓冲器还包括:PMOS管Q1、NMOS管Q2、PMOS管Q3、NMOS管Q4、PMOS管Q5和开关管;所述NMOS管Q2的漏极、所述PMOS管Q1的漏极、所述PMOS管Q1的源极、所述PMOS管Q1的栅极、所述PMOS管Q3的源极、所述PMOS管Q5的栅极及所述PMOS管Q5的源极共接于电源,所述PMOS管Q3的栅极为所述阻抗衰减缓冲器的输入端,所述PMOS管Q3的源极与所述PMOS管Q5的漏极共接于所述开关管的高电位端,所述PMOS管Q3的漏极与所述NMOS管Q4的漏极共接于所述开关管的控制端,所述NMOS管Q4的源极、所述开关管的低电位端及所述NMOS管Q2的源极共接于地,所述NMOS管Q4的栅极与所述NMOS管Q2的栅极共接于所述NMOS管Q2的漏极。进一步的,所述开关管采用NMOS管Q6,所述NMOS管Q6的漏极为所述开关管的高电位端,所述NMOS管Q6的源极为所述开关管的低电位端,所述NMOS管Q6的栅极为所述开关管的控制端。进一步的,所述开关管采用NPN型三极管Q7,所述NPN型三极管Q7的集电极为所述开关管的高电位端,所述NPN型三极管Q7的发射极为所述开关管的低电位端,所述NPN型三极管Q7的基极为所述开关管的控制端。在本专利技术的实施例中,所述低压差线性稳压器包括误差放大器、阻抗衰减缓冲器和匹配管,所述阻抗衰减缓冲器连接在所述误差放大器和所述匹配管之间,所述误差放大器和所述匹配管之间还接有密勒电容Cc,所述阻抗衰减缓冲器包括补偿电容C0,所述补偿电容C0连接在所述阻抗衰减缓冲器的输入端和地之间,所述补偿电容C0与所述密勒电容Cc共同构成补偿电路以实现频率补偿,这样,在满足LDO性能指标的前提下,可减小密勒电容Cc的值,进而减小芯片的面积,并降低成本。附图说明图1是现有技术中LDO的内部结构图;图2是本专利技术第一实施例提供的阻抗衰减缓冲器的电路结构图;图3是本专利技术另一实施例提供的阻抗衰减缓冲器的电路结构图;图4是本专利技术第二实施例提供的低压差线性稳压器的电路结构图;图5是本专利技术另一实施例提供的低压差线性稳压器的电路结构图。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。实施例一:本专利技术的第一实施例提供了一种阻抗衰减缓冲器。图1示出了现有技术中LDO的内部结构图,为了便于说明,仅示出了与本专利技术实施例相关的部分。一种阻抗衰减缓冲器buffer,阻抗衰减缓冲器buffer连接在误差放大器EA和匹配管Q之间,误差放大器EA和匹配管Q之间还接有密勒电容Cc。在本实施例中,密勒电容Cc的一端接误差放大器EA,密勒电容Cc的另一端接匹配管Q的漏极,匹配管Q的漏极为LDO的输出端VOUT,匹配管Q的栅极接阻抗衰减缓冲器buffer的输出端,匹配管Q的源极接电源VIN。在实际应用中,为了满足系统的要求,密勒电容Cc的值一般会比较大,在LDO负载变化范围比较大时,密勒电容Cc的值可能会达到30pF。图2示出了本专利技术第一实施例提供的阻抗衰减缓冲器的模块结构,为了便于说明,仅示出了与本专利技术实施例相关的部分。参考图2和图1,阻抗衰减缓冲器buffer包括补偿电容C0,补偿电容C0连接在阻抗衰减缓冲器buffer的输入端和地之间,补偿电容C0与密勒电容Cc共同构成补偿电路以实现频率补偿。在实际应用中,补偿电容C0会选取较小值,因此在阻抗衰减缓冲器buffer中增加补偿电容C0后,阻抗衰减缓冲器buffer的面积并没有太大影响。因为补偿电容C0与密勒电容Cc共同构成补偿网络,在满足LDO性能指标的情况下,密勒电容Cc的值会降低,因此其占用的面积也会相应减小,这样,LDO的整个芯片面积也会减小。作为本专利技术的一实施例,阻抗衰减缓冲器buffer还包括:PMOS管Q1、N本文档来自技高网...
一种阻抗衰减缓冲器及低压差线性稳压器

【技术保护点】
一种阻抗衰减缓冲器,所述阻抗衰减缓冲器连接在误差放大器和匹配管之间,所述误差放大器和所述匹配管之间还接有密勒电容Cc,其特征在于,所述阻抗衰减缓冲器包括补偿电容C0,所述补偿电容C0连接在所述阻抗衰减缓冲器的输入端和地之间,所述补偿电容C0与所述密勒电容Cc共同构成补偿电路以实现频率补偿。

【技术特征摘要】
1.一种阻抗衰减缓冲器,所述阻抗衰减缓冲器连接在误差放大器和匹配管之间,所述误差放大器和所述匹配管之间还接有密勒电容Cc,其特征在于,所述阻抗衰减缓冲器包括补偿电容C0,所述补偿电容C0连接在所述阻抗衰减缓冲器的输入端和地之间,所述补偿电容C0与所述密勒电容Cc共同构成补偿电路以实现频率补偿。2.如权利要求1所述的阻抗衰减缓冲器,其特征在于,所述阻抗衰减缓冲器还包括:PMOS管Q1、NMOS管Q2、PMOS管Q3、NMOS管Q4、PMOS管Q5和开关管;所述NMOS管Q2的漏极、所述PMOS管Q1的漏极、所述PMOS管Q1的源极、所述PMOS管Q1的栅极、所述PMOS管Q3的源极、所述PMOS管Q5的栅极及所述PMOS管Q5的源极共接于电源,所述PMOS管Q3的栅极为所述阻抗衰减缓冲器的输入端,所述PMOS管Q3的源极与所述PMOS管Q5的漏极共接于所述开关管的高电位端,所述PMOS管Q3的漏极与所述NMOS管Q4的漏极共接于所述开关管的控制端,所述NMOS管Q4的源极、所述开关管的低电位端及所述NMOS管Q2的源极共接于地,所述NMOS管Q4的栅极与所述NMOS管Q2的栅极共接于所述NMOS管Q2的漏极。3.如权利要求2所述的阻抗衰减缓冲器,其特征在于,所述开关管采用NMOS管Q6,所述NMOS管Q6的漏极为所述开关管的高电位端,所述NMOS管Q6的源极为所述开关管的低电位端,所述NMOS管Q6的栅极为所述开关管的控制端。4.如权利要求2所述的阻抗衰减缓冲器,其特征在于,所述开关管采用NPN型三极管Q7,所述NPN型三极管Q7的集电极为所述开关管的高电位端,所述NPN型三极管Q7的发射极为所述开关管的低电位端,所述NPN型三极管Q7的基极为所述开关管的控制端。5.一种低压差线性稳压器,所述低压差线...

【专利技术属性】
技术研发人员:潘少辉胡胜发
申请(专利权)人:安凯广州微电子技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1