本发明专利技术公开了一种二次雷达数字化显示系统设计装置,包括PC机和控制面板,所述PC机左端连接有液晶显示屏和雷达数据反馈装置,所述接PC机包括接收机,所述接收机的输入端连接有接收天线,所述接收天线通过固定电缆安装在发射机的输出端,所述发射机内安装有信号处理板,所述集信号处理板上焊接有多级滤波器电路:初级为射频滤波器,所述射频滤波器的输出端连接有雷达电源组,所述雷达电源组的输出端连接有触发电路,所述触发电路的输出端连接有接收机;所述控制面板内安装有FPGA控制器和嵌入式处理器,所述FPGA控制器的通信数据端口通过RS232总线与嵌入式处理器,嵌入式处理器连接有数据存储器、数据采集卡和串口通信模块。
【技术实现步骤摘要】
本专利技术涉及显示系统设计
,具体为一种二次雷达数字化显示系统设计装置。
技术介绍
雷达终端显示器是雷达系统的重要组成部分,用来显示雷达所获得的目标信息和情报,包括目标的位置及其运动情况,目标的各种特征参数等,同时显示雷达的工作状态信息,近年来雷达系统的天线单元和收发机单元的技术实际并没有实质性的变化,而显示单元的生产技术却经历了显著的变革,传统雷达显示器最常用的显示器件是阴极射线管,靠偏转电路控制电子束按照一定规律运动,以回波信号强弱控制电子束的强弱从而激发产生辉亮,并靠的余辉使回波信号在屏上保持一定时间,天线扫描和发射机输出同步的扫描电压把光点置于适当位置。其结果是一个或几个参数如距离、方位或仰角便描绘在荧光屏上,无法避免常规综合显示器图像闪烁现象,而且高成本、可靠性差,图片的分辨率较低。
技术实现思路
针对以上问题,本专利技术提供了一种二次雷达数字化显示系统设计装置,通过设置控制面板,调节雷达显控终端显示雷达的原始视频信号,以及目标的轨迹信息,再加上雷达和电子海图的融合显示,能够更准确的确定目标的方位等信息,与天线同步显示扫描线的位置,能够探测目标的情况,通过雷达操作人员对雷达的操作,实现雷达参数的设置、工作指令的发送,以完成对雷达系统的控制,同时,也可以通过人机交互界面监视雷达的工作状态,操作简单,且分辨率高,可以有效解决
技术介绍
中的问题。为实现上述目的,本专利技术提供如下技术方案:一种二次雷达数字化显示系统设计装置,包括PC机和控制面板,所述PC机左端连接有液晶显示屏和雷达数据反馈装置,所述接PC机包括接收机,所述接收机的输入端连接有接收天线,所述接收天线通过固定电缆安装在发射机的输出端,所述发射机内安装有信号处理板,所述集信号处理板上焊接有多级滤波器电路:初级为射频滤波器,所述射频滤波器的输出端连接有雷达电源组,所述雷达电源组的输出端连接有触发电路,所述触发电路的输出端连接有接收机;所述控制面板内安装有FPGA控制器和嵌入式处理器,所述FPGA控制器的通信数据端口通过RS232总线与嵌入式处理器,嵌入式处理器连接有数据存储器、数据采集卡和串口通信模块。作为本专利技术一种优选的技术方案,所述射频滤波器的输入端与接收天线的输出端相连接,射频滤波器的输出端通过波形检测器与可调幅度示波器相连接。作为本专利技术一种优选的技术方案,所述雷达电源组包括多路电子开关和可调幅度示波器,所述多路电子开关的控制端通过缆线连接到嵌入式处理器。所述可调幅度示波器分为五级,包括1V、5V、50V、100V和150V。作为本专利技术一种优选的技术方案,所述信号处理板采用SD7451A系列的处理芯片,且信号处理板的输入端连接有触发器,所述触发器的输出端连接有低通滤波器,所述低通滤波器的输出端连接有模数转换器。作为本专利技术一种优选的技术方案,所述数据存储器的输入端与模数转换器的输出端相连接,所述所述数据存储器的输出端与图像显示器和数据采集卡相连接,且所述数据采集卡采用以FPGA为控制核心的数字采集器。作为本专利技术一种优选的技术方案,所述发射机的输出端连接有无线数据收发器,所述无线数据收发器与应答反馈电路进行数据应答通信。作为本专利技术一种优选的技术方案,所述串口通信模块包括网络适配器,网络适配器的输出端连接有以太网控制器,所述以太网控制器的输出端连接有嵌入式处理器。作为本专利技术一种优选的技术方案,所述嵌入式处理器采用STM32内核的ARM11系列单片机,所述FPGA控制器采用CycloneIV系列的处理芯片,所述数据存储器采用DDR2存储卡。与现有技术相比,本专利技术的有益效果是:该二次雷达数字化显示系统设计装置,通过设置控制面板,调节雷达显控终端显示雷达的原始视频信号,目标的轨迹信息,再加上雷达和电子海图的融合显示,能够更准确的确定目标的方位等信息,与天线同步显示扫描线的位置,能够探测目标的情况,通过雷达操作人员对雷达的操作,实现雷达参数的设置、工作指令的发送,以完成对雷达系统的控制,同时,也可以通过人机交互界面监视雷达的工作状态,操作简单,且分辨率高。附图说明图1为本专利技术结构示意图;图2为本专利技术电路结构示意图。图中:1-PC机;2-控制面板;3-液晶显示屏;4-雷达数据反馈装置;5-接收机;6-接收天线;7-发射机;8-信号处理板;9-射频滤波器;10-雷达电源组;11-触发电路;12-RS232总线;13-FPGA控制器;14-嵌入式处理器;15-数据存储器;16-数据采集卡;17-串口通信模块;18-波形检测器;19-多路电子开关;20-可调幅度示波器;21-触发器;22-低通滤波器;23-模数转换器;24-图像显示器;25-网络适配器;26-以太网控制器;27-应答反馈电路;28-无线数据收法器。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。实施例:请参阅图1和图2,本专利技术提供一种技术方案:一种二次雷达数字化显示系统设计装置,包括PC机1和控制面板2,所述PC机1左端连接有液晶显示屏3和雷达数据反馈装置4,所述接PC机1包括接收机5,所述接收机5的输入端连接有接收天线6,所述接收天线6通过固定电缆安装在发射机7的输出端,所述发射机7的输出端连接有无线数据收发器28,所述无线数据收发器28与应答反馈电路27进行数据应答通信,所述发射机7内安装有信号处理板8,所述信号处理板8采用SD7451A系列的处理芯片,且信号处理板8的输入端连接有触发器21,所述触发器21的输出端连接有低通滤波器22,所述低通滤波器22的输出端连接有模数转换器23,所述集信号处理板8上焊接有多级滤波器电路:初级为射频滤波器9,所述射频滤波器9的输入端与接收天线6的输出端相连接,射频滤波器9的输出端通过波形检测器18与可调幅度示波器20相连接,所述射频滤波器9的输出端连接有雷达电源组10,所述雷达电源组10包括多路电子开关19和可调幅度示波器20,所述多路电子开关19的控制端通过缆线连接到嵌入式处理器14,所述可调幅度示波器20分为五级,包括1V、5V、50V、100V和150V,所述雷达电源组10的输出端连接有触发电路11,触发电路电路图如图2所示,且触发电路亦称触发脉冲产生器、定时器、定时电路、同步电路,是雷达的指挥中心,其作用是每隔一定时间产生一个作用时间很短的尖脉冲,分别送发射机7以控制雷达发射开始接收信号;接收机5以控制近距离增益显示器;液晶显示屏3以控制扫描计时开始,使它们同步工作,所述触发电路11的输出端连接有接收机5;所述控制面板2内安装有FPGA控制器13和嵌入式处理器14,所述嵌入式处理器14采用STM32内核的ARM11系列单片机,所述FPGA控制器13采用CycloneIV系列的处理芯片,所述数据存储器15采用DDR2存储卡,所述FPGA控制器13的通信数据端口通过RS232总线12与嵌入式处理器14,嵌入式处理器14连接有数据存储器15、数据采集卡16和串口通信模块17,所述数据存储器15的输入端与模数转换器23的输出本文档来自技高网...
【技术保护点】
一种二次雷达数字化显示系统设计装置,包括PC机(1)和控制面板(2),所述PC机(1)左端连接有液晶显示屏(3)和雷达数据反馈装置(4),其特征在于:所述接PC机(1)包括接收机(5),所述接收机(5)的输入端连接有接收天线(6),所述接收天线(6)通过固定电缆安装在发射机(7)的输出端,所述发射机(7)内安装有信号处理板(8),所述集信号处理板(8)上焊接有多级滤波器电路:初级为射频滤波器(9),所述射频滤波器(9)的输出端连接有雷达电源组(10),所述雷达电源组(10)的输出端连接有触发电路(11),所述触发电路(11)的输出端连接有接收机(5);所述控制面板(2)内安装有FPGA控制器(13)和嵌入式处理器(14),所述FPGA控制器(13)的通信数据端口通过RS232总线(12)与嵌入式处理器(14),嵌入式处理器(14)连接有数据存储器(15)、数据采集卡(16)和串口通信模块(17)。
【技术特征摘要】
1.一种二次雷达数字化显示系统设计装置,包括PC机(1)和控制面板(2),所述PC机(1)左端连接有液晶显示屏(3)和雷达数据反馈装置(4),其特征在于:所述接PC机(1)包括接收机(5),所述接收机(5)的输入端连接有接收天线(6),所述接收天线(6)通过固定电缆安装在发射机(7)的输出端,所述发射机(7)内安装有信号处理板(8),所述集信号处理板(8)上焊接有多级滤波器电路:初级为射频滤波器(9),所述射频滤波器(9)的输出端连接有雷达电源组(10),所述雷达电源组(10)的输出端连接有触发电路(11),所述触发电路(11)的输出端连接有接收机(5);所述控制面板(2)内安装有FPGA控制器(13)和嵌入式处理器(14),所述FPGA控制器(13)的通信数据端口通过RS232总线(12)与嵌入式处理器(14),嵌入式处理器(14)连接有数据存储器(15)、数据采集卡(16)和串口通信模块(17)。2.根据权利要求1所述的一种二次雷达数字化显示系统设计装置,其特征在于:所述射频滤波器(9)的输入端与接收天线(6)的输出端相连接,射频滤波器(9)的输出端通过波形检测器(18)与可调幅度示波器(20)相连接。3.根据权利要求1所述的一种二次雷达数字化显示系统设计装置,其特征在于:所述雷达电源组(10)包括多路电子开关(19)和可调幅度示波器(20),所述多路电子开关(19)的控制端通过缆线连接到嵌入式处理器(14)。所述可调幅度示波器(20)分为五级,包括...
【专利技术属性】
技术研发人员:邓松林,陈之典,宋琪,王威,邓禹,陈坤,舒航,
申请(专利权)人:芜湖航飞科技股份有限公司,
类型:发明
国别省市:安徽;34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。