相位差调节电路制造技术

技术编号:14139000 阅读:228 留言:0更新日期:2016-12-10 14:15
本发明专利技术公开了一种相位差调节电路,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元、第二D/A转换单元相连,第一可调延时单元与第一D/A转换单元相连,第二可调延时单元与第二D/A转换单元相连,相位差检测单元与第一可调延时单元相连、第二可调延时单元相连,第一放大整形单元与第一可调延时单元相连,第二放大整形单元与第二可调延时单元相连。本发明专利技术的有益效果为:其能够有效调节两路信号的相位差。

【技术实现步骤摘要】

本专利技术涉及电子电路
,具体涉及一种相位差调节电路
技术介绍
现有的相位差调节电路存在调节不精准的问题。
技术实现思路
本专利技术的目的在于提供一种相位差调节电路,其能够有效调节两路信号的相位差。为实现上述目的,本专利技术提供如下技术方案:一种相位差调节电路,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元相连,第一D/A转换单元将数字信号产生单元产生的第一信号转化为第二信号,上述数字信号产生单元与上述第二D/A转换单元相连,第二D/A转换单元将数字信号产生单元产生的的第一信号转化为第三信号,第一可调延时单元与第一D/A转换单元相连,第一可调延时单元将第二信号转化为第四信号,第二可调延时单元与第二D/A转换单元相连,第二可调延时单元将第三信号转化为第五信号,相位差检测单元与第一可调延时单元相连,相位差检测单元与第二可调延时单元相连,相位差检测单元用于检测第四信号与第五信号的相位差,第一放大整形单元与第一可调延时单元相连,第一放大整形单元将第四信号转化为第六信号,第二放大整形单元与第二可调延时单元相连,第二放大整形单元将第五信号转化为第七信号,相位差检测单元将相位差信息反馈给第一可调延时单元,第一可调延时单元根据相位差信息调整输出的第四信号,相位差检测单元将相位差信息反馈给第二可调延时单元,第二可调延时单元根据相位差信息调整输出的第五信号。本专利技术的工作原理为:相位差检测单元用于检测第四信号与第五信号的相位差,第一可调延时单元根据相位差检测单元的检测结果调整其延时输出,第二可调延时单元根据相位差检测单元的检测结果调整其延时输出,使得第四信号与第五信号的相位差实现精确调节。本专利技术的有益效果为:其能够有效调节两路信号的相位差。附图说明图1是本专利技术的示意图。具体实施方式下面结合附图和实施例,对本专利技术的具体实施方式作进一步描述。以下实施例仅用于更加清楚地说明本专利技术的技术方案,而不能以此来限制本专利技术的保护范围。本专利技术具体实施的技术方案是:如图1所示,一种相位差调节电路,包括FPGA芯片1、数字信号产生单元2、第一D/A转换单元31、第二D/A转换单元32、第一可调延时单元41、第二可调延时单元42、相位差检测单元5、第一放大整形单元61和第二放大整形单元62,上述FPGA芯片1与数字信号产生单元2相连,上述数字信号产生单元2与上述第一D/A转换单元31相连,第一D/A转换单元31将数字信号产生单元2产生的第一信号转化为第二信号,上述数字信号产生单元2与上述第二D/A转换单元32相连,第二D/A转换单元32将数字信号产生单元2产生的的第一信号转化为第三信号,第一可调延时单元41与第一D/A转换单元31相连,第一可调延时单元41将第二信号转化为第四信号,第二可调延时单元42与第二D/A转换单元32相连,第二可调延时单元42将第三信号转化为第五信号,相位差检测单元5与第一可调延时单元41相连,相位差检测单元5与第二可调延时单元42相连,相位差检测单元5用于检测第四信号与第五信号的相位差,第一放大整形单元61与第一可调延时单元41相连,第一放大整形单元61将第四信号转化为第六信号,第二放大整形单元62与第二可调延时单元42相连,第二放大整形单元62将第五信号转化为第七信号,相位差检测单元5将相位差信息反馈给第一可调延时单元41,第一可调延时单元41根据相位差信息调整输出的第四信号,相位差检测单元5将相位差信息反馈给第二可调延时单元42,第二可调延时单元42根据相位差信息调整输出的第五信号。本专利技术的工作原理为:相位差检测单元5用于检测第四信号与第五信号的相位差,第一可调延时单元41根据相位差检测单元5的检测结果调整其延时输出,第二可调延时单元42根据相位差检测单元5的检测结果调整其延时输出,使得第四信号与第五信号的相位差实现精确调节。本专利技术的有益效果为:其能够有效调节两路信号的相位差。以上所述仅是本专利技术的优选实施方式,应当指出,对于本
的普通技术人员来说,在不脱离本专利技术技术原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本专利技术的保护范围。本文档来自技高网
...
相位差调节电路

【技术保护点】
一种相位差调节电路,其特征在于,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元相连,第一D/A转换单元将数字信号产生单元产生的第一信号转化为第二信号,上述数字信号产生单元与上述第二D/A转换单元相连,第二D/A转换单元将数字信号产生单元产生的的第一信号转化为第三信号,第一可调延时单元与第一D/A转换单元相连,第一可调延时单元将第二信号转化为第四信号,第二可调延时单元与第二D/A转换单元相连,第二可调延时单元将第三信号转化为第五信号,相位差检测单元与第一可调延时单元相连,相位差检测单元与第二可调延时单元相连,相位差检测单元用于检测第四信号与第五信号的相位差,第一放大整形单元与第一可调延时单元相连,第一放大整形单元将第四信号转化为第六信号,第二放大整形单元与第二可调延时单元相连,第二放大整形单元将第五信号转化为第七信号,相位差检测单元将相位差信息反馈给第一可调延时单元,第一可调延时单元根据相位差信息调整输出的第四信号,相位差检测单元将相位差信息反馈给第二可调延时单元,第二可调延时单元根据相位差信息调整输出的第五信号。...

【技术特征摘要】
1.一种相位差调节电路,其特征在于,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元相连,第一D/A转换单元将数字信号产生单元产生的第一信号转化为第二信号,上述数字信号产生单元与上述第二D/A转换单元相连,第二D/A转换单元将数字信号产生单元产生的的第一信号转化为第三信号,第一可调延时单元与第一D/A转换单元相连,第一可调延时单元将第二信号转化为第四信号,第...

【专利技术属性】
技术研发人员:王春林
申请(专利权)人:固纬电子苏州有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1