环形振荡电路和环形振荡器制造技术

技术编号:14117043 阅读:220 留言:0更新日期:2016-12-07 23:51
本申请公开了一种环形振荡电路和环形振荡器。其中,该环形振荡电路包括:用于输出偏置电流的参考电压产生电路、偏置电路和环形振荡结构,偏置电路包括:第一NMOS晶体管,漏极和栅极连接到参考电压产生电路的偏置电流输出端;第二NMOS晶体管,栅极和漏极均与第一NMOS晶体管的源极相连接,第二NMOS晶体管的源极接地;第三NMOS晶体管,栅极与第一NMOS晶体管的栅极相连接,漏极与第一PMOS晶体管的漏极相连接;以及电阻R,一端与第三NMOS晶体管的源极相连接,电阻R包括串联的具有正温度系数的第一电阻和具有负温度系数的第二电阻。通过本申请,解决了现有技术无法在降低温度系数对环形振荡器输出振荡频率的影响的同时减低功耗和面积的技术问题。

【技术实现步骤摘要】

本申请涉及半导体领域,具体而言,涉及一种环形振荡电路和环形振荡器
技术介绍
时钟源作为系统芯片中必不可少的电路模块,其频率稳定性直接影响系统芯片的性能。通常数字系统利用片外石英晶体振荡器来得到时钟源信号。石英晶振拥有优越的电压和温度的特性,能够稳定地工作,但是难以集成到芯片内部,且附加了器件成本,阻碍了芯片的高度集成化。在标准CMOS工艺中,主要采用环形振荡器,但其振荡频率受温度和工艺的变化影响很大。工艺变化对振荡频率的影响一般可以通过微调振荡器的电流开关来调节,而环境温度变化对振荡频率的影响就需要更为复杂的电路结构来克服。在很多低温度系数振荡器设计中,采用温度检测电路、锁存电路以及数字校准等技术根据检测到的温度调整电路,从而达到降低振荡器温度系数的目的,但是这些电路同时也增加了振荡器的功耗和面积。针对上述的问题,目前尚未提出有效的解决方案。
技术实现思路
本申请实施例提供了一种环形振荡电路和环形振荡器,以至少解决现有技术无法在降低温度系数对环形振荡器输出振荡频率的影响的同时减低功耗和面积的技术问题。根据本申请实施例的一个方面,提供了一种环形振荡电路,包括:包括用于输出偏置电流的参考电压产生电路、偏置电路和环形振荡结构,其中,所述偏置电路包括:第一NMOS晶体管,漏极和栅极连接到所述参考电压产生电路的偏置电流输出端;第二NMOS晶体管,栅极和漏极均与所述第一NMOS晶体管的源极相连接,所述第二NMOS晶体管的源极接地;第三NMOS晶体管,栅极与所述第一NMOS晶体管的栅极相连接,漏极与第一PMOS晶体管的漏极相连接,其中,所述第一PMOS晶体管的源极连接到电源,所述第一PMOS晶体管的栅极与所述第一PMOS晶体管的漏极相连接,并向所述环形振荡结构输出偏置电压VPB;以及电阻R,一端与所述第三NMOS
晶体管的源极相连接,另一端接地,所述电阻R包括串联的具有正温度系数的第一电阻和具有负温度系数的第二电阻,用于补偿所述环形振荡结构的温度系数。进一步地,用于产生参考电压的参考电压产生电路包括:带隙基准电压源,用于产生并输出参考电压Vref;运算放大器,正相输入端与所述带隙基准电压源的输出端相连接,用于接收所述带隙基准电压源输出的所述参考电压Vref;第四NMOS晶体管,栅极与所述运算放大器的输出端相连接,源极与所述运算放大器A2的反向输入端相连接;一对镜像的PMOS晶体管,其中一个PMOS晶体管的漏极与所述第四NMOS晶体管的漏极相连接,另外一个PMOS晶体管的漏极输出偏置电流IB,所述一对镜像的PMOS晶体管的栅极相连接,源极均连接至电源;电阻RB,一端与所述第四NMOS晶体管相连接,另一端接地,其中,所述电阻RB包括串联的具有正温度系数的第三电阻和具有负温度系数的第四电阻。进一步地,所述一对镜像的PMOS晶体管输出的偏置电流IB=参考电压Vref/电阻RB,其中,所述电阻RB为所述第三电阻和第四电阻进行温度补偿后的低温度系数的电阻。进一步地,所述第三电阻和第四电阻为电阻可调阵列。进一步地,所述第三电阻为低阻值多晶硅电阻,所述第四电阻为高阻值多晶硅电阻。进一步地,所述环形振荡结构包括首尾相连的多个反相器,其中,所述多个反相器中的任意一个反相器包括:第二PMOS晶体管,栅极与所述偏置电路的偏置电压输出端相连接,漏极连接至电源;第三PMOS晶体管,漏极与所述第二PMOS晶体管的源极相连接;第五NMOS晶体管,栅极与所述第三PMOS晶体管的栅极相连接并输出VPN,漏极与所述第三PMOS晶体管的漏极相连接,源极接地;电容Cn,一端连接在所述第三PMOS晶体管的源极和所述第五NMOS晶体管的漏极的节点处,另一端接地。进一步地,所述环形振荡电路的输出振荡频率的温度系数正比于1/RCn,其中,R为所述电阻R,Cn为所述环形振荡结构中的电容Cn。进一步地,所述具有正温度系数的第一电阻的正温度系数补偿所述具有负温度系数的第二电阻和所述环形振荡结构中的电容Cn。根据本申请实施例的另一方面,还提供了一种环形振荡器,包括上述环形振荡电路,在-40℃至100℃的温度变化范围内,频率变化范围为0.5%-1.0%。在本申请实施例中,通过第一NMOS晶体管MN1的漏极和栅极连接到参考电压产生电路的偏置电流输出端;第二NMOS晶体管MN2,栅极和漏极均与第一NMOS晶体管MN1的源极相连接,第二NMOS晶体管MN2的源极接地;第三NMOS晶体管MN3的栅极与第一NMOS晶体管MN1的栅极相连接,漏极与第一PMOS晶体管MP1的漏极相连接,其中,第一PMOS晶体管MP1的源极连接到电源,第一PMOS晶体管MP1的栅极与第一PMOS晶体管MP1的漏极相连接,并向环形振荡结构输出偏置电压VPB;以及电阻R,一端与第三NMOS晶体管MN3的源极相连接,另一端接地,电阻R包括串联的具有正温度系数的第一电阻R+和具有负温度系数的第二电阻R-,用于补偿环形振荡结构的温度系数。采用具有正温度系数的第一电阻R+和具有负温度系数的第二电阻R-作为偏置电阻R,第一电阻和第二电阻的温度系数为近似线性的固定值,利用第一电阻R+的正温度系数补偿第二电阻R-和电容Cn的负温度系数,将影响振荡频率的温度系数补偿为0,从而避免了偏置电路中电阻R和电容Cn对振荡频率的影响。同时,由于温度补偿的过程是通过电路本身的温度特性进行的补偿,并没有增加温度检测电路、温度调整电路等,降低了环形振荡器的功耗和面积。即通过本实施例解决了现有技术中降低温度对振荡频率时功耗大、占用面积大的问题,达到了降低温度对振荡频率的影响的同时降低环形振荡器的功耗和面积的效果。附图说明此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:图1是根据本申请实施例的环形振荡电路的示意图;图2是根据本申请实施例的偏置电路的示意图;图3是根据本申请实施例的参考电压产生电路的示意图;以及图4是根据本申请实施例的反相器的示意图。具体实施方式为了使本
的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。本申请提供了一种环形振荡电路。该环形振荡电路利用具有正温度系数和负温度系数的对偏置电路中的偏置电阻进行补偿,得到近似零温度系数的偏置电阻,减少了温度对振荡频率的影响本文档来自技高网
...
环形振荡电路和环形振荡器

【技术保护点】
一种环形振荡电路,其特征在于,包括用于输出偏置电流的参考电压产生电路、偏置电路和环形振荡结构,其中,所述偏置电路包括:第一NMOS晶体管(MN1),漏极和栅极连接到所述参考电压产生电路的偏置电流输出端;第二NMOS晶体管(MN2),栅极和漏极均与所述第一NMOS晶体管(MN1)的源极相连接,所述第二NMOS晶体管(MN2)的源极接地;第三NMOS晶体管(MN3),栅极与所述第一NMOS晶体管(MN1)的栅极相连接,漏极与第一PMOS晶体管(MP1)的漏极相连接,其中,所述第一PMOS晶体管(MP1)的源极连接到电源,所述第一PMOS晶体管(MP1)的栅极与所述第一PMOS晶体管(MP1)的漏极相连接,并向所述环形振荡结构输出偏置电压VPB;以及电阻R,一端与所述第三NMOS晶体管(MN3)的源极相连接,另一端接地,所述电阻R包括串联的具有正温度系数的第一电阻(R+)和具有负温度系数的第二电阻(R‑),用于补偿所述环形振荡结构的温度系数。

【技术特征摘要】
1.一种环形振荡电路,其特征在于,包括用于输出偏置电流的参考电压产生电路、偏置电路和环形振荡结构,其中,所述偏置电路包括:第一NMOS晶体管(MN1),漏极和栅极连接到所述参考电压产生电路的偏置电流输出端;第二NMOS晶体管(MN2),栅极和漏极均与所述第一NMOS晶体管(MN1)的源极相连接,所述第二NMOS晶体管(MN2)的源极接地;第三NMOS晶体管(MN3),栅极与所述第一NMOS晶体管(MN1)的栅极相连接,漏极与第一PMOS晶体管(MP1)的漏极相连接,其中,所述第一PMOS晶体管(MP1)的源极连接到电源,所述第一PMOS晶体管(MP1)的栅极与所述第一PMOS晶体管(MP1)的漏极相连接,并向所述环形振荡结构输出偏置电压VPB;以及电阻R,一端与所述第三NMOS晶体管(MN3)的源极相连接,另一端接地,所述电阻R包括串联的具有正温度系数的第一电阻(R+)和具有负温度系数的第二电阻(R-),用于补偿所述环形振荡结构的温度系数。2.根据权利要求1所述的环形振荡电路,其特征在于,用于产生参考电压的参考电压产生电路包括:带隙基准电压源,用于产生并输出参考电压Vref;运算放大器(A2),正相输入端与所述带隙基准电压源的输出端相连接,用于接收所述带隙基准电压源输出的所述参考电压Vref;第四NMOS晶体管(N3),栅极与所述运算放大器(A2)的输出端相连接,源极与所述运算放大器(A2)的反向输入端相连接;一对镜像的PMOS晶体管,其中一个PMOS晶体管的漏极与所述第四NMOS晶体管(N3)的漏极相连接,另外一个PMOS晶体管的漏极输出偏置电流IB,所述一对镜像的PMOS晶体管的栅极相连接,源极均连接至电源;电阻RB,一端与所述第四NMOS晶体管(N3)相连接,另一端接地,其中,所述电阻RB包括串联的具有正温度系数的第三电阻(RB+...

【专利技术属性】
技术研发人员:贾海珑
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1