一种基于CPLD的编码器分频处理电路制造技术

技术编号:14082244 阅读:125 留言:0更新日期:2016-11-30 19:34
本发明专利技术适用于信号处理的技术领域,公开了一种基于CPLD的编码器分频处理电路,包括输入电路部分、信号隔离部分、CPLD、分频选择电路和输出电路部分,所述的输入电路部分与信号隔离部分连接,所述的信号隔离部分与CPLD连接,所述的CPLD与分频选择电路连接,所述的分频选择电路与输出电路部分连接,所述的输入电路部分对信号输入端口进行电信号采集。本发明专利技术通过输入电路部分采用上拉电阻确保了信号的可靠性,采用滤波电容减小了对有效信号的干扰;信号隔离部分采用对光耦的使用来实现电路中信号的隔离,有效的防止了电路中某些信号对下一级电路的干扰;CPLD的引脚通过有效接地来防止其对电路产生干扰,通过拨码开关来实现分频,提高了产品的通用性。

【技术实现步骤摘要】

本专利技术涉及信号处理的
,特别涉及一种基于CPLD的编码器分频处理电路
技术介绍
随着电子技术的发展,可编程逻辑器件CPLD广泛应用于各种专用集成电路中,与传统的数字电路设计方法相比具有研制周期短、成本低、设计灵活等特点,从而得到越来越广泛的应用。目前,由于编码器的本身分辨率无法满足使用要求,导致信号的分辨率较低,而采用分频处理的目的是提高编码器输出信号的分辨率,但是采用分频电路会带来信号精度下降得不利之处。为了提高可编程逻辑器件CPLD分频处理后的信号精度,满足高精度信号的使用要求,有必要提出一种基于CPLD的编码器分频处理电路。
技术实现思路
本专利技术的目的在于克服上述现有技术的不足,提供一种基于CPLD的编码器分频处理电路,其旨在解决现有技术中可编程逻辑器件CPLD分频处理后的信号精度不高,无法满足使用需求的技术问题。为实现上述目的,本专利技术提出了一种基于CPLD的编码器分频处理电路,包括输入电路部分、信号隔离部分、CPLD、分频选择电路和输出电路部分,所述的输入电路部分与信号隔离部分连接,所述的信号隔离部分与CPLD连接,所述的CPLD与分频选择电路连接,所述的分频选择电路与输出电路部分连接,所述的输入电路部分对信号输入端口进行电信号采集。作为优选,所述的输入电路部分设置有上拉电阻和滤波电容,所述的上拉电阻对采集到的信号进行上拉,所述的滤波电容对不需要的电信号进行滤除。作为优选,所述的信号隔离部分采用对光耦实现输入电路部分的信号隔离,由对光耦将输入电路部分采集到的电信号转化成光信号,再将光信号转化成电信号传输至CPLD。作为优选,所述的CPLD对信号隔离部分作用后的电信号进行逻辑运算,并将逻辑运算后的信号输出给分频选择电路。作为优选,所述的分频选择电路对CPLD辑运算后的信号进行分频处理,并通过输出电路部分将分频处理后的信号输出。作为优选,所述的分频选择电路通过拨码开关来实现分频处理。作为优选,所述的CPLD的空置引脚均有效接地。本专利技术的有益效果:与现有技术相比,本专利技术提供的一种基于CPLD的编码器分频处理电路,采用可编程逻辑器件CPLD与输入电路部分、信号隔离部分、分频选择电路和输出电路部分实现对信号的采集、隔离、计算、分频和输出,通过输入电路部分的上拉电阻对所采集的信号进行上拉,确保了信号的可靠性,而滤波电容可以将电路中存在的不需要的信号进行滤除,从而减小了对有效信号的干扰;信号隔离部分采用对光耦的使用来实现电路中信号的隔离,有效的防止了电路中某些信号对下一级电路的干扰;CPLD的引脚通过有效接地来防止其对电路产生干扰,提高信号的准确性和精度,通过拨码开关来实现分频,确保用户能根据其自身设备的实际情况进行相应的选择,从而提高了产品的通用性。本专利技术的特征及优点将通过实施例结合附图进行详细说明。【附图说明】图1是本专利技术实施例一种基于CPLD的编码器分频处理电路的原理框图;图2是本专利技术实施例的A+、A-信号的输入电路部分。图中:1-输入电路部分、2-信号隔离部分、3-CPLD、4-分频选择电路、5-输出电路部分。【具体实施方式】为使本专利技术的目的、技术方案和优点更加清楚明了,下面通过附图中及实施例,对本专利技术进行进一步详细说明。但是应该理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限制本专利技术的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本专利技术的概念。参阅图1,本专利技术实施例提供一种基于CPLD的编码器分频处理电路,包括输入电路部分1、信号隔离部分2、CPLD3、分频选择电路4和输出电路部分5,所述的输入电路部分1与信号隔离部分2连接,所述的信号隔离部分2与CPLD3连接,所述的CPLD3与分频选择电路4连接,所述的分频选择电路4与输出电路部分5连接,所述的输入电路部分1对信号输入端口进行电信号采集。其中,所述的输入电路部分1设置有上拉电阻和滤波电容,所述的上拉电阻对采集到的信号进行上拉,所述的滤波电容对不需要的电信号进行滤除。参阅图2,输入电路部分1通过A+、A-、B+、B-、Z+、Z-信号输入端口实现对信号的采集,图2中是对A+、A-信号的输入电路部分1,当采集到的A+、A-信号输入之后由电阻来对信号进行上拉,确保信号的可靠性;针对电路中存在不需要的信号由滤波电容对其进行滤除,从而减小了对有效信号的干扰;在电路的设计中充分考虑到电路本身所存在的一些信号对下一级电路会产生不利影响的情况,进而通过对光耦的使用来实现电路中信号的隔离,这一设计有效的防止了电路中某些信号对下一级电路的干扰。进一步地,所述的信号隔离部分2采用对光耦实现输入电路部分1的信号隔离,由对光耦将输入电路部分1采集到的电信号转化成光信号,再将光信号转化成电信号传输至CPLD3,所述的CPLD3对信号隔离部分2作用后的电信号进行逻辑运算,并将逻辑运算后的信号输出给分频选择电路4。进一步地,所述的分频选择电路4对CPLD3辑运算后的信号进行分频处理,并通过输出电路部分5将分频处理后的信号输出,所述的分频选择电路4通过拨码开关来实现分频处理。更进一步地,所述的CPLD3的空置引脚均有效接地。本专利技术一种基于CPLD的编码器分频处理电路,采用可编程逻辑器件CPLD与输入电路部分1、信号隔离部分2、分频选择电路4和输出电路部分5实现对信号的采集、隔离、计算、分频和输出,通过输入电路部分1的上拉电阻对所采集的信号进行上拉,确保了信号的可靠性,而滤波电容可以将电路中存在的不需要的信号进行滤除,从而减小了对有效信号的干扰;信号隔离部分2采用对光耦的使用来实现电路中信号的隔离,有效的防止了电路中某些信号对下一级电路的干扰;CPLD的引脚通过有效接地来防止其对电路产生干扰,提高信号的准确性和精度,通过拨码开关来实现分频,确保用户能根据其自身设备的实际情况进行相应的选择,从而提高了产品的通用性。以上所述仅为本专利技术的较佳实施例而已,并不用以限制本专利技术,凡在本专利技术的精神和原则之内所作的任何修改、等同替换或改进等,均应包含在本专利技术的保护范围之内。本文档来自技高网...
一种基于CPLD的编码器分频处理电路

【技术保护点】
一种基于CPLD的编码器分频处理电路,其特征在于:包括输入电路部分(1)、信号隔离部分(2)、CPLD(3)、分频选择电路(4)和输出电路部分(5),所述的输入电路部分(1)与信号隔离部分(2)连接,所述的信号隔离部分(2)与CPLD(3)连接,所述的CPLD(3)与分频选择电路(4)连接,所述的分频选择电路(4)与输出电路部分(5)连接,所述的输入电路部分(1)对信号输入端口进行电信号采集。

【技术特征摘要】
1.一种基于CPLD的编码器分频处理电路,其特征在于:包括输入电路部分(1)、信号隔离部分(2)、CPLD(3)、分频选择电路(4)和输出电路部分(5),所述的输入电路部分(1)与信号隔离部分(2)连接,所述的信号隔离部分(2)与CPLD(3)连接,所述的CPLD(3)与分频选择电路(4)连接,所述的分频选择电路(4)与输出电路部分(5)连接,所述的输入电路部分(1)对信号输入端口进行电信号采集。2.如权利要求1所述的一种基于CPLD的编码器分频处理电路,其特征在于:所述的输入电路部分(1)设置有上拉电阻和滤波电容,所述的上拉电阻对采集到的信号进行上拉,所述的滤波电容对不需要的电信号进行滤除。3.如权利要求1所述的一种基于CPLD的编码器分频处理电路,其特征在于:所述的信号隔离部分(2)采用对光耦实现输入电路部分(1)的信...

【专利技术属性】
技术研发人员:肖海乐沈明珠顾月刚张彦杰徐遥王华建
申请(专利权)人:浙江佳乐科仪股份有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1