半导体装置以及半导体装置的控制方法制造方法及图纸

技术编号:13831907 阅读:103 留言:0更新日期:2016-10-14 10:56
本发明专利技术提供能够抑制因贯通电流引起的异常显示的产生的半导体装置以及半导体装置的控制方法。公用电源部(21)根据公用反转信号(pol_c)的电压电平的切换使从输出端(241、242)输出的电压(VPC、VNC)的电压电平变化。公用电压输出部31设置于输出端241与公用电压输出端子310之间,具有根据公用控制信号SCOM[2:0]接通断开的P‑MOS晶体管300以及N‑MOS晶体管。控制部10生成在包括公用反转信号pol_c的信号电平的切换时间的规定期间使P‑MOS晶体管以及N‑MOS晶体管这双方断开的公用控制信号SCOM[2:0]。

【技术实现步骤摘要】

本专利技术涉及半导体装置以及半导体装置的控制方法
技术介绍
作为具有格子状地配置的多个段电极以及多个公用电极的液晶面板的驱动方式,已知如下的矩阵驱动方式:通过对多个公用电极依次施加扫描电压来依次选择公用电极,对与连接于所选择的公用电极的像素中的欲使其点亮的像素连接的段电极施加信号电压。另外,已知使对公用电极以及段电极施加的电压的电平以多个阶段变化的1/S偏置驱动方式。作为与通过这样的驱动方式驱动液晶面板的液晶驱动电路有关的技术,例如已知以下的技术。例如,在专利文献1中记载了一种液晶驱动电路,其具有:公用信号输出电路,其以规定的顺序,将获取第1电位、第2电位或者中间电位的公用信号向液晶面板的公用电极供给;以及段信号输出电路,其根据公用信号,将获取第1电位、第2电位或者中间电位的段信号向液晶面板的段电极供给。在该液晶驱动电路中,段信号输出电路在切换段信号的电位的情况下,仅在第1期间使段信号的阻抗增加。专利文献1:日本特开2013-41029号公报在以1/S偏置驱动对液晶面板进行驱动的情况下,施加于公用电极的公用电压以及施加于段电极的段电压的电压电平以(S+1)阶段变化。因此,以1/S偏置驱动对液晶面板进行驱动的液晶驱动电路在输出用于生成公用电压以及段电压的电源电压的电源部,使输出电压的电压电平适当变化。另一方面,已知在液晶面板中,若在施加于液晶元件的电场的方向上产生偏差,则因电气分解等的作用而液晶像素劣化。因此,在液晶驱动电路中,进行在1帧期间的前半期间和后半期间,维持像素的点亮状态并使施加于公用电极的电压和施加于段电极的电压的大小关系反转,/>以使得在施加于液晶元件的电场的方向上不产生偏差的帧反转。以1/S偏置驱动方式对液晶面板进行驱动的液晶驱动电路的电源部在帧反转时切换输出电压的电压电平。电源部中的输出电压的切换例如使用设置于各个具有相互不同的电压电平的电源线与输出端之间的多个开关进行,但是在产生了该多个开关同时成为接通状态的期间的情况下,在该电源线间流动贯通电流。其结果是,有对公用电压以及段电压的电压电平造成扰动、在液晶面板产生闪烁等异常显示之虞。因此,为了防止上述的贯通电流的产生,使用在使与一方的电源线连接的开关成为断开状态之后、使与另一方的电源线连接的开关成为接通状态的时机调整电路。然而,伴随着近年来的对半导体装置的低电压化的要求,通过时机调整电路来完全防止上述的贯通电流的产生变得困难。即,在供给至半导体装置的电源电压低下的情况下,产生由形成于该半导体装置的电路的转换速率、布线长度以及电容负载等引起的延迟时间变显著、时机调整电路不能适当地发挥作用、或者因在时机调整电路的后段产生的延迟时间的影响而电路在所意图的时机不动作等现象。也考虑使用电路模拟来进行考虑了低电压时的延迟时间的影响的电路设计这样的对应,但低电压区域(例如1V以下)中的电路模拟的精度低,电路设计的验证作业需要庞大的工时以及成本。像这样,伴随着半导体装置的低电压化,在液晶驱动电路中防止贯通电流的产生变得困难,需要抑制由贯通电流引起的液晶面板中的异常显示的产生的新的技术。
技术实现思路
本专利技术是鉴于上述的点而完成的,其目的在于提供一种能够抑制由贯通电流引起的异常显示的产生的半导体装置以及半导体装置的控制方法。本专利技术所涉及的半导体装置包括:第1电源部,其具有输出相互不同的电压电平的电压的第1电源输出端以及第2电源输出端,根据第1信号的信号电平的切换使从上述第1电源输出端以及上述第2电源输出
端的各个输出的电压的电平分别变化;第1输出部,其具有设置于上述第1电源输出端与第1电压输出端子之间的第1输出级开关以及设置于上述第2电源输出端与上述第1电压输出端子之间的第2输出级开关;以及控制部,其进行上述第1输出级开关以及上述第2输出级开关的接通断开控制,以使得上述第1输出级开关以及上述第2输出级开关这双方在包括上述第1信号的信号电平的切换时间的规定期间为断开状态。本专利技术所涉及的半导体装置的控制方法是包括电源部以及输出部的半导体装置的控制方法,上述电源部具有输出相互不同的电压电平的电压的第1电源输出端以及第2电源输出端,并根据第1信号的信号电平的切换使从上述第1电源输出端以及上述第2电源输出端输出的电压的电平分别变化,上述输出部具有设置于上述第1电源输出端与电压输出端子之间的第1输出级开关以及设置于上述第2电源输出端与上述电压输出端子之间的第2输出级开关,在该控制方法中包括:控制上述第1输出级开关以及上述第2输出级开关的接通断开,以使得上述第1输出级开关以及上述第2输出级开关这双方在包括上述第1信号的信号电平的切换时间的规定期间为断开状态。根据本专利技术,能够提供能够抑制由贯通电流引起的异常显示的产生的半导体装置以及半导体装置的控制方法。附图说明图1是表示本专利技术的实施方式所涉及的构成液晶驱动电路的半导体装置的构成的图。图2是表示由本专利技术的实施方式所涉及的半导体装置驱动的液晶面板的构成的图。图3A是表示本专利技术的实施方式所涉及的公用电源部的构成的图。图3B是表示本专利技术的实施方式所涉及的段电源部的构成的图。图4是表示本专利技术的实施方式所涉及的公用电压输出部的构成的图。图5是表示本专利技术的实施方式所涉及的段电压输出部的构成的图。图6是表示本专利技术的实施方式所涉及的半导体装置的动作的时间图。图7是表示本专利技术的实施方式所涉及的半导体装置的帧反转时以及帧切换时的动作的时间图。图8是表示由贯通电流造成的影响的图。附图标记说明:1…半导体装置;10…控制部;11…第1信号生成部;12…第2信号生成部;21…公用电源部;22…段电源部;31…公用电压输出部;32…段电压输出部;203、233…时机调整电路;211~214…P-MOS晶体管;241、242、251、252…输出端;310…公用电压输出端子;320…段电压输出端子;300PC、301PC、302PC…P-MOS晶体管;300NC、301NC、302NC…N-MOS晶体管;300PS、301PS、349PS…P-MOS晶体管;300NS、301NS、349NC…N-MOS晶体管;pol_c…公用反转信号;pol_s…段反转信号;SCOM[0]_1、SCOM[0]_2、SCOM[1]_1、SCOM[1]_2、SCOM[2]_1、SCOM[2]_2…公用控制信号;SSEG[0]_1、SSEG[0]_2、SSEG[1]_1、SSEG[1]_2、SSEG[49]_1、SSEG[49]_2…段控制信号。具体实施方式以下,参照附图对本专利技术的实施方式的一个例子进行说明。其中,在各附图中,对相同或者对应的构成要素以及部分赋予相同的参照标记。图1是表示本专利技术的实施方式所涉及的搭载液晶驱动电路的半导体装置1的构成的框图。图2是表示由半导体装置1驱动的液晶面板500的构成的一个例子的图。液晶面板500具有格子状地配置的多个段电极501以及多个公用电极502,在段电极501与公用电极502的各交叉部设置有未图示的液晶元件。在图2中,作为一个例子,例示了具有50根段电极501和3根公用电极502的液晶面板500。本实施方式所涉及的半导体装置1通过分别对3根公用电极502供给公用电压VCOM0、VCOM1以及本文档来自技高网...

【技术保护点】
一种半导体装置,其中,包括:第1电源部,其具有输出相互不同的电压电平的电压的第1电源输出端以及第2电源输出端,根据第1信号的信号电平的切换使从所述第1电源输出端以及所述第2电源输出端的各个输出的电压的电平分别变化;第1输出部,其具有设置于所述第1电源输出端与第1电压输出端子之间的第1输出级开关、以及设置于所述第2电源输出端与所述第1电压输出端子之间的第2输出级开关;以及控制部,其进行所述第1输出级开关以及所述第2输出级开关的接通断开控制,以使得所述第1输出级开关以及所述第2输出级开关这双方在包括所述第1信号的信号电平的切换时间的规定期间为断开状态。

【技术特征摘要】
2015.03.26 JP 2015-0650161.一种半导体装置,其中,包括:第1电源部,其具有输出相互不同的电压电平的电压的第1电源输出端以及第2电源输出端,根据第1信号的信号电平的切换使从所述第1电源输出端以及所述第2电源输出端的各个输出的电压的电平分别变化;第1输出部,其具有设置于所述第1电源输出端与第1电压输出端子之间的第1输出级开关、以及设置于所述第2电源输出端与所述第1电压输出端子之间的第2输出级开关;以及控制部,其进行所述第1输出级开关以及所述第2输出级开关的接通断开控制,以使得所述第1输出级开关以及所述第2输出级开关这双方在包括所述第1信号的信号电平的切换时间的规定期间为断开状态。2.根据权利要求1所述的半导体装置,其中,所述第1电源部包括:第1电源开关,其设置于产生第1电压的第1电源线与所述第1电源输出端之间;第2电源开关,其设置于产生比所述第1电压小的第2电压的第2电源线与所述第1电源输出端之间;第3电源开关,其设置于产生比所述第2电压小的第3电压的第3电源线与所述第2电源输出端之间;第4电源开关,其设置于产生比所述第3电压小的第4电压的第4电源线与所述第2电源输出端之间;以及切换控制部,其根据所述第1信号的信号电平的切换,将第1电源开关以及所述第2电源开关中的一方切换成断开状态,将另一方切换成接通状态,并且将所述第3电源开关以及所述第4电源开关中的一方切换成断开状态,将另一方切换成接通状态。3.根据权利要求2所述的半导体装置,其中,所述切换控制部包括在不同的时机进行第1电源开关的接通断开的切换和所述第2电源开关的接通断开的切换、在不同的时机进行第3电源开关的接通断开的切换和所述第4电源开关的接通断开的切换的时机调整电路。4.根据权利要求2或3所述的半导体装置,其中,所述第1输出级开关以及所述第2输出级开关这双方为断开状态的所述规定期间包括所述第1至第4电源开关的接通断开的切换的从开始
\t至结束的期间。5.根据权利要求1至4中任意一项所述的半导体装置,其中,所述第1输出级开关以及所述第2输出级开关这双方为断开状态的所述规定期间包括所述第1信号的信号电平的切换时间的前后期间。6.根据权利要求1至5中任意一项所述的半导体装置,其中,所述第1信号是与时钟信号同步的信号,所述第1输出级开关以及所述第2输出级开关这双方与所述时钟信号同步地成为断开状态,所述第1输出级开关以及所述第2输出级开关这双方为断开状态的所述规定期间是与所述时钟信号的周期对应的期间。7.根据权利要求1至6中任意一项所述的半导体装置,其中,所述控制部具有:第1信号生成...

【专利技术属性】
技术研发人员:山下崇
申请(专利权)人:拉碧斯半导体株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1