本发明专利技术提供一种半导体器件及其制造方法,包括提供设置有逻辑电路区域及闪存单元区域的衬底,在衬底上形成逻辑多晶硅层;在逻辑多晶硅层上形成缓冲氧化物层,去除闪存单元区域上的缓冲氧化物层,减薄闪存单元区域上的逻辑多晶硅层厚度,逻辑电路区域上保留有缓冲氧化物层;于闪存单元区域上刻蚀出贯穿逻辑多晶硅层的多个沟槽;在上述形成的结构表面形成多晶硅层,去除逻辑电路区域上方的缓冲氧化物层及多晶硅层。本发明专利技术在逻辑电路区域上仅形成一层逻辑多晶硅层,避免两层多晶硅栅结构之间的界面减弱逻辑电路区域中的器件性能,闪存单元区域上仍为两层多晶硅栅结构,不影响闪存单元的工作,进而可提高嵌入式闪存的工作性能。
【技术实现步骤摘要】
本专利技术涉及半导体制造领域,特别是涉及一种半导体器件及其制造方法。
技术介绍
嵌入式闪存(Embedded Flash)技术将闪存存储器电路嵌入到标准的逻辑或混合电路工艺中,由于高效集成的优势,已被广泛应用到各种消费电子产品、工业应用、个人电脑和有线通讯设备。如图1~图3所示,现有技术中的构成存储器电路的闪存单元通常是两层多晶硅栅结构,其制造方法如下:如图1所示,提供一包括逻辑电路区域111及闪存单元区域112的衬底,所述衬底还包括设置于所述闪存单元区域上的浮栅层113以及设置于所述浮栅层113上的氧化物-氮化物-氧化物介质层(ONO,Oxide Nitride Oxide)114;在所述衬底上沉积第一多晶硅层12。如图2所示,在所述第一多晶硅层12上涂光刻胶13,然后在所述闪存单元区域112上刻蚀出贯穿所述第一多晶硅层12及所述氧化物-氮化物-氧化物介质层114的沟槽。如图3所示,去除所述光刻胶层13,在所述第一多晶硅层12及所述沟槽内沉积第二多晶硅层14,以此形成两层多晶硅栅结构。上述两层多晶硅栅结构之间会形成一个界面,如图3所示,所述界面位于所述第一多晶硅层12及所述第二多晶硅层14之间,该界面会使所述逻辑电路区域111中的器件性能减弱,影响逻辑电路工作,因此如何使两层多晶硅栅结构之间的界面不影响逻辑或混合电路中器件的性能进而提高嵌入式闪存的性能已成为本领域技术人员亟待解决的问题之一。
技术实现思路
鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种半导体器件及其制造方法,用于解决现有技术中两层多晶硅栅结构之间的界面使逻辑电路区域中的器件性能减弱,进而影响逻辑电路工作的问题。为实现上述目的及其他相关目的,本专利技术提供一种半导体器件的制造方法,所述半导体器件的制造方法至少包括:步骤一:提供一衬底,所述衬底包括逻辑电路区域及闪存单元区域,在所述衬底上形成
逻辑多晶硅层;步骤二:在所述逻辑多晶硅层上形成缓冲氧化物层,去除所述闪存单元区域上的缓冲氧化物层,减薄所述闪存单元区域上的逻辑多晶硅层厚度,所述逻辑电路区域上保留有缓冲氧化物层;步骤三:于所述闪存单元区域上刻蚀出贯穿所述逻辑多晶硅层的多个沟槽;步骤四:在步骤三形成的结构表面形成多晶硅层,去除所述逻辑电路区域上方的缓冲氧化物层及多晶硅层。优选地,步骤一中提供的衬底的闪存单元区域上还设置有浮栅层及位于所述浮栅层上方的氧化物-氮化物-氧化物介质层。更优选地,步骤三中,多个沟槽贯穿所述浮栅层上方的氧化物-氮化物-氧化物介质层。优选地,步骤二采用湿法刻蚀去除所述闪存单元区域上的缓冲氧化物层。优选地,步骤二采用研磨的方式减薄所述闪存单元区域上的逻辑多晶硅层。优选地,所述闪存单元区域上的逻辑多晶硅层厚度减薄至300埃~500埃。优选地,步骤四采用干法刻蚀去除所述逻辑电路区域上方的缓冲氧化物层及多晶硅层。为实现上述目的及其他相关目的,本专利技术提供一种半导体器件,所述半导体器件至少包括:位于衬底上的逻辑电路区域及闪存单元区域,逻辑多晶硅层设置于所述逻辑电路区域及所述闪存单元区域上,所述闪存单元区域上方的逻辑多晶硅层上设置有多晶硅层。优选地,所述闪存单元区域与所述逻辑多晶硅层之间还设置有浮栅层及氧化物-氮化物-氧化物介质层,所述氧化物-氮化物-氧化物介质层位于所述浮栅层上。如上所述,本专利技术的半导体器件及其制造方法,具有以下有益效果:本专利技术的半导体器件及其制造方法采用新的制造方法在逻辑电路区域上仅形成一层逻辑多晶硅层,避免两层多晶硅栅结构之间的界面减弱逻辑电路区域中的器件性能,进而提高嵌入式闪存的工作性能。附图说明图1~图3显示为现有技术中的嵌入式闪存多晶硅栅结构制造方法各步骤所呈现的横截面示意图。图4显示为本专利技术的半导体器件的制造方法流程示意图。图5~图11显示为本专利技术的半导体器件的制造方法各步骤所呈现的横截面示意图。图12显示为本专利技术的半导体器件的结构示意图。元件标号说明111 逻辑电路区域112 闪存单元区域113 浮栅层114 氧化物-氮化物-氧化物介质层12 第一多晶硅层13 光刻胶14 第二多晶硅层2 半导体器件211 逻辑电路区域212 闪存单元区域213 浮栅层214 氧化物-氮化物-氧化物介质层22 逻辑多晶硅层23 缓冲氧化物层24 第一光刻胶层25 第二光刻胶层26 多晶硅层27 第三光刻胶层S1~S4 步骤一~步骤四具体实施方式以下通过特定的具体实例说明本专利技术的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本专利技术的其他优点与功效。本专利技术还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本专利技术的精神下进行各种修饰或改变。请参阅图4~图12。需要说明的是,本实施例中所提供的图示仅以示意方式说明本专利技术的基本构想,遂图式中仅显示与本专利技术中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。如图4~图12所示,本专利技术提供一种半导体器件的制造方法,所述半导体器件的制造方法至少包括:步骤一S1:提供一衬底,所述衬底包括逻辑电路区域21及闪存单元区域22,在所述衬底上形成逻辑多晶硅层22。具体地,如图5所示,所述衬底至少包括逻辑电路区域211及闪存单元区域212,所述逻辑电路区域211与所述闪存单元区域212处于同一衬底上,所述逻辑电路区域211位于所述闪存单元区域212的左侧。所述闪存单元区域212上设置有浮栅层213及位于所述浮栅层213上方的氧化物-氮化物-氧化物介质层214。在本实施例中,所述逻辑多晶硅层22通过如化学气相沉积或热氧化等方法制备于所述逻辑电路区域211表面及所述闪存单元区域212上的氧化物-氮化物-氧化物介质层214表面,所述逻辑多晶硅层22的厚度设定为1000埃。步骤二S2:在所述逻辑多晶硅层22上形成缓冲氧化物层23,去除所述闪存单元区域上的缓冲氧化物层,减薄所述闪存单元区域上的逻辑多晶硅层厚度,所述逻辑电路区域上保留有缓冲氧化物层。具体地,如图6所示,所述缓冲氧化物层23通过如化学气相沉积或热氧化等方法制备于所述逻辑多晶硅层22表面。如图7所示,在本实施例中,在所述缓冲氧化物层23表面通过旋涂或喷涂形成第一光刻胶层24,并曝光;然后采用湿法刻蚀去除所述闪存单元区域212上的光刻胶层及缓冲氧化物层。如图8所示,在本实施例中,通过研磨的方式将所述闪存单元区域212上的逻辑多晶硅层22减薄,所述闪存单元区域212上的逻辑多晶硅层22的厚度设置在300埃~500埃。所本文档来自技高网...
【技术保护点】
一种半导体器件的制造方法,其特征在于,所述半导体器件的制造方法至少包括:步骤一:提供一衬底,所述衬底包括逻辑电路区域及闪存单元区域,在所述衬底上形成逻辑多晶硅层;步骤二:在所述逻辑多晶硅层上形成缓冲氧化物层,去除所述闪存单元区域上的缓冲氧化物层,减薄所述闪存单元区域上的逻辑多晶硅层厚度,所述逻辑电路区域上保留有缓冲氧化物层;步骤三:于所述闪存单元区域上刻蚀出贯穿所述逻辑多晶硅层的多个沟槽;步骤四:在步骤三形成的结构表面形成多晶硅层,去除所述逻辑电路区域上方的缓冲氧化物层及多晶硅层。
【技术特征摘要】
1.一种半导体器件的制造方法,其特征在于,所述半导体器件的制造方法至少包括:步骤一:提供一衬底,所述衬底包括逻辑电路区域及闪存单元区域,在所述衬底上形成逻辑多晶硅层;步骤二:在所述逻辑多晶硅层上形成缓冲氧化物层,去除所述闪存单元区域上的缓冲氧化物层,减薄所述闪存单元区域上的逻辑多晶硅层厚度,所述逻辑电路区域上保留有缓冲氧化物层;步骤三:于所述闪存单元区域上刻蚀出贯穿所述逻辑多晶硅层的多个沟槽;步骤四:在步骤三形成的结构表面形成多晶硅层,去除所述逻辑电路区域上方的缓冲氧化物层及多晶硅层。2.根据权利要求1所述的半导体器件的制造方法,其特征在于:步骤一中提供的衬底的闪存单元区域上还设置有浮栅层及位于所述浮栅层上方的氧化物-氮化物-氧化物介质层。3.根据权利要求2所述的半导体器件的制造方法,其特征在于:步骤三中,多个沟槽贯穿所述浮栅层上方的氧化物-氮化物-氧化物介质层。4.根据权利要求1所述的半导体器件的制造方法...
【专利技术属性】
技术研发人员:陈建奇,
申请(专利权)人:中芯国际集成电路制造上海有限公司,
类型:发明
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。