像素驱动电路及其驱动方法、阵列基板、显示装置制造方法及图纸

技术编号:13739779 阅读:68 留言:0更新日期:2016-09-22 15:59
本发明专利技术公开一种像素驱动电路及其驱动方法、阵列基板、显示装置,涉及显示技术领域,为解决驱动开关管的栅极长期处于高电压下工作所导致的驱动开关管出现阈值电压漂移的问题。所述像素驱动电路包括:漂移抑制单元、数据写入单元、补偿单元和工作单元;其中,漂移抑制单元接收基准控制信号和基准信号,漂移抑制单元用于在漂移抑制时段和重置时段,在基准控制信号的控制下将基准信号输出给补偿单元;在漂移抑制时段,基准信号的电位小于0。本发明专利技术提供的像素驱动电路用于驱动工作单元工作。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种像素驱动电路及其驱动方法、阵列基板、显示装置
技术介绍
有机发光二极管(Organic Light-Emitting Diode,以下简称OLED)显示装置具有自发光、反应速度快、对比度高、视角广等诸多优点,是目前受到广泛关注的一种显示装置。OLED显示装置包括矩阵式排布的多个像素,驱动和控制每个像素进行灰阶的显示依赖于像素内部的像素驱动电路。传统的像素驱动电路中,一般通过驱动开关管驱动像素中对应的OLED,来实现OLED显示装置的画面显示;这种驱动开关管在工作过程中,其栅极会长期在高偏压下工作,而这种长时间的高偏压作用会使得驱动开关管的化学特性不稳定,容易导致驱动开关管出现阈值电压漂移的现象,影响正常扫描信号的输出。
技术实现思路
本专利技术的目的在于提供一种像素驱动电路及其驱动方法、阵列基板、显示装置,用于解决驱动开关管的栅极长期处于高电压下工作所导致的驱动开关管出现阈值电压漂移的问题。为了实现上述目的,本专利技术提供如下技术方案:本专利技术的第一方面提供一种像素驱动电路,所述像素驱动电路的一个驱动周期包括:漂移抑制时段、重置时段、补偿时段、数据写入时段和工作时段,所述像素驱动电路包括:漂移抑制单元,所述漂移抑制单元接收基准控制信号和基准信号,所述漂移抑制单元用于:在所述漂移抑制时段和所述重置时段,在所述基准控制信号的控制下将所述基准信号输出;在所述漂移抑制时段,所述基准信号的
电位小于0;数据写入单元,所述数据写入单元接收栅极控制信号、数据信号和电源电压信号,所述数据信号的电位为数据电位,所述数据写入单元用于:在所述补偿时段和所述数据写入时段,在所述栅极控制信号和电源电压信号的控制下将所述数据信号输出;与所述漂移抑制单元连接且与所述数据写入单元连接的补偿单元,所述补偿单元还与输出节点连接,所述补偿单元接收电源电压信号;所述补偿单元用于:在所述重置时段,利用所述基准信号和处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;在所述补偿时段,利用所述数据信号和处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;在所述数据写入时段,利用所述数据信号和处于浮空状态的电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;在所述工作时段,在处于高电位的电源电压信号的作用下,生成一驱动信号并输出至所述输出节点;与所述输出节点连接的工作单元,所述工作单元还与电源负极连接,所述工作单元用于:在所述工作时段,在所述驱动信号的驱动下工作。基于上述像素驱动电路的技术方案,本专利技术的第二方面提供一种像素驱动电路的驱动方法,上述像素驱动电路包括:漂移抑制单元、数据写入单元、补偿单元和工作单元,其中所述补偿单元和所述工作单元的公共端为输出节点,所述驱动方法包括多个驱动周期,每个所述驱动周期包括:漂移抑制时段,向所述漂移抑制单元输入基准控制信号和基准信号,使所述漂移抑制单元在所述基准控制信号的控制下,将电位小于0的所述基准信号输出至所述补偿单元;重置时段,向所述漂移抑制单元输入基准控制信号和基准信号,使所述漂移抑制单元在所述基准控制信号的控制下,将所述基准信号输出至所述补偿单元,使所述补偿单元处于工作状态;并向所述补偿单元输入处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;补偿时段,向所述数据写入单元输入栅极控制信号、数据信号和处于高电位的电源电压信号,使所述数据写入单元在所述栅极控制信号和处于高电位的电源电压信号的控制下,将所述数据信号输出至所述补偿单元;并向所述补偿单元输入处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;数据写入时段,向所述数据写入单元输入栅极控制信号、数据信号和处于高电位的电源电压信号,使所述数据写入单元在所述栅极控制信号和处于高电位的电源电压信号的控制下,将所述数据信号输出至所述补偿单元;并使所述补偿单元利用处于浮空状态的所述电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;工作时段,向所述补偿单元输入处于高电位的电源电压信号,使所述补偿单元在所述处于高电位的电源电压信号的作用下生成一驱动信号,利用所述驱动信号驱动所述工作单元工作。基于上述像素驱动电路的技术方案,本专利技术的第三方面提供一种阵列基板,所述阵列基板包括上述像素驱动电路。基于上述阵列基板的技术方案,本专利技术的第四方面提供一种显示装置,所述显示装置包括上述阵列基板。本专利技术提供的像素驱动电路中,在漂移抑制时段,漂移抑制单元能够在基准控制信号的控制下将电位小于0的基准信号输出给补偿单元,将补偿单元中的驱动开关管的栅极电位变为负电位;在驱动开关管的栅极电位为负电位的情况下,驱动开关管的阈值电压向负向漂移,而阈值电压向负向漂移时,其漂移程度要远小于阈值电压向正向漂移的程度;这样在每个驱动周期内,驱动开关管的栅极电位能够在负电位和正电位(高电位)之间交替变换,很好的避免了由于补偿单元中驱动开关管的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本专利技术的一部
分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1为本专利技术实施例提供的像素驱动电路的结构示意图;图2为本专利技术实施例提供的像素驱动电路的控制时序图。附图标记:1-漂移抑制单元; 2-数据写入单元; 3-补偿单元;4-工作单元; 5-电源单元; p1-漂移抑制时段;p2-重置时段; p3-补偿时段; p4-数据写入时段;p5-工作时段; T1-第一开关管; T2-第二开关管;T3-第三开关管; T4-第四开关管; Td-驱动开关管;C1-第一电容; C2-第二电容; D-发光器件;G1-基准控制信号; G3-栅极控制信号; G4-电源控制信号;Data-数据信号; VDD-电源电压信号; ELVSS-电源负极;N_1-输入节点; pos-输出节点; VSTRESS-基准信号。具体实施方式为了进一步说明本专利技术实施例提供的像素驱动电路及其驱动方法、阵列基板、显示装置,下面结合说明书附图进行详细描述。请参阅图1,本专利技术实施例提供的像素驱动电路的一个驱动周期包括:漂移抑制时段p1、重置时段p2、补偿时段p3、数据写入时段p4和工作时段p5;像素驱动电路包括:漂移抑制单元1、数据写入单元2、补偿单元3和工作单元4;其中,漂移抑制单元1接收基准控制信号G1和基准信号VSTRESS,漂移抑制单元1用于在漂移抑制时段p1和重置时段p2,在基准控制信号G1的控制下将基准信号VSTRESS输出;而且在漂移抑制时段p1,基准信号VSTRESS的电位小于0;在补偿时段p3、数据写入时段p4和工作时段p5,漂移抑制单元1均没有信号输出。数据写入单元2接收栅极控制信号G3、数据信号Data本文档来自技高网
...

【技术保护点】
一种像素驱动电路,其特征在于,所述像素驱动电路的一个驱动周期包括:漂移抑制时段、重置时段、补偿时段、数据写入时段和工作时段,所述像素驱动电路包括:漂移抑制单元,所述漂移抑制单元接收基准控制信号和基准信号,所述漂移抑制单元用于:在所述漂移抑制时段和所述重置时段,在所述基准控制信号的控制下将所述基准信号输出;在所述漂移抑制时段,所述基准信号的电位小于0;数据写入单元,所述数据写入单元接收栅极控制信号、数据信号和电源电压信号,所述数据信号的电位为数据电位,所述数据写入单元用于:在所述补偿时段和所述数据写入时段,在所述栅极控制信号和电源电压信号的控制下将所述数据信号输出;与所述漂移抑制单元连接且与所述数据写入单元连接的补偿单元,所述补偿单元还与输出节点连接,所述补偿单元接收电源电压信号;所述补偿单元用于:在所述重置时段,利用所述基准信号和处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;在所述补偿时段,利用所述数据信号和处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;在所述数据写入时段,利用所述数据信号和处于浮空状态的电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;在所述工作时段,在处于高电位的电源电压信号的作用下,生成一驱动信号并输出至所述输出节点;与所述输出节点连接的工作单元,所述工作单元还与电源负极连接,所述工作单元用于:在所述工作时段,在所述驱动信号的驱动下工作。...

【技术特征摘要】
1.一种像素驱动电路,其特征在于,所述像素驱动电路的一个驱动周期包括:漂移抑制时段、重置时段、补偿时段、数据写入时段和工作时段,所述像素驱动电路包括:漂移抑制单元,所述漂移抑制单元接收基准控制信号和基准信号,所述漂移抑制单元用于:在所述漂移抑制时段和所述重置时段,在所述基准控制信号的控制下将所述基准信号输出;在所述漂移抑制时段,所述基准信号的电位小于0;数据写入单元,所述数据写入单元接收栅极控制信号、数据信号和电源电压信号,所述数据信号的电位为数据电位,所述数据写入单元用于:在所述补偿时段和所述数据写入时段,在所述栅极控制信号和电源电压信号的控制下将所述数据信号输出;与所述漂移抑制单元连接且与所述数据写入单元连接的补偿单元,所述补偿单元还与输出节点连接,所述补偿单元接收电源电压信号;所述补偿单元用于:在所述重置时段,利用所述基准信号和处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;在所述补偿时段,利用所述数据信号和处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;在所述数据写入时段,利用所述数据信号和处于浮空状态的电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;在所述工作时段,在处于高电位的电源电压信号的作用下,生成一驱动信号并输出至所述输出节点;与所述输出节点连接的工作单元,所述工作单元还与电源负极连接,所述工作单元用于:在所述工作时段,在所述驱动信号的驱动下工作。2.根据权利要求1所述的像素驱动电路,其特征在于,所述漂移抑制单元包括第一开关管,所述第一开关管的控制端接收所述基准控制信号,所述第一开关管的输入端接收所述基准信号,所述第一开关管的输出端连接所述补偿单元。3.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入单元包括第二开关管和第三开关管;其中,所述第二开关管的控制端接收电源电压信号,所述第二开关管的输入端连接所述第三开关管的输出端,所述第二开关管的输出端连接所述补偿单元;所述第三开关管的控制端接收所述栅极控制信号,所述第三开关管的输入端接收所述数据信号。4.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿单元包括:驱动开关管,所述驱动开关管的控制端连接所述漂移抑制单元且连接所述数据写入单元,所述驱动开关管的输入端接收所述电源电压信号,所述驱动开关管的输出端连接所述输出节点;第一电容,所述第一电容的第一端连接所述驱动开关管的控制端,所述第一电容的第二端连接所述驱动开关管的输出端。5.根据权利要求1所述的像素驱动电路,其特征在于,所述工作单元包括:发光器件,所述发光器件的阳极连接所述输出节点,所述发光器件的阴极连接所述电源负极,所述发光器件用于在所述驱动信号的驱动下发光;第二电容,所述第二电容的第一端连接所述发光器件的阳极,所述第二电容的第二端连接所述发光器件的阴极。6.根据权利要求1~5中任一项所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:与所述补偿单元连接的电源单元,所述电源单元接收电源控制信号和所述电源电压信号;所述电源单元用于:在所...

【专利技术属性】
技术研发人员:张杨刘金良
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1