一种低功耗便携式TD-LTE应急通信系统技术方案

技术编号:13715551 阅读:127 留言:0更新日期:2016-09-17 03:23
本实用新型专利技术实施例提供一种低功耗便携式TD‑LTE应急通信系统,包括基带处理单元和射频处理单元,所述基带处理单元包括主基带芯片,所述主基带芯片为高集成度片上系统;所述射频处理单元由高集成度FPGA基带处理装置、高集成度射频收发装置和天线构成,所述高集成度FPGA基带处理装置与所述高集成度射频收发装置相连,所述高集成度射频收发装置与所述天线相连;所述基带处理单元还包括第一接口,所述第一接口与所述高集成度片上系统连接;所述射频处理单元还包括第二接口,所述第二接口与所述高集成度FPGA基带处理装置连接;所述第一接口和所述第二接口通过低电压差分信号连接。采用本方案可以在基站小型化、便携化的同时可以满足信号发射要求。

【技术实现步骤摘要】

本申请涉及通信
,特别涉及一种低功耗便携式TD-LTE应急通信系统
技术介绍
随着公网运营商4G技术应用的成熟,大部分专网厂家开始把4G技术应用于专网系统,专网的基站已逐步考虑使用公网基站。但是目前的公网基站在专网使用过程中有一定的问题。第一是采用4G宏站,目前的4G宏站具有体积和功耗过大的缺点,这些不能满足专网某些便携式要求;第二是采用小基站,小基站虽然体积较小,但是由于其信号本身特性导致了在专网大功率发射的时候信号杂散太大而无法满足发射要求。所以目前的技术无论是采用4G宏站还是小基站都存在一些问题。4G技术专网便携式问题亟待解决。
技术实现思路
有鉴于此,本技术实施例的主要目的在于提供一种低功耗便携式TD-LTE应急通信系统,可以在基站小型化、便携化的同时可以满足信号发射要求。本技术实施例是这样实现的,一种低功耗便携式TD-LTE应急通信系统,包括基带处理单元和射频处理单元,所述基带处理单元包括主基带芯片,所述主基带芯片为高集成度片上系统;所述射频处理单元由高集成度FPGA基带处理装置、高集成度射频收发装置和天线构成,所述高集成度FPGA基带处理装置与所述高集成度射频收发装置相连,所述高集成度射频收发装置与所述
天线相连;所述基带处理单元还包括第一接口,所述第一接口与所述高集成度片上系统连接;所述射频处理单元还包括第二接口,所述第二接口与所述高集成度FPGA基带处理装置连接;所述第一接口和所述第二接口通过低电压差分信号连接。进一步地,所述射频处理单元还包括:外围最小系统电路、第一时钟网络、第一电源网络;所述外围最小系统电路,用于从千兆以太网获取基带数据和射频监控信息,并对所述基带数据进行调制解调,然后将调制解调后的数据和所述射频监控信息发送至所述第一接口;所述第一电源网络,用于为所述基带处理单元提供电源;所述第一时钟网络,用于系统时钟同源同步。进一步地,所述射频处理单元还包括:监控装置、第二时钟网络、第二电源网络;所述监控装置用于解析第一接口和第二接口传输的监控信息;所述第二时钟网络,用于以所述第一时钟网络为参考,与所述基带处理单元的时钟同步,并为所述射频处理单元提供工作时钟和射频参考时钟;所述第二电源网络,用于为所述射频处理单元提供电源。进一步地,所述高集成度片上系统为T2K芯片。进一步地,所述高集成度射频收发装置为ADI9363芯片。根据上述技术方案,本技术实施例具有如下效果:本系统采用SOC+FPGA+ADI9363高集成度系统设计方案,射频单元和不同的SOC基带处理单元的灵活组合,由于采用高集成度芯片,与宏站用分立器件来搭的基站对比在成本和体积上有很大的优势;由于采用高集成度FPGA,相对于4G传统小基站的方案来说它可以对信号削峰从而达到低峰均比以此达到发射杂散低的要求。附图说明通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:图1示出了本申请提供的一种低功耗便携式TD-LTE应急通信系统一种实施例的结构框图;图2示出本申请提供的应急通信系统中下行信号处理流程图;图3示出本申请提供的应急通信系统中上行信号处理流程图。具体实施方式下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关技术,而非对该技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与有关技术相关的部分。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。如图1所示,为本技术实施例提供的一种低功耗便携式TD-LTE应急通信系统,包括基带处理单元10和射频处理单元20,所述基带处理单元10包括主基带芯片101,所述主基带芯片为高集成度片上系统;所述射频处理单元由高集成度FPGA基带处理装置201、高集成度射频收发装置202和天线203构成,所述高集成度FPGA基带处理装置201与所述高集成度射频收发装置202相连,所述高集成度射频收发装置202与所述天线203相连;所述基带处理单元10还包括第一接口102,所述第一接口102与所述高集成度片上系统101连接;所述射频处理单元20还包括第二接口204,所述第二接口与所述高集成度FPGA基带处理装置连接;所述第一接口102和所述第二接口204通过低电压差分信号连接。具体来说,本方案采用SOC+FPGA+射频收发装置高集成度系统设计方案,射频处理单元和不同的SOC基带处理单元可以灵活组合。本技术实施例中的基带处理单元10和射频处理单元20通过接口连接。其中基带处理单元有主基带芯片T2K、基带芯片外围最小系统电路、第一时钟网络103、第一电源网络、第一接口102组成;其中基带最小系统电路从千兆以太网获取基带数据和射频监控信息,基带最小系统电路将基带数据进行调制解调,然后将调制解调后的数据和监控信息送至与射频处理单元的第一接口102,这个接口遵循基带处理单元和射频处理单元的通信接口时序和通信协议,通过低压差分信号LVDS与射频处理单元20的第二接口204连接。基带处理单元10的第一电源网络为基带板提供各种电源;第一时钟网络103给基带板提供工作时钟和接口时钟,同时还有提供射频处理单元10提供时钟,保证整个系统时钟同源同步。射频处理单元20由监控装置205、第二时钟网络206、第二电源网络、高集成度FPGA基带处理装置201、高集成度射频收发装置202和第二接口204部分组成。监控装置204负责解析基带处理单元10与射频处理单元20直接接口传输的监控信息;第二时钟网络206完成以基带处理单元10提供的时钟为参考,与基带处理单元10的时钟同步,并为射频处理单元20提供工作时钟和射频参考时钟;高集成度FPGA基带处理装置201完成基带数据上下变频和上下变频滤波功能,然后完成基带数据的削峰功能。本技术实施例优选提供的所述高集成度片上系统为T2K芯片。本技术实施例优选提供的所述高集成度射频收发装置为ADI9363芯片。下面按照信号流向,对本系统的信号流程进行说明,如图2所示,为信号下行通道,小基站通过千兆以太网收到下行信号,完成网络数据接收和解包,得到需要发射的基带数据;对基带数据进行调制解调;然后送给射频处理单元进行上变频;在进行下行基带削峰;最后进行射频发射。上行信号处理流程如图3所示,接收到上行射频信号,首先进行射频下变频,然后进行基带的解调,解出基带信号,再将基带数据进行封包,通过网口发送给核心网。以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的技术范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离所述技术构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。本文档来自技高网...

【技术保护点】
一种低功耗便携式TD‑LTE应急通信系统,其特征在于,包括基带处理单元和射频处理单元,所述基带处理单元包括主基带芯片,所述主基带芯片为高集成度片上系统;所述射频处理单元由高集成度FPGA基带处理装置、高集成度射频收发装置和天线构成,所述高集成度FPGA基带处理装置与所述高集成度射频收发装置相连,所述高集成度射频收发装置与所述天线相连;所述基带处理单元还包括第一接口,所述第一接口与所述高集成度片上系统连接;所述射频处理单元还包括第二接口,所述第二接口与所述高集成度FPGA基带处理装置连接;所述第一接口和所述第二接口通过低电压差分信号连接。

【技术特征摘要】
1.一种低功耗便携式TD-LTE应急通信系统,其特征在于,包括基带处理单元和射频处理单元,所述基带处理单元包括主基带芯片,所述主基带芯片为高集成度片上系统;所述射频处理单元由高集成度FPGA基带处理装置、高集成度射频收发装置和天线构成,所述高集成度FPGA基带处理装置与所述高集成度射频收发装置相连,所述高集成度射频收发装置与所述天线相连;所述基带处理单元还包括第一接口,所述第一接口与所述高集成度片上系统连接;所述射频处理单元还包括第二接口,所述第二接口与所述高集成度FPGA基带处理装置连接;所述第一接口和所述第二接口通过低电压差分信号连接。2.根据权利要求1所述的应急通信系统,其特征在于,所述射频处理单元还包括:外围最小系统电路、第一时钟网络、第一电源网络;所述外围最小系统电路,用于从千兆以太网获取基带数据和射频监...

【专利技术属性】
技术研发人员:覃焕勇
申请(专利权)人:广州彩频通信科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1