The invention belongs to the technical field of electronic circuits, in particular to a level shift circuit for dynamic noise immunity. The circuit of the invention, compared to the difference between the traditional level shift circuit mainly, high voltage level shift circuit of traditional high switching speed is difficult to meet the requirements of level displacement circuit of the invention, the PMOS pipe LDMOS pipe provides large charging current, and reduces the load on the pressure drop resistance noise. The invention has the beneficial effects that the circuit can automatically increase the potential change speed of the LMDOS tube and the LD2 drain terminal and the noise immunity of the circuit under the condition of high switching speed.
【技术实现步骤摘要】
本专利技术属于电子电路
,具体的说涉及一种动态抗干扰的电平移位电路。
技术介绍
HVIC的一个特性是内置高电平位移功能,能够将来自微控制器PWM输入直接转换至高边功率器件,但由于电平位移电路对dv/dt噪声敏感(dv/dt是电路能够承受的最大Vs变化率),其开关速度与可靠性之间往往难以取舍。目前,伴随着系统功耗的降低,电路需求的开关速度将会更高,这将会造成恢复电流的增加和dv/dt的升高,电平位移电路面对的可靠性挑战将会更大。一种经典的高压电平位移电路如图1所示,包括2个N型LDMOS管、2个负载电阻、2个齐纳二极管,由于LDMOS耐高压的特性,该电路通过N型高压LDMOS管LD1和LD2及其负载电阻RL进行电平位移,可以弥补通常电平位移电路不耐高压的缺点,并且具有功耗低的优点,尤其针对不同的占空比输入电压都可以有效的实现电平位移。但是由于LDMOS管源漏端寄生电容的存在,必须采用大电流(C*dv/dt)充电才能够使得LDMOS漏端电压跟随快速变化的高端浮动电压VB,而大充电电流在R1和R2上引起过大的压降,从而误触发S-R锁存器。
技术实现思路
本专利技术所要解决的,就是针对现有的电平位移电路存在的缺陷,提出一种自动加快LDMOS漏端电位变化速度且具有良好噪声免疫能力的电平移位电路,其原理框图如图3所示,第三负载电阻R3与电容CLD形成一个延迟充电通路,当高端浮动电源VB由低电位跳至高电位时,会让PMOS的栅极电位变化速度慢于源端电压变化,当高端浮动电源VB变化较快时,就会自动开启PMOS管MP1、MP ...
【技术保护点】
一种动态抗噪声干扰的电平移位电路,该电路由第一LDMOS管LD1、第二LDMOS管LD2、第三LDMOS管LD3、第一PMOS管MP1、第二PMOS管MP2、第一齐纳二极管D1、第二齐纳二极管D2、第三齐纳二极管D3、第一负载电阻R1、第二负载电阻R2和第三负载电阻R3构成;其中,第一LDMOS管LD1的栅极接第一输入信号,其漏极接第一PMOS管MP1的漏极,其源极接地;第一PMOS管MP1的栅极接第三齐纳二极管D3的阳极,其源极接高端浮动电源VB;第三齐纳二极管的阴极接高端浮动电源VB,第三齐纳二极管D3与第三负载电阻R3并联;第一PMOS管MP1的漏极连接第一齐纳二极管D1的阳极,第一齐纳二极管D1的阴极接高端浮动电源VB,第一齐纳二极管D1与第一负载电阻R1并联;第二LDMOS管LD2的栅极接第二输入信号,其漏极接第二PMOS管MP2的漏极,其源极接地;第二PMOS管MP2的栅极接第三齐纳二极管D3的阳极,其源极接高端浮动电源VB;第二PMOS管MP2的漏极连接第二齐纳二极管D2的阳极,第二齐纳二极管D2的阴极接高端浮动电源VB,第二齐纳二极管D2与第二负载电阻R2并联;第三LD ...
【技术特征摘要】
1.一种动态抗噪声干扰的电平移位电路,该电路由第一LDMOS管LD1、第二LDMOS管LD2、
第三LDMOS管LD3、第一PMOS管MP1、第二PMOS管MP2、第一齐纳二极管D1、第二齐纳二极
管D2、第三齐纳二极管D3、第一负载电阻R1、第二负载电阻R2和第三负载电阻R3构成;
其中,第一LDMOS管LD1的栅极接第一输入信号,其漏极接第一PMOS管MP1的漏极,其源极
接地;第一PMOS管MP1的栅极接第三齐纳二极管D3的阳极,其源极接高端浮动电源VB;第
三齐纳二极管的阴极接高端浮动电源VB,第三齐纳二极管D3与第三负载电阻R3并联;第一
PMOS管MP1的漏极连接第一齐纳二极管D1的阳极,第一齐纳二极管D1的阴极接高端浮动电
源VB,第一齐纳二极管D1与第一负载电阻R1并联;第二LDMOS管LD2的栅极接...
【专利技术属性】
技术研发人员:周泽坤,刘力荣,任少东,李晨辰,酒耐霞,辛世杰,姚易寒,方健,张波,
申请(专利权)人:电子科技大学,
类型:发明
国别省市:四川;51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。