本发明专利技术提供一种包括片上时钟控制器的片上系统和具有其的移动装置。一种片上系统(SoC)包括逻辑电路,逻辑电路具有扫描触发器和片上时钟控制器。扫描触发器被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到扫描触发器。
【技术实现步骤摘要】
本专利技术构思的实施例涉及片上系统(SoC),更具体地讲,涉及包括用于控制内部时钟的工作周期以使用无源保持器(passive keeper)驱动扫描触发器的片上时钟控制器的SoC和具有SoC的移动装置。
技术介绍
随着移动装置市场中的竞争日益增加,对移动装置具有低价格、低功耗和高性能的要求迅猛增加。为了满足这些要求,需要减少或消除片上系统(SoC)的设计开销。典型设计开销的示例是测试成本。然而,当不测试SoC时,为了进行批量生产的可靠性验证,会需要更多成本。因此,应该在设计SoC时考虑测试。
技术实现思路
本专利技术构思的实施例提供具有低功耗和高性能的片上系统(SoC)。本专利技术构思的其它实施例提供具有SoC的移动装置。本专利技术构思的技术目的不限于以上公开;基于下面的描述,对于本领域的普通技术人员而言,其它目的会变得清楚。根据本专利技术构思的一方面,一种SoC包括逻辑电路,逻辑电路包括扫描触发器和片上时钟控制器。扫描触发器被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到扫描触发器。片上时钟控制器可控制内部时钟的尚态间隔,使其等于参考时钟的尚态间隔。逻辑电路还可包括至少一个知识产权(IP)模块,在执行扫描测试以检测所述至少一个IP模块中的故障时,扫描触发器可形成扫描链并且通过扫描链接收扫描数据。扫描触发器可执行正常操作达一个时钟,以检测所述至少一个IP模块中的故障。扫描触发器可执行正常操作达两个时钟,以检查所述至少一个IP模块的正常操作速度。扫描触发器可包括:多路复用器,被配置为响应于扫描使能信号,与内部时钟同步地输出扫描数据和正常数据之一;第一锁存器,被配置为使用无源保持器存储扫描数据和正常数据之一;第二锁存器,被配置为使用有源保持器存储从第一锁存器发送的数据。有源保持器可包括背对背反相器。第一锁存器可包括:第一元件,被配置为与内部时钟同步地传递数据;第二元件,被配置为使用无源保持器存储从第一元件发送的数据。内部时钟可具有归零(return-to-zero)形式。扫描触发器可包括:多路复用器,被配置为响应于扫描使能信号,与内部时钟同步地输出扫描数据和正常数据之一;第一锁存器,被配置为使用有源保持器存储扫描数据和正常数据之一;第二锁存器,被配置为使用无源保持器存储从第一锁存器发送的数据。内部时钟可具有归零形式。逻辑电路还可包括被配置为使用无源保持器存储数据的触发器。根据本专利技术构思的另一个方面,一种SoC包括逻辑电路,逻辑电路包括触发器和片上时钟控制器。触发器被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到触发器。片上时钟控制器可控制内部时钟的尚态间隔,使其等于参考时钟的尚态间隔。触发器可包括:第一锁存器,被配置为使用无源保持器存储数据;第二锁存器,被配置为使用有源保持器存储从第一锁存器发送的数据。第一锁存器可包括:第一元件,被配置为与内部时钟同步地传递数据;第二元件,被配置为使用无源保持器存储从第一元件发送的数据。内部时钟可具有归零形式。有源保持器可包括背对背反相器。触发器可包括:第一锁存器,被配置为使用有源保持器存储数据;第二锁存器,被配置为使用无源保持器存储从第一锁存器发送的数据。内部时钟可具有归高(return-to-high)形式。逻辑电路还可包括被配置为使用无源保持器存储数据的扫描触发器。根据本专利技术构思的另一个方面,一种SoC包括逻辑电路,逻辑电路包括时钟门和片上时钟控制器。时钟门被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到时钟门。片上时钟控制器可控制内部时钟的尚态间隔,使其等于参考时钟的尚态间隔。时钟门可包括:锁存器,被配置为使用无源保持器存储时钟使能信号和扫描使能信号之一;与门,被配置为针对存储的信号和内部时钟执行与操作。锁存器可包括:第一元件,被配置为与内部时钟同步地传递数据;第二元件,被配置为使用无源保持器存储从第一元件发送的数据。逻辑电路还可包括被配置为使用无源保持器存储数据的触发器和被配置为使用无源保持器存储数据的扫描触发器。根据本专利技术构思的另一个方面,一种移动装置包括具有至少一个逻辑电路的应用处理器,逻辑电路包括扫描触发器和片上时钟控制器。扫描触发器被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到扫描触发器。片上时钟控制器可控制内部时钟的尚态间隔,使其等于参考时钟的尚态间隔。逻辑电路还可包括至少一个知识产权(IP)模块,在执行扫描测试以检测IP模块中的故障时,扫描触发器可形成扫描链并且通过扫描链接收扫描数据。扫描触发器可执行正常操作达一个时钟,以检测IP模块中的故障。扫描触发器可执行正常操作达两个时钟,以检查IP模块的正常操作速度。扫描触发器可包括:多路复用器,被配置为响应于扫描使能信号,与内部时钟同步地输出扫描数据和正常数据之一;第一锁存器,被配置为使用无源保持器存储扫描数据和正常数据之一;第二锁存器,被配置为使用有源保持器存储从第一锁存器发送的数据。有源保持器可包括背对背反相器。第一锁存器可包括:第一元件,被配置为与内部时钟同步地传递数据;第二元件,被配置为使用无源保持器存储从第一元件发送的数据。内部时钟可具有归零形式。扫描触发器可包括:多路复用器,被配置为响应于扫描使能信号,与内部时钟同步地输出扫描数据和正常数据之一;第一锁存器,被配置为使用有源保持器存储扫描数据和正常数据之一;第二锁存器,被配置为使用无源保持器存储从第一锁存器发送的数据。内部时钟可具有归高形式。根据本专利技术构思的另一个方面,一种同步系统包括具有至少一个逻辑电路、正常触发器、扫描触发器和时钟门的组合电路。正常触发器被配置为响应于时钟使能信号E存储数据输入信号,并且将存储的数据输入信号发送到组合电路。扫描触发器被配置为响应于扫描使能信号SE存储数据输入信号或扫描输入信号,并且将存储的数据输入信号或存储的扫描输入信号发送到组合电路。扫描触发器包括:多路复用器,被配置为响应于扫描使能信号SE选择数据输入信号和扫描输入信号之一;主锁存器,被配置为在使能时钟ECK的控制下,接收并且存储从扫描多路复用器输出的扫描输入信号和数据输入信号之一;从锁存器,被配置为响应于使能时钟ECK,接收并且存储从主锁存器输出的存储的扫描输入信号SI和数据输入信号D之一。时钟门被配置为与时钟信号CK同步地产生使能时钟ECK,以当启用时钟使能信号E时将使能时钟ECK供应到正常触发器并且当启用扫描使能信号SE时将使能时钟ECK供应到扫描触发器。时钟门可包括脉冲锁存器和与门,其中,脉冲锁存器可使用有源保持器存储数据。扫描触发器可被配置为使用无源保持器存储数据输入信号或扫描输入信号数据。当启用扫描使能信号SE时,主锁存器在时钟信号CK处于低态时将接收到的数据发送到从锁存器,从锁存器可在时钟信号CK处于高态时输出存储的数据。【附图说明】通过下面结合附图进行的描述,本文档来自技高网...
【技术保护点】
一种包括逻辑电路的片上系统,其中,逻辑电路包括:扫描触发器,被配置为使用无源保持器存储数据;片上时钟控制器,被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到扫描触发器。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:金珉修,
申请(专利权)人:三星电子株式会社,
类型:发明
国别省市:韩国;KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。