一种改进半导体器件性能波动的方法,包括:生产制造执行系统按照晶圆批次所属工艺流程,派工该批次晶圆到相应机台并执行指定工艺程式;将生产工艺流程中轻掺杂漏离子注入部分优化成自动补偿工艺整合流程,将蚀刻后栅极关键尺寸大小进行分组;针对包含自动补偿工艺整合流程的生产工艺建立栅极蚀刻程式名称列表;按照生产制造执行系统进行栅极蚀刻步骤的派工;在蚀刻机台本身自有系统对该批次晶圆进行自动选片进入反应室之前介入控制程序,实现属于相同批次的全部晶圆都进入相同的蚀刻反应室;在轻掺杂漏极离子注入步骤由生产制造执行系统执行自动补偿工艺整合流程,按照栅极关键尺寸所属分组对应的工艺程式进行轻掺杂漏离子注入。
【技术实现步骤摘要】
本专利技术涉及半导体制造领域,更具体地说,本专利技术涉及一种。
技术介绍
随着短沟器件的栅极的最小关键尺寸越来越小,其性能的波动变化控制更加困难。理论上可以针对栅极关键尺寸的变化微调浅掺杂漏区/环形注入(pocket implant)来控制器件性能变化(正向反馈)。但是这个方法在以晶圆批次为单位进行派工的半导体生产线及其生产制造执行系统的实际生产中很难实现。原因如下:首先,栅极刻蚀机台有多个刻蚀反应室(例如3个),并且彼此间存在不可忽视的偏差。如果按照不同刻蚀反应室的栅极关键尺寸平均值进行浅掺杂漏区/环形注入正向反馈,这种做法是很危险的。其次,由于8寸厂生产系统是基于批次(lot)而不是像12寸长基于晶圆(wafer),针对同一批次中运行了不同的刻蚀反应室的晶片进行分组,并实行与其关键尺寸相应的离子注入在实际生产中可操作性很小。再次,如果栅极刻蚀在单个反应室中进行,虽然可以解决以上问题,但是以损失产能为巨大代价。
技术实现思路
本专利技术所要解决的技术问题是针对现有技术中存在上述缺陷,提供一种能够在保持产能的同时。为了实现上述技术目的,根据本专利技术,提供了一种,包括:第一步骤:对于以晶圆批次为单位进行派工的半导体生产线及其生产制造执行系统,当晶圆批次至特定工艺步骤时,该生产制造执行系统按照该批次所属工艺的工艺流程,派工该批次晶圆到相应的机台并执行指定的工艺程式;第二步骤:对器件有效沟道长度波动控制有更高要求的生产工艺,将该生产工艺流程中轻掺杂漏离子注入部分优化成自动补偿工艺整合流程,该自动补偿工艺整合流程将蚀刻后栅极关键尺寸大小进行分组,并且针对不同组设定相应的轻掺杂漏极离子注入工艺程式;第三步骤:针对包含以上自动补偿工艺整合流程的生产工艺建立栅极蚀刻程式名称列表;第四步骤:对栅极蚀刻程式属于所述栅极蚀刻程式名称列表的一个或者多个晶圆批次,按照所述生产制造执行系统进行栅极蚀刻步骤的派工;第五步骤:在蚀刻机台本身自有系统对该批次晶圆进行自动选片进入反应室之前介入控制程序,该程序控制实现属于相同批次的全部晶圆都进入相同的蚀刻反应室;蚀刻机台的反应室的数量至少为两个,或者更多。第六步骤:在栅极蚀刻完成后量测蚀刻后栅极关键尺寸,在轻掺杂漏极离子注入步骤由所述生产制造执行系统执行自动补偿工艺整合流程,按照其栅极关键尺寸所属分组对应的工艺程式进行相应的轻掺杂漏离子注入。优选地,所述栅极刻蚀反应室用于对晶圆的栅极进行干法刻蚀。优选地,所述半导体器件是其性能对栅极最小关键尺寸波动敏感的短沟道器件。优选地,所述半导体器件是MOS器件或者CMOS器件。优选地,器件有效沟道长度要求严格指的是器件有效沟道长度要求被设定为预定范围。由此,栅极蚀刻程式属于所述栅极蚀刻程式名称列表的晶圆批次(有控制短沟道性能波动的特殊工艺),以及栅极蚀刻程式不属于所述栅极蚀刻程式名称列表的晶圆批次(常规工艺),可以同时派工,使反应室都被利用而不会空闲,所以本专利技术能够在保持产能的同时改进短沟器件性能波动。【附图说明】结合附图,并通过参考下面的详细描述,将会更容易地对本专利技术有更完整的理解并且更容易地理解其伴随的优点和特征,其中:图1示意性地示出了根据本专利技术优选实施例的的流程图。需要说明的是,附图用于说明本专利技术,而非限制本专利技术。注意,表示结构的附图可能并非按比例绘制。并且,附图中,相同或者类似的元件标有相同或者类似的标号。【具体实施方式】为了使本专利技术的内容更加清楚和易懂,下面结合具体实施例和附图对本专利技术的内容进行详细描述。本专利技术针对有需要的特定工艺平台,增加控制程序,控制栅极刻蚀前进入反应室的顺序的派工,使相同批次标识的所有晶片进相同的反应室。同时不影响其他刻蚀反应室的常规使用。图1示意性地示出了根据本专利技术优选实施例的的流程图。例如,本专利技术优选实施例用于改进MOS器件或者CMOS器件的性能波动。而且例如,所述半导体器件可能是其性能对栅极最小关键尺寸波动敏感的短沟道器件。如图1所示,根据本专利技术优选实施例的包括:第一步骤S1:对于以晶圆批次为单位进行派工的半导体生产线及其生产制造执行系统,当晶圆批次至某一工艺步骤(例如某一预定工艺步骤)时,该生产制造执行系统按照该批次所属工艺的工艺流程,派工该批次晶圆到相应的机台并执行指定的工艺程式;第二步骤S2:对器件有效沟道长度波动控制有更高要求(例如,器件有效沟道长度要求被设定为预定范围)的生产工艺,将该生产工艺流程中轻掺杂漏离子注入部分优化成自动补偿工艺整合流程,该自动补偿工艺整合流程将蚀刻后栅极关键尺寸大小进行分组,并且针对不同组设定相应的轻掺杂漏极离子注入工艺程式;第三步骤S3:针对包含以上自动补偿工艺整合流程的生产工艺建立栅极蚀刻程式名称列表;第四步骤S4:对栅极蚀刻程式属于所述栅极蚀刻程式名称列表的一个或者多个晶圆批次,按照所述生产制造执行系统进行栅极蚀刻步骤的派工;第五步骤S5:在蚀刻机台本身自有系统对该批次晶圆进行自动选片进入反应室之前介入自主开发的控制程序,该程序控制实现属于相同批次的全部晶圆都进入相同的蚀刻反应室;第六步骤S6:在栅极蚀刻完成后量测蚀刻后栅极关键尺寸,在轻掺杂漏极离子注入步骤由所述生产制造执行系统执行自动补偿工艺整合流程,按照其栅极关键尺寸所属分组对应的工艺程式进行相应的轻掺杂漏离子注入。由此,由于同一批次的晶圆在同一栅极刻蚀反应室中进行处理,从而实现减少器件有效沟道长度的波动,而且刻蚀机台的所有反应室都被利用而不会空闲,所以本专利技术能够在保持产能的同时改进短沟器件性能波动。此外,需要说明的是,除非特别说明或者指出,否则说明书中的术语“第一”、“第二”、“第三”等描述仅仅用于区分说明书中的各个组件、元素、步骤等,而不是用于表示各个组件、元素、步骤之间的逻辑关系或者顺序关系等。可以理解的是,虽然本专利技术已以较佳实施例披露如上,然而上述实施例并非用以限定本专利技术。对于任何熟悉本领域的技术人员而言,在不脱离本专利技术技术方案范围情况下,都可利用上述揭示的
技术实现思路
对本专利技术技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本专利技术技术方案的内容,依据本专利技术的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本专利技术技术方案保护的范围内。【主权项】1.一种,其特征在于包括: 第一步骤:对于以晶圆批次为单位进行派工的半导体生产线及其生产制造执行系统,当晶圆批次至特定工艺步骤时,该生产制造执行系统按照该批次所属工艺的工艺流程,派工该批次晶圆到相应的机台并执行指定的工艺程式; 第二步骤:对器件有效沟道长度波动控制有更高要求的生产工艺,将该生产工艺流程中轻掺杂漏离子注入部分优化成自动补偿工艺整合流程,该自动补偿工艺整合流程将蚀刻后栅极关键尺寸大小进行分组,并且针对不同组设定相应的轻掺杂漏极离子注入工艺程式; 第三步骤:针对包含以上自动补偿工艺整合流程的生产工艺建立栅极蚀刻程式名称列表; 第四步骤:对栅极蚀刻程式属于所述栅极蚀刻程式名称列表的一个或者多个晶圆批次,按照所述生产制造执行系统进行栅极蚀刻步骤的派工; 第五步骤:在蚀刻机台本身自有系统对该批次晶圆进行自动选片进入反应室之前介入控制程序,该程序控制实现属于相同批次的全部晶圆都进入相同的蚀刻反应室。2.根据权利本文档来自技高网...
【技术保护点】
一种改进半导体器件性能波动的方法,其特征在于包括:第一步骤:对于以晶圆批次为单位进行派工的半导体生产线及其生产制造执行系统,当晶圆批次至特定工艺步骤时,该生产制造执行系统按照该批次所属工艺的工艺流程,派工该批次晶圆到相应的机台并执行指定的工艺程式;第二步骤:对器件有效沟道长度波动控制有更高要求的生产工艺,将该生产工艺流程中轻掺杂漏离子注入部分优化成自动补偿工艺整合流程,该自动补偿工艺整合流程将蚀刻后栅极关键尺寸大小进行分组,并且针对不同组设定相应的轻掺杂漏极离子注入工艺程式;第三步骤:针对包含以上自动补偿工艺整合流程的生产工艺建立栅极蚀刻程式名称列表;第四步骤:对栅极蚀刻程式属于所述栅极蚀刻程式名称列表的一个或者多个晶圆批次,按照所述生产制造执行系统进行栅极蚀刻步骤的派工;第五步骤:在蚀刻机台本身自有系统对该批次晶圆进行自动选片进入反应室之前介入控制程序,该程序控制实现属于相同批次的全部晶圆都进入相同的蚀刻反应室。
【技术特征摘要】
【专利技术属性】
技术研发人员:江红,
申请(专利权)人:上海华虹宏力半导体制造有限公司,
类型:发明
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。