耳机充电电路制造技术

技术编号:13099483 阅读:85 留言:0更新日期:2016-03-31 01:30
本实用新型专利技术提供一种耳机充电电路,包括消音电路和激活电路;其中,激活电路包括NPN晶体管、第一电阻和单片机;NPN晶体管的基极通过第三电阻与单片机的第三输入/输出端相连,NPN晶体管的集电极通过第一电阻与外部电源相连;单片机的第一输入/输出端与耳机母座的检测引脚相连,外部电源通过第五电阻与检测引脚并联;消音电路包括电子开关,单片机的第二输入/输出端通过第四电阻与电子开关的输入端相连,电子开关的公共端与耳机母座的充电引脚相连。利用上述实用新型专利技术,能够在负载所需电流低于充电宝的阀值电流时,通过充电宝继续对负载通电,并消除插拔耳机时的爆音。

【技术实现步骤摘要】

本技术涉及耳机电路
,更为具体地,涉及一种支持充电宝充电并消除耳机插拔爆音的耳机充电电路
技术介绍
目前,常用的USB转3.5mm插头的充电线,大部分是将USB端的4根信号线与3.5mm公头端的4根线直接进行连通,由于充电线是直通的,无其它扩展功能,仅能实现转接作用。但是,由于通用的充电宝设置有固定的阀值电流,当充电电流低于该阀值电流时,充电宝会自动截止电流输出。同时,由于耳机充电线是直通的,无法动作充电电流,当充电负载所需充电电流较小,且低于充电宝的阀值电流时,充电宝就会无法通过充电线给其充电。此外,在插拔耳机时也会存在较大的POP音(爆音),容易造成Driver的损坏。
技术实现思路
鉴于上述问题,本技术的目的是提供一种耳机充电电路,以解决当充电负载所需充电电流较小且低于充电宝的阀值电流时,充电宝无法充电,且插拔耳机时存在爆音等问题。本技术提供的耳机充电电路,其中,包括消音电路和激活电路;其中,激活电路包括NPN晶体管、第一电阻和单片机;其中,NPN晶体管的基极通过第三电阻与单片机的第三输入/输出端相连,NPN晶体管的集电极通过第一电阻与外部电源相连,NPN晶体管的发射极接地;单片机的第一输入/输出端与耳机母座的检测引脚相连,外部电源通过第五电阻与检测引脚并联;消音电路包括电子开关,单片机的第二输入/输出端通过第四电阻与电子开关的输入端相连,电子开关的公共端与耳机母座的充电引脚相连。此外,优选的结构是,与外部电源并联接地的第一电容、第二电容和第一双向二极管。此外,优选的结构是,与公共端并联接地的第七电容和第二双向二极管。此外,优选的结构是,与第五电阻并联接地的第五电容和第六电容。此外,优选的结构是,与检测引脚并连接地的第三双向二极管。此外,优选的结构是,耳机母座还包括接地引脚和与检测引脚相配合的第一引脚和第二引脚,第一引脚和第二引脚通过第六电阻并联接地。此外,优选的结构是,第五电阻和第六电阻组成并联分压电路。此外,优选的结构是,耳机插入耳机母座内,检测引脚与第一引脚和第二引脚导通,电子开关的公共端与电源端短接,充电引脚输出电源电压。此外,优选的结构是,单片机的电源端与外部电源相连,单片机的接地端接地。此外,优选的结构是,电子开关的接地端通过第二电阻接地,电子开关的电源端与外部电源相连。从上面的技术方案可知,本技术的耳机充电电路,通过激活电路实现在负载所需电流低于充电宝的阀值电流时,继续对负载通电,同时,通过消音电路消除插拔耳机时所存在的爆音。附图说明通过参考以下结合附图的说明及权利要求书的内容,并且随着对本实用新型的更全面理解,本技术的其它目的及结果将更加明白及易于理解。在附图中:图1为根据本技术实施例的耳机充电电路图。具体实施方式为详细描述本技术的耳机充电电路,以下将结合附图对本技术的具体实施例进行详细描述。图1示出了根据本技术实施例的耳机充电电路。如图1所示,本技术实施例的耳机充电电路,包括消音电路和激活电路两部分;其中,激活电路包括NPN晶体管Q1、第一电阻R1和单片机U2;其中,NPN晶体管Q1的基极通过第三电阻R3与单片机U2的第三输入/输出端RA2相连,NPN晶体管Q1的集电极通过第一电阻R1与外部电源Vcc相连,NPN晶体管Q1的发射极接地;单片机U2的第一输入/输出端RA0与耳机母座的检测引脚相连,外部电源Vcc通过第五电阻R5与检测引脚并联;消音电路主要包括电子开关U1,单片机U2的第二输入/输出端RA1通过第四电阻R4与电子开关U1的输入端IN1相连,电子开关U1的公共端COM1与耳机母座的充电引脚相连。具体地,本技术实施例的耳机充电电路的外部电源Vcc主要是USB端与充电宝或其它充电设备进行连接,通过USB的电源引脚和接地引脚将外部电源电压输入该充电电路内,在USB的电源引脚并联有第一电容C1、第二电容C2和第一双向二极管D1,即在USB的第一引脚(即引出外部电源Vcc的一端)和第四引脚GED之间分别并联有第一电容C1、第二电容C2和第一双向二极管D1,通过第一电容C1、第二电容C2和第一双向二极管D1对输入电源进行电源滤波和静电保护。由于,芯片或者电路在工作的时候,都会有导通和关闭两种状态,在导通和关闭的瞬间会产生一个电压尖峰,如果没有退耦电容,这个信号会传送到芯片上,并干扰其他器件的正常工作;此外,在导通的瞬间,也需要一定的能量,如果没有电容提供能量,外部电源的供应会在瞬间出现问题,导致供电不足,因此,在本技术中,通过第一电容和第二电容进行输入电源滤波、吸收静电,同时配合第一双向二极管对输入电源进行静电保护。此外,本技术实施例的耳机充电电路,单片机U2的电源端Vdd与外部电源Vcc相连,单片机U1的接地端Vss接地,在单片机U2的输入电源处(即单片机的电源端与接地端之间)并联有第三电容C3和第四电容C4,换言之,第三电容C3和第四电容C4并联后的一端与外部电源Vcc连接,另一端则接地,同样起到对输入电源滤波的作用。需要说明的是,本技术中的耳机母座包括充电引脚、检测引脚、接地引脚和与检测引脚相配合的第一引脚和第二引脚,第一引脚和第二引脚通过第六电阻R6并联接地,起到音频输出/输出作用的第一引脚和第二引脚在耳机充电电路中,同检测引脚配合起到对负载的检测作用。为详细描述本技术实施例的耳机充电电路,以下将分别对激活电路和消音电路分别进行描述。其中,激活电路主要包括NPN晶体管Q1、第一电阻R1和单片机U2;NPN晶体管Q1的基极通过第三电阻R3与单片机U2的第三输入/输出端RA2相连,NPN晶体管Q1的集电极通过第一电阻R1与外部电源Vcc(即与USB接口的电源引脚)相连,NPN晶体管Q1的发射极接地(即与USB接口的接地引脚相连);且在USB接口的电源引脚与USB接口的接地引脚之间并联有第一电容C1、第二电容C2和第一双向二极管D1;单片机U2的第一输入/输出端RA0与耳机母座的检测引脚相连,检测引脚端并连有接地并起保护作用的第三双向二极管D3,单片机的第三输入/输出端RA1与电子开关U1相连,此外,单片机的电源端与外部电源相连,单片机的接地端接地。该激活电路部分NPN晶体管Q1、第一电阻R1和单片机U2构成一个可控的负载电路。充本文档来自技高网...

【技术保护点】
一种耳机充电电路,其特征在于,包括消音电路和激活电路;其中,所述激活电路包括NPN晶体管(Q1)、第一电阻(R1)和单片机(U1);其中,所述NPN晶体管(Q1)的基极通过第三电阻(R3)与所述单片机(U1)的第三输入/输出端(RA2)相连,所述NPN晶体管(Q1)的集电极通过所述第一电阻(R1)与外部电源相连,所述NPN晶体管(Q1)的发射极接地;所述单片机(U1)的第一输入/输出端(RA0)与耳机母座的检测引脚相连,外部电源(Vcc)通过第五电阻(R5)与所述检测引脚并联;所述消音电路包括电子开关(U2),所述单片机(U1)的第二输入/输出端(RA1)通过第四电阻(R4)与所述电子开关(U2)的输入端(IN1)相连,所述电子开关(U2)的公共端(COM1)与所述耳机母座的充电引脚相连。

【技术特征摘要】
1.一种耳机充电电路,其特征在于,包括消音电路和激活电路;其中,
所述激活电路包括NPN晶体管(Q1)、第一电阻(R1)和单片机(U1);其中,所述NPN晶体管(Q1)的基极通过第三电阻(R3)与所述单片机(U1)的第三输入/输出端(RA2)相连,所述NPN晶体管(Q1)的集电极通过所述第一电阻(R1)与外部电源相连,所述NPN晶体管(Q1)的发射极接地;
所述单片机(U1)的第一输入/输出端(RA0)与耳机母座的检测引脚相连,外部电源(Vcc)通过第五电阻(R5)与所述检测引脚并联;
所述消音电路包括电子开关(U2),所述单片机(U1)的第二输入/输出端(RA1)通过第四电阻(R4)与所述电子开关(U2)的输入端(IN1)相连,所述电子开关(U2)的公共端(COM1)与所述耳机母座的充电引脚相连。
2.如权利要求1所述的耳机充电电路,其特征在于,还包括:
与所述外部电源(Vcc)并联接地的第一电容(C1)、第二电容(C2)和第一双向二极管(D1)。
3.如权利要求1所述的耳机充电电路,其特征在于,还包括:
与所述公共端(COM1)并联接地的第七电容(C7)和第二双向二极管(D2)。
4.如权利要求1所述的耳机充电电路,其特征在于,还包括:<...

【专利技术属性】
技术研发人员:曹新放李正冬高增光徐江涛
申请(专利权)人:歌尔声学股份有限公司
类型:新型
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1