本发明专利技术涉及一种栅极驱动电路及使用驱动电路的阵列基板,包括:第一驱动模块,用以接收启动信号、第一时钟信号以及第一电压信号,第一驱动模块包括节点、单型反相器结构以及扫描输出端,扫描输出端以及节点分别连接单型反相器结构,启动信号用以对节点充电,扫描输出端相对应连接一条扫描线,单型反相器结构包括一输出点,当扫描输出端为低电平并且节点为高电平时,单型反相器结构使输出点为高电平,并且使输出点的高电平传入节点以增强对节点的充电电平,并且通过使用栅级输出和节点(Q点)级传信号,作用于单型反相器结构,不新增信号数目。
【技术实现步骤摘要】
【专利说明】
本专利技术涉及一种液晶显示器
,且特别是涉及一种栅极驱动电路及使用所述驱动电路的阵列基板,用于液晶显示器。【
技术介绍
】由于液晶显示器(liquid crystal display, LCD)具有低福射、体积小及低耗能等优点,因此逐渐取代传统的阴极射线管(cathode ray tube, CRT)显示器,广泛地应用在笔记型计算机、个人数字助理(personal digital assistant, PDA)、平面电视,或行动电话等?目息广品上。阵列基板上栅极驱动电路(Gate Driver On Array,简称GOA),是指利用现有的薄膜晶体管液晶显示器的阵列基板(Array)制程将栅级(Gate)行扫描驱动信号电路制作在阵列基板(Array)上,实现对栅级逐行扫描的驱动方式的显示技术。现有技术中,单型G0A电路以栅级输出作为级传信号,在上一级的栅级对下一级的节点Q点进行充电时,有充电不足的问题,造成G0A电路输出异常,因此需要发展一种新式的栅极驱动电路,以解决上述充电不足的问题。【
技术实现思路
】有监于此,本专利技术的目的在于提供一种栅极驱动电路及使用所述驱动电路的阵列基板,通过以电阻为负载的单型反相器结构,增强级传信号,并且通过使用栅级(gate)输出和节点(Q点)级传信号,作用于单型反相器结构,不新增信号数目,简化液晶显示器的制程。为达到上述专利技术目的,本专利技术第一实施例中提供一种栅极驱动电路,设置于液晶面板的阵列基板上,所述阵列基板包括若干像素区域以及相对应所述若干像素区域的若干扫描线,其特征在于,所述栅极驱动电路包括:一第一驱动模块,用以接收一启动信号、第一时钟信号以及第一电压信号,所述第一驱动模块包括一节点、单型反相器结构以及一扫描输出端,所述扫描输出端以及所述节点分别连接所述单型反相器结构,所述启动信号用以对所述节点充电,所述扫描输出端相对应连接一条扫描线,所述单型反相器结构包括一输出点,当所述扫描输出端为低电平并且所述节点为高电平时,所述单型反相器结构使所述输出点为高电平,并且使所述输出点的所述高电平传入所述节点以增强对所述节点的充电电平;以及一第二驱动模块,电性连接所述第一驱动模块,用以接收第二时钟信号以及第二电压信号,当所述第一时钟信号处于低电平,所述第二时钟信号通过所述第二驱动模块的控制点处于高电平,使所述扫描输出端以及所述输出点皆为低电平,以完成所述扫描输出端对所述扫描线的输出。在一实施例中,当所述第一时钟信号使所述扫描输出端为高电平时,所述输出点为低电平,使所述输出点停止对所述节点充电。在一实施例中,在所述扫描输出端为高电平的周期时,所述第一驱动模块通过所述增强的充电电平,以持续升高对被所述启动信号充电的所述节点的充电电平。在一实施例中,所述第一驱动模块包括:一第一晶体管,设有第一源极、第一栅极以及第一漏极,所述第一源极与所述第一栅极电性连接,所述第一栅极接收所述启动信号以对所述节点充电,所述第一漏极连接所述第二驱动模块;一第二晶体管,设有第二源极、第二栅极以及第二漏极,所述第二源极连接所述第一漏极以及所述节点,所述第二栅极连接所述单型反相器结构以及所述第二驱动模块,所述第二栅极、所述第二漏极、所述单型反相器结构以及所述第二驱动模块在所述输出点形成电性连接;一第三晶体管,设有第三源极、第三栅极以及第三漏极,所述第三源极接收所述第一时钟信号,所述第三栅极连接所述单型反相器结构,所述第三漏极连接所述扫描输出端;以及一第一电容,所述第一电容的两端部分别连接所述第三栅级以及所述扫描输出端,并且所述第一电容连接所述单型反相器结构,其中当所述输出点增强对所述节点的充电电平时,所述节点以增强的充电电平对所述第一电容作充电。在一实施例中,所述第一驱动模块通过所述第一电容增强的充电电平的自举作用,以持续升高对被所述启动信号充电的所述节点的充电电平。在一实施例中,所述单型反相器结构包括:一上晶体管,设有第四源极、第四栅极以及第四漏极,所述第四源极接收所述第一电压信号,所述第二栅极连接所述节点、所述第三栅级以及所述第一电容的一端部,接收所述第一电压信号;一电阻,所述电阻的一端部连接所述第四漏极,所述电阻的另一端部连接所述输出点;以及一下晶体管,设有第五源极、第五栅极以及第五漏极,所述第五源极连接所述输出点以及所述电阻的另一端部,所述第五栅极连接所述第一电容的另一端部以及所述扫描线输出端,所述第五漏极接收所述第二电压信号并且连接所述第二驱动模块。在一实施例中,所述第二驱动模块包括:一第六晶体管,设有第六源极、第六栅极以及第六漏极,所述第六源极与所述第六栅极电性连接,所述第六栅极接收所述第二时钟信号;一第七晶体管,设有第七源极、第七栅极以及第七漏极,所述第七源极连接所述第一漏极,所述第七栅极连接所述第六漏极,所述第七漏极接收所述第二电压信号;一第八晶体管,设有第八源极、第八栅极以及第八漏极,所述第八源极连接所述输出点,所述第八栅极连接所述第七栅极以及所述控制点,所述第八漏极接收所述第二电压信号;一第九晶体管,设有第九源极、第九栅极以及第九漏极,所述第九源极连接所述第一驱动模块的所述控制点,所述第九栅极连接所述节点,所述第九漏极接收所述第二电压信号;一第二电容,所述第二电容的一端部连接所述控制点以及所述第九源极,所述第二电容的另一端部接收所述第二电压信号;以及一第十晶体管,设有第十源极、第十栅极以及第十漏极,所述第十源极连接所述扫描输出端,所述第十栅极连接所述第二电容的所述端部,所述第十漏极接收所述第二电压信号并且连接所述第二电容的所述另一端部。在一实施例中,所述第一电压信号的大于所述第二电压信号,并且所述第一电压信号是正电压信号,所述第二电压信号是负电压信号。在一实施例中,所述扫描输出端连接至另一栅极驱动电路的另一第一驱动模块。本专利技术第一实施例中提供一种阵列基板,包括上述第一实施例的栅极驱动电路。【【附图说明】】图1A:为根据本专利技术实施例中单型反相器结构的电路示意图。图1Β:为根据本专利技术实图1Α的单型反相器结构的波形信号时序图。图2:为根据本专利技术实施例中栅极驱动电路的电路示意图。图3:为根据本专利技术实施例中栅极驱动电路相对应的波形信号时序图。【【具体实施方式】】本专利技术说明书提供不同的实施例来说明本专利技术不同实施方式的技术特征。实施例中的各组件的配置是为了清楚说明本专利技术揭示的内容,并非用以限制本专利技术。在不同的图式中,相同的组件符号表示相同或相似的组件。参考图1Α以及图1Β,图1Α为根据本专利技术实施例中单型反相器结构206的波形信号时序图,图1Β当前第1页1 2 3 本文档来自技高网...
【技术保护点】
一种栅极驱动电路,设置于液晶面板的阵列基板上,所述阵列基板包括若干像素区域以及相对应所述若干像素区域的若干扫描线,其特征在于,所述栅极驱动电路包括:一第一驱动模块,用以接收一启动信号、第一时钟信号以及第一电压信号,所述第一驱动模块包括一节点、单型反相器结构以及一扫描输出端,所述扫描输出端以及所述节点分别连接所述单型反相器结构,所述启动信号用以对所述节点充电,所述扫描输出端相对应连接一条扫描线,所述单型反相器结构包括一输出点,当所述扫描输出端为低电平并且所述节点为高电平时,所述单型反相器结构使所述输出点为高电平,并且使所述输出点的所述高电平传入所述节点以增强对所述节点的充电电平;以及一第二驱动模块,电性连接所述第一驱动模块,用以接收第二时钟信号以及第二电压信号,当所述第一时钟信号处于低电平,所述第二时钟信号通过所述第二驱动模块的控制点处于高电平,使所述扫描输出端以及所述输出点皆为低电平,以完成所述扫描输出端对所述扫描线的输出。
【技术特征摘要】
【专利技术属性】
技术研发人员:戴荣磊,
申请(专利权)人:武汉华星光电技术有限公司,
类型:发明
国别省市:湖北;42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。