一种用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,包括:将时钟信号倍频并分为两路;将得到的多路具有不同相位的时时钟信号作为触发时钟信号,输出多路具有相对延时的信号;将不同延时信号进行脉宽扩宽并输出脉宽扩宽信号;将其中一部分信号输入到选择器选择其中两路输出;将输出的另一部分信号输入到选择器选择其中两路输出;将两路输出信号通过逻辑或门进行相或,得到具有高精度脉宽的TTL信号输出;将输出信号通过逻辑或门进行相或,得到具有相对延时的高精度脉宽的TTL信号输出。本发明专利技术通过利用数字移相后的TTL触发信号进行相或,以获得高于全局时钟精度的脉宽的TTL信号,从而为激光距离选通成像领域提供高精度的时序信号。
【技术实现步骤摘要】
用于激光距离选通成像高脉宽精度脉冲发生器的实现方法
本专利技术涉及激光距离选通成像
,尤其涉及一种基于数字移相提高脉宽控制精度的方法。
技术介绍
实现激光距离选通成像的基础是同步控制脉冲激光和选通门工作。通过控制激光脉冲和选通脉冲之间的相对延时,使得选通门仅仅在目标反射光到达选通门时打开记录包含目标信息的光强信息,而在光飞行时间中选通门关闭不会记录光强信息。由此避免了光飞行时间中的散射光、背景光等噪声劣化成像质量,提高了激光成像的探测距离和精度。脉冲激光和选通门之间的相对延时决定于目标物与成像系统之间的相对距离,选通门的持续时间决定了选通成像切片的景深。高精度的延时技术和脉宽技术是高分辨率激光距离选通成像中时序控制的关键。在激光距离选通成像中,测距精度需要在厘米量级甚至更小,因此需要采用纳秒级、皮秒级的时序控制技术。目前在激光距离选通成像
,获得窄脉宽的TTL触发信号主要有基于数字延时脉冲发生器、基于复杂可编程逻辑器件(CPLD)、基于可编程延时芯片和基于现场可编程逻辑门阵列(FPGA)。其中:1)基于数字延时发生器数字延时脉冲发生器以其高控制精度而广泛应用在选通成像实验室环境中。以典型的DG535为例,DG535能够同时提供4路可控制延时输出,延时范围为01000ns,脉宽最小为4ns,每路延时精度为5ps。采用DG535能够达到高的控制精度,但其体积庞大、负载重,一台普通的DG535的尺寸为8.5″×4.75″×14″(WHD),质量为101bs。另外,DG535系统复杂,所有参数均通过手动按钮操作,因此器件的灵活性和便携性较差,不利于选通成像系统实用化。2)基于复杂可编程逻辑器件(CPLD)CPLD因其具有可编程功能,体积小、延时范围大等优点近来被应用到激光距离选通成像中。CPLD通过修改具有固定内连电路的逻辑功能来编程以达到产生具有相对延时的脉冲信号。CPLD的组合逻辑资源丰富、时序逻辑资源相对较少,目前时钟精度大多在10纳秒量级,器件延时时间为几个纳秒。因此,基于复杂可编程逻辑器件产生脉冲技术存在延时大,控制精度不高等问题。3)基于可编程延时芯片可编程延时芯片具有可编程、延时精度高,延时范围较大等优点。可编程延时器件通过高速TTL比较器对触发电路电压和预置电压进行比较实现高精度的脉冲信号输出。以ANALOGDEVICESGO公司AD9501为例,其延时精度为10ps,延时范围为2.5ns-10us。但是可编程延时芯片采用的是模拟技术,没有数字芯片稳定性高。4)现场可编程逻辑门阵列(FPGA)FPGA采用逻辑单元阵列LCA(LogicCellArray),体积小、逻辑清晰,含有锁相环,延时范围大,十分适合逻辑设计和时序约束,因此是选通成像同步控制的理想器件。但是目前基于FPGA的时序控制系统的时钟控制精度在纳秒量级。如Xilinx公司最新推出的Virtex-6系列FPGA,其最高时钟频率为600MHz,即时钟控制精度最高1.67ns。但是受到FPGA本身的工艺限制,实际工作的频率会小于600MHz,故实际的时钟控制精度小于1.67ns。以上几种方法,数字延时脉冲发生器具有较高精度,但其体积大,操作不方便,因此不利于激光距离选通成像系统成品化。CPLD逻辑资源少,适合组合电路的实现,不利于逻辑电路的实现。可编程延时芯片延时范围较大,但其稳定性不如数字编程器件。FPGA内部有丰富的逻辑资源,体积小,适合逻辑设计和时序约束,因此是实现时序控制的理想器件。专利CN103368543A中采用FPGA产生了两路逻辑门电路信号分别作为距离选通成像中脉冲激光器的触发信号和选同门的触发信号,两触发信号之间的相对延时精度小于FPGA的全局时钟周期,但是并没有实现两触发信号高脉宽精度。在距离选通成像中高精度精度意味着高的空间切片精度,能够提高系统的距离分辨率,因此实现高脉宽精度的触发信号是非常有必要的。专利CN102170277A中采用FPGA和延时线联合实现皮秒精度窄脉宽的TTL信号用来触发脉冲激光器和选通门完成距离选通成像中的同步控制,因为固定长度的延时线延时是固定的,如果要实现多个不同脉宽信号则要使用多个不同长度的延时线对信号进行延时移相相与,这意味着同步控制系统不便于操作并且体积会庞大,不利于距离选通成像的控制系统集成化和产品化。本专利技术提出一种用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,仅通过一片FPGA芯片通过移相相或来提高脉冲宽度控制精度,其脉宽控制精度小于FPGA的全局时钟并且可以接近器件的极限频率,即1ns。
技术实现思路
针对上述现有技术存在的不足之处,本专利技术的目的在于提出一种高精度脉宽发生器的实现方法,通过利用数字移相后的TTL触发信号进行相或,以获得高于全局时钟精度的脉宽的TTL信号,从而为激光距离选通成像领域提供高精度的时序信号。本专利技术提供一种用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,包括如下步骤:步骤1:将时钟信号倍频;步骤2:将倍频的时钟信号分为两路,一路进行分频得到分频信号,另一路进行移相得到多路具有不同相位的时钟信号;步骤3:将步骤2中得到的多路具有不同相位的时时钟信号作为触发时钟信号对步骤2中得到的分频的时钟信号进行延时处理,输出多路具有相对延时的信号;步骤4:将步骤1中得到的倍频信号作为触发时钟信号对多路具有不同延时信号进行脉宽扩宽,输出多路具有相对延时的脉宽扩宽信号;步骤5:将步骤4中输出的多路具有相对延时的脉宽扩宽信号其中一部分信号输入到选择器选择其中两路输出;步骤6:将步骤4中输出的多路具有相对延时的脉宽扩宽信号的另一部分信号输入到选择器选择其中两路输出;步骤7:将步骤5中的两路输出信号通过逻辑或门进行相或,得到具有高精度脉宽的TTL信号输出;步骤8:将步骤6中的两路输出信号通过逻辑或门进行相或,得到与步骤7具有相对延时的高精度脉宽的TTL信号输出。从上述技术方案可以看出,本专利技术具有以下有益效果:1.利用本专利技术,可以获得脉宽精度接近FPGA工艺极限(1ns)的TTL信号,可以满足激光距离选通成像的窄选通切片的时序要求。2.利用本专利技术,由于采用了数字移相技术,而整个FPGA芯片仍旧以全局时钟频率工作,实现了高精度脉宽发生器不依赖于高频器件的使用,由此避免了高频电路带来的一系列的问题。3.利用本专利技术,高精度脉宽的TTL信号在一个FPGA芯片中完成,可实时配置精确脉宽,并不需要其它器件进行脉宽进一步压缩。使激光距离选通中同步控制更加方便控制和操作;另外,系统的集成度更高为系统的智能化提供了技术保障。附图说明为使本专利技术的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图对本专利技术作进一步的详细说明,其中:图1为数字移相提高脉宽精度的结构示意图;图2为本专利技术方法的流程图;图3为多路相邻相位相差(时间上相差),脉宽为全局时钟整数倍的TTL信号示意图;图4为数字移相相或提高脉宽精度的原理图;图5为5路相邻相位相差72度(时域上相差1ns)脉宽均为为15ns的TTL信号;图6为两路脉宽均为15ns,相位差相差144度(时域上相差2ns)的TTL进行相或得到17ns脉宽的TTL信号。具体实施方式请参阅图1及图2所示,本专利技术提供一种用于激光距离选本文档来自技高网...
【技术保护点】
一种用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,包括如下步骤: 步骤1:将时钟信号倍频; 步骤2:将倍频的时钟信号分为两路,一路进行分频得到分频信号,另一路进行移相得到多路具有不同相位的时钟信号; 步骤3:将步骤2中得到的多路具有不同相位的时时钟信号作为触发时钟信号对步骤2中得到的分频的时钟信号进行延时处理,输出多路具有相对延时的信号; 步骤4:将步骤1中得到的倍频信号作为触发时钟信号对多路具有不同延时信号进行脉宽扩宽,输出多路具有相对延时的脉宽扩宽信号; 步骤5:将步骤4中输出的多路具有相对延时的脉宽扩宽信号其中一部分信号输入到选择器选择其中两路输出; 步骤6:将步骤4中输出的多路具有相对延时的脉宽扩宽信号的另一部分信号输入到选择器选择其中两路输出; 步骤7:将步骤5中的两路输出信号通过逻辑或门进行相或,得到具有高精度脉宽的TTL信号输出; 步骤8:将步骤6中的两路输出信号通过逻辑或门进行相或,得到与步骤7具有相对延时的高精度脉宽的TTL信号输出。
【技术特征摘要】
1.一种用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,包括如下步骤:步骤1:将时钟信号倍频;步骤2:将倍频的时钟信号分为两路,一路进行分频得到分频信号,另一路进行移相得到多路具有不同相位的时钟信号;步骤3:将步骤2中得到的多路具有不同相位的时时钟信号作为触发时钟信号对步骤2中得到的分频的时钟信号进行延时处理,输出多路具有相对延时的信号;步骤4:将步骤1中得到的倍频信号作为触发时钟信号对多路具有不同延时信号进行脉宽扩宽,输出多路具有相对延时的脉宽扩宽信号;步骤5:将步骤4中输出的多路具有相对延时的脉宽扩宽信号其中一部分信号输入到选择器选择其中两路输出,所述多路具有不同相位、脉宽为全局时钟整数倍的TTL信号表示为其中A为信号的幅度,T为倍频后的全局时钟精度,k为分频计数值,h(t)表示如下h(t)=u(t)-u(t-pT)(2)其中pT为信号的脉宽,其中p为脉宽的计数值,u(t)为阶跃信号表示如下激光距离选通成像系统的工作频率要远远小于倍频后的全局时钟频率,因此k>>p;步骤6:将步骤4中输出的多路具有相对延时的脉宽扩宽信号的另一部分信号输入到选择器选择其中两路输出;步骤7:将步骤5中的两路输出信号通过逻辑或门进行相或,得到具有高精度脉宽的TTL信号输出;步骤8:将步骤6中的两路输出信号通过逻辑或门进行相或,得到与步骤7具有相对延时的高精度脉宽的TTL信号输出。2.根据权利要求1所述的用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,其中步骤1-步骤8是在同一个FPGA芯片上实现的。3.根据权利要求1所述的用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,其中FPGA芯片是以全局时钟频率工作,其最终输出的两路TTL的脉宽控制精度小于全局时钟周期。4.根据权利要求1所述的用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,最终实现的两路高脉宽精度的TTL信号的实现方法相同。5.根据权利要求1所述的用于激光距离选通成像高脉宽精度脉冲发生器的实现方法,其中步骤3所...
【专利技术属性】
技术研发人员:卢德贞,范松涛,王新伟,崔伟,周燕,刘育梁,
申请(专利权)人:中国科学院半导体研究所,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。