一种变频器,包括多相本地振荡器与多相混频器。混频器包括多个混频器开关,每个混频器开关连接到相应的放大器。本地振荡器配置为向每个混频器开关提供开关信号,以及包括多个反相器,配置为环形振荡器。
【技术实现步骤摘要】
本专利技术涉及一种包括本地振荡器和混频器的变频器,用在例如无线电接收机中。
技术介绍
具有良好性能的低成本无线电接收机是一种需求。低功率架构,以及单片地生产该接收机的能力是优选地,例如使用M0S(金属氧化物半导体)工艺。在现有技术中,例如专利文献EP2408118中所描述的,LC(电感-电容)谐振回路被用来提供本地振荡信号,本地振荡信号被混频器用来将所需的通道从所接收的射频(RF)变换为中频(IF)。LC谐振回路被用在现有技术中,因为其比较低的相位噪声。然而,生产具有必要的调节范围和性能的LC谐振回路可能是昂贵的,例如由于其通常需要比较大的硅面积。实现宽的调节范围的一种方法是在LC谐振回路中使用具有大调节范围的可变电抗器或额外的开关电容器,但这将导致增大的噪声,并需要更多能量。在如专利文献EP2408118所述的另一方法中,使用可重构的混频器,但这种方法仍然需要LC谐振振荡器,其使用比较大的硅面积。环形振荡器是另外一种提供本地振荡器信号的方法,但现有的环形振荡器典型地并不适合使用于变频器中,这是由于它们的比较高的相位噪声。进一步地,现有的环形振荡器可能并不适合使用在混频器中,因为它们提供重叠的输出,或者具有不合适的占空比。L.Dai 和 R.Harjani 的 “Comparison and analysis of phase noise in ringoscillators”,IEEE国际电路与系统年会(ISCAS),2000年5月28-31,提供了环形振荡器中相位噪声的综述,并建议了相位噪声如何可以被最小化。
技术实现思路
本专利技术的目的是解决上述的至少一些问题。根据本专利技术,提供了一种变频器,包括多相本地振荡器与多相混频器,其中混频器包括对于混频器的每个相位的混频器开关;本地振荡器配置为向每个混频器开关提供至少一个振荡器相位;以及本地振荡器包括多个反相器,配置为环形振荡器。—个或多个,或者全部的反相器可以是反相放大器。使用包括环形振荡器的本地振荡器意味着,对于电感器的需求被省略了,而它在现在技术的基于LC谐振回路的本地振荡器中是需要的。电感器或者消耗相对较大的管芯面积,或者需要管芯之外的元件,从而增加了本地振荡器的成本和尺寸。环形振荡器的有利之处还在于它具有大的调节范围。频率可以通过反相器的容性负载的变化和/或施加到反相器上的偏置电压来被调节。环形振荡器的相位可能是重叠的。本地振荡器的相位可能是非重叠的。多相混频器典型地需要非重叠的多相振荡器信号,从而在一个时间上,混频器开关中只有一个闭合。本地振荡器可以具有η个相位,每个相位的占空比可以是l/η。这种类型的输出特别适合于典型的多相混频器(但不是必要的)。对于每个相位的混频器开关可以包括多个晶体管,每个混频器开关可响应于本地振荡器的多于一个相位。每个混频器开关可配置为响应于本地振荡器的相位的逻辑组合。这种配置允许向混频器开关提供重叠的多相本地振荡器输入,而无需在一个时间闭合多于一个混频器。混频器开关可配置为运行在与本地振荡器相位相同、倍数、或分数的频率上。可以有与振荡器相位数目相比相同数目的或者更少的混频器相位,或者可以有与振荡器相位数目相比更多的混频器相位。本地振荡器相位的逻辑组合使得这些结构可行。先前在本地振荡器中进行的逻辑运算可以在混频器开关中进行。环形振荡器可以包括3、5、7、9、11、13或15个反相器或者反相放大器。本地振荡器可以具有偶数个相位或者奇数个相位。奇数个相位可以导致更低的功率需求,并使用更小的管芯面积。偶数个相位可以提供在变频器中改善的二次互调性能。多相混频器可以具有奇数个相位或者偶数个相位。多相混频器可以具有3个相位。本地振荡器的每个相位可以通过连接到环形振荡器的反相器的逻辑门结构来产生。逻辑门结构可以配置为产生数个相位,其数目是环形振荡器的反相器的整数倍。从而,从具有奇数个反相器的环形振荡器可以产生偶数个相位。逻辑门结构可配置为产生具有倍数或分数于环形振荡器的频率的频率的相位。混频器可以配置为采样混频器。变频器可进一步包括电感-电容网络,配置为阻抗匹配级,适用于设置在天线与混频器之间。变频器可进一步包括用于将来自混频器的数个相位输出转换为具有更多或更少数目的相位的信号的电路。这种方法可用来从奇数相位混频器提供正交(单端或差分)中频输出。【附图说明】以下将结合附图对于本专利技术的实施方式进行进一步描述,其中:图1是一种三反相器环形振荡器的示意图;以及显示电路中各位置的电压的电压曲线;图2为一种三反相器环形振荡器的示意图,其具有逻辑门结构,用来产生非重叠三相位本地振荡器信号;图3为一种三反相器环形振荡器的示意图,其具有另一种逻辑门结构,用来产生非重叠三相位本地振荡器信号。图4是显示由图2或图3中电路所产生的三相位本地振荡器输出波形的图形,以及环形振荡器的三个反相器的输出;图5为三相位混频接收器的电路图;其包括本地振荡器,产生三相位非重叠输出,通过三个混频器开关耦合到三相位ADC ;图6是与图5相似的三相位混频接收器的电路图,其中混频器为采样混频器;图7是与图6相似的三相位混频接收器的电路图,其中在天线与混频器开关之间设置LC阻抗匹配网络;图8是一种三相位混频器的电路图,其中每个混频器开关包括串联组合的晶体管,以及每个混频器开关可响应于多于一个的本地振荡器相位;图9为一种三反相器环形振荡器的图形,其具有逻辑门结构,用来生成非重叠的六相位本地振荡器信号,频率为本地振荡器的两倍;图10为三反相器环形振荡器的图示,其具有另一种逻辑门结构,用来生成非重叠的六相位本地振荡器信号,频率为本地振荡器的两倍;图11示出由图9或图10中的电路所生成的六相位本地振荡器输出的波形,以及环形振荡器的三个反相器的输出;图12为一种三反相器环形振荡器的图示,其具有逻辑门结构,用于生成非重叠三相位本地振荡器信号,频率为本地振荡器的两倍;图13示出由图12的电路生成的三相位本地振荡器输出的波形,以及环形振荡器的三个反相器的输出;以及图14为一种用来将三相位混频器输出转换为四相位正交信号的电路图。【具体实施方式】如图1所示,示出了一种环形振荡器10,其包括第一反相器1、第二反相器2和第三反相器3。反相器1、2、3串联,其中第一反相器1的输出连接到第二反相器2的输入,第二反相器2的输出连接到第三反相器3的输入。第三反相器3的输出连接到第一反相器1的输入。连接在每个反相器1、2、3的输出与地之间的是容性负载CL,以及每个反相器被提供一个偏置电压Vtune。环形振荡器10的频率可以通过调节偏置电压Vtune及/或容性负载CL得以改变。例如,环形振荡器10的频率可以通过在每个反相器1、2、3上增大容性负载CL的大小或者通过减小偏置电压Vtune来得到减小。图1还包括图样15,显示的是在各个反相器的输入11、12、13上的模拟电压21、22,23ο负载电容器CL连接到反相器11、12、13每一个的输出,当反相器开关时,负载电容CL被充电和放电。模拟电压21、22、23可以以阈值电压16为参考而被转换为数字波形31、32、33(例如使用逻辑门)。来自每个反相器1、2、3的输出的数字波形31、32、33的频率等于环形振荡器的频率,并具有50%的占空比。在此情况本文档来自技高网...
【技术保护点】
一种变频器,包括多相本地振荡器与多相混频器,其特征在于:混频器包括对于混频器的每个相位的混频器开关;本地振荡器配置为向每个混频器开关提供至少一个振荡器相位;以及本地振荡器包括多个反相器,配置为环形振荡器。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:扬·范信德瑞,希尔瓦托·迭戈,
申请(专利权)人:恩智浦有限公司,
类型:发明
国别省市:荷兰;NL
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。