一种阵列基板、显示面板以及显示装置。该阵列基板,包括衬底基板、设置在衬底基板上的呈矩阵排列的多个像素单元以及沿着列方向延伸的多条公共电极线;其中,相邻两行像素单元之间具有两条扫描信号线,以第2N+1列和第2N+2列像素单元为一个像素单元组,N选自大于等于零的整数;同一像素单元组中的同行的两个像素单元连接到不同的扫描信号线,扫描信号线沿行方向延伸;每个像素单元组的两列像素单元之间具有一条数据信号线,且每个像素单元组共用位于该两列像素单元之间的数据信号线,数据信号线沿列方向延伸,各公共电极线位于相邻两个像素单元组之间。从而,可得到不同显示模式下优化的多种双栅极高开口率像素设计。
【技术实现步骤摘要】
本专利技术至少一实施例涉及一种阵列基板及其制造方法、显示面板以及显示装置。
技术介绍
薄膜晶体管液晶显不器(ThinFilm Transistor-Liquid Crystal Display,TFT-LCD)是利用夹在上下两个基板之间的液晶层上电场强度的变化,改变液晶分子的取向,从而控制透光的强弱来显示图像的。一般来讲,一块完整的液晶显示面板必须具有背光模块、偏光片、TFT基板(下基板)、彩膜(Color Filter, CF)基板(上基板)以及由上下两个基板组成的盒中填充的液晶分子层。TFT基板上有大量的像素电极,像素电极上的电压通断及大小由与横向扫描信号线相连的栅极信号、以及与纵向数据线连接的源极信号控制。公共电极与像素电极之间的电场强度变化控制着液晶分子的取向。TFT基板上的公共电极(Vcom)线和像素电极之间可以形成存储电容以用来维持下一个信号来临前液晶分子的状态。目前,TFT基板可采用双栅(DualGate)设计,这样可以有效减少数据线IC接头的数量,实现降低成本的效果。一般的,采用双栅设计的面板通常具有与扫描信号线平行的公共电极线以及与数据线平行的公共电极线,像素开口率较低。
技术实现思路
本专利技术至少一实施例提供一种阵列基板及其制造方法、显示面板以及显示装置。该阵列基板在沿着多个像素单元的列方向设置多条公共电极线,以优化显示屏面内公共电极电阻,改善绿色(Greenish)缺陷;同时去除行方向的公共电极线,从而提升开口率。本专利技术至少一实施例提供的一种阵列基板,包括衬底基板、设置在所述衬底基板上的沿行方向和列方向呈矩阵排列的多个像素单元以及沿着所述列方向延伸的多条公共电极线;其中,相邻两行像素单元之间具有两条扫描信号线,以第2N+1列和第2N+2列像素单元为一个像素单元组,N选自大于等于零的整数;同一像素单元组中的同行的两个像素单元连接到不同的扫描信号线,所述扫描信号线沿所述行方向延伸;每个像素单元组的两列像素单元之间具有一条数据信号线,且每个像素单元组共用位于该两列像素单元之间的所述数据信号线,所述数据信号线沿所述列方向延伸;各所述公共电极线位于相邻两个像素单元组之间。例如,在本专利技术一实施例提供的阵列基板中,各所述公共电极线与所述数据信号线同层设置。例如,在本专利技术一实施例提供的阵列基板中,各所述公共电极线包括两部分,其中一部分包括多个公共电极线主体部分,所述多个公共电极线主体部分与所述扫描信号线同层设置,并在相邻两行像素单元之间的所述两条扫描信号线处断开,另一部分包括多条连接线,所述多条连接线与像素电极同层设置,各所述连接线经过孔连接在所述扫描信号线处断开的两个所述公共电极线主体部分,以实现各所述公共电极线的连接延伸。例如,本专利技术一实施例提供的阵列基板还包括公共电极,其中,各所述公共电极线中的所述多个公共电极线主体部分和与其相邻的两列像素单元内的所述公共电极电连接。例如,在本专利技术一实施例提供的阵列基板中,各所述扫描信号线在与所述连接线重叠的位置处收窄。例如,在本专利技术一实施例提供的阵列基板中,同一行像素单元中,相邻像素单元组中的相邻两个像素单元连接到不同的扫描信号线或连接到相同的扫描信号线。例如,在本专利技术一实施例提供的阵列基板中,每相邻两个像素单元组之间具有一条所述公共电极线。例如,本专利技术一实施例提供的阵列基板还包括至少一层绝缘层,其中,所述至少一层绝缘层位于所述公共电极线所在的层与所述公共电极所在的层之间,所述公共电极经位于所述绝缘层中的过孔与所述公共电极线电连接。例如,在本专利技术一实施例提供的阵列基板中,所述绝缘层过孔周期排列。例如,在本专利技术一实施例提供的阵列基板中,所述绝缘层过孔呈周期排列,在列方向上,每隔X个像素单元设置一个所述绝缘层过孔,X为大于零的整数。本专利技术至少一实施例还提供一种阵列基板的制造方法,包括在衬底基板上形成沿行方向和列方向呈矩阵排列的多个像素单元以及沿着所述列方向延伸的多条公共电极线;其中,相邻两行像素单元之间具有两条扫描信号线,以第2N+1列和第2N+2列像素单元为一个像素单元组,N选自大于等于零的整数;同一像素单元组中的同行的两个像素单元连接到不同的扫描信号线,所述扫描信号线沿所述行方向延伸;每个像素单元组的两列像素单元之间形成一条数据信号线,且每个像素单元组共用位于该两列像素单元之间的所述数据信号线,所述数据信号线沿所述列方向延伸;各所述公共电极线形成在相邻两个像素单元组之间。例如,在本专利技术一实施例提供的阵列基板的制造方法中,各所述公共电极线与所述数据信号线同层形成。例如,在本专利技术一实施例提供的阵列基板的制造方法中,各所述公共电极线包括两部分,其中一部分包括多个公共电极线主体部分,所述多个公共电极线主体部分与所述扫描信号线同层形成,并在相邻两行像素单元之间的所述两条扫描信号线处断开,另一部分包括多条连接线,所述多条连接线与像素电极同层形成,各所述连接线经过孔连接在所述扫描信号线处断开的两个所述公共电极线主体部分,以实现各所述公共电极线的连接延伸。例如,本专利技术一实施例提供的阵列基板的制造方法还包括形成公共电极,其中,各所述公共电极线中的所述多个公共电极线主体部分和与其相邻的两列像素单元内的所述公共电极电连接。例如,在本专利技术一实施例提供的阵列基板的制造方法中,每相邻两个像素单元组之间形成一条所述公共电极线。例如,本专利技术一实施例提供的阵列基板的制造方法还包括形成至少一层绝缘层,其中,所述至少一层绝缘层形成在所述公共电极线所在的层与所述公共电极所在的层之间,所述公共电极经位于所述绝缘层中的过孔与所述公共电极线电连接。本专利技术至少一实施例还提供一种显示面板,包括上述任一阵列基板。本专利技术至少一实施例还提供一种显示装置,包括上述任一显示面板。【附图说明】为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本专利技术的一些实施例,而非对本专利技术的限制。图1a为本专利技术一实施例提供的一种阵列基板的示意图;图1b为本专利技术一实施例提供的另一种阵列基板的示意图;图2a为本专利技术一实施例提供的一种图1a所示的虚线部分的示意图;图2b为本专利技术一实施例提供的一种图2a所示的阵列基板的A_A’向剖视示意图;图2c为本专利技术一实施例提供的一种图2a所示的阵列基板的B_B’向剖视示意图;图3a为制作本专利技术一实施例提供的阵列基板的方法中在衬底基板上形成栅极及扫描信号线图形的示意图;图3b为制作本专利技术一实施例提供的阵列基板的方法中在栅极绝缘层上形成有源层图形的示意图;图3c为制作本专利技术一实施例提供的阵列基板的方法中在栅极绝缘层上形成有源层图形的示意图;图3d为制作本专利技术一实施例提供的阵列基板的方法中在栅极绝缘层上形成像素电极、源极以及漏极图形的示意图;图3e为制作本专利技术一实施例提供的阵列基板的方法中在绝缘层上形成公共电极图形的不意图;图4a为本专利技术一实施例提供的另一种图1a所示的阵列基板的A_A’向剖视示意图;图4b为本专利技术一实施例提供的另一种图1a所示的阵列基板的B-B’向剖视示意图;图5a为本专利技术另一实施例提供的图1a所示的虚线部分的示意图;图5b为本专利技术另一实施例提供的一种图1a所示的阵列基板的C_C’向剖视示意图;图5c为本专利技术另本文档来自技高网...
【技术保护点】
一种阵列基板,包括衬底基板、设置在所述衬底基板上的沿行方向和列方向呈矩阵排列的多个像素单元以及沿着所述列方向延伸的多条公共电极线;其中,相邻两行像素单元之间具有两条扫描信号线,以第2N+1列和第2N+2列像素单元为一个像素单元组,N选自大于等于零的整数;同一像素单元组中的同行的两个像素单元连接到不同的扫描信号线,所述扫描信号线沿所述行方向延伸;每个像素单元组的两列像素单元之间具有一条数据信号线,且每个像素单元组共用位于该两列像素单元之间的所述数据信号线,所述数据信号线沿所述列方向延伸;各所述公共电极线位于相邻两个像素单元组之间。
【技术特征摘要】
【专利技术属性】
技术研发人员:贾纬华,江鹏,杨海鹏,尹傛俊,王章涛,
申请(专利权)人:京东方科技集团股份有限公司,合肥鑫晟光电科技有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。