数据缓存处理方法及装置制造方法及图纸

技术编号:12409720 阅读:117 留言:0更新日期:2015-11-29 18:03
本发明专利技术实施例提供一种数据缓存处理方法及装置。本发明专利技术数据缓存处理方法,包括:接收内存发送的访问响应消息,所述访问响应消息包括被访问数据和缓存线地址,所述访问响应消息为所述内存在各级缓存均未命中后接收的访问请求消息对应的响应消息;确定所述缓存线地址的访问频率;根据所述访问频率将所述访问响应消息存储至对应的缓存中。本发明专利技术实施例降低了一级缓存的未命中率,提高了整个计算机的性能。

【技术实现步骤摘要】

本专利技术实施例涉及计算机科学技术,尤其涉及一种数据缓存处理方法及装置
技术介绍
在计算机技术发展过程中,高速缓冲存储器(英文:Cache)的容量一般只有主存储器的几百分之一,但它的存取速度能与CPU相匹配。因此在存储层次上采用Cache解决了主存储器存取速度比中央处理器CPU操作速度慢的问题。一个Cache由多个高速缓冲存储器线(英文:Cache line)构成,通常每个cache line的大小在32字节至128字节之间。当CHJ访问内存的一个或多个字节的时候,会从内存中提取一个与cache line相同大小的内存块到Cache中的一个Cache line,从而使CPU对该Cache line对应的所有的内存地址的访问都可以从Cache取回结果,不需要再访问内存,称之为命中(英文:cache hit)。如果(PU要访问的内存地址并没有在Cache line中,CPU仍然需要访问内存获取数据,称为未命中(英文:cache miss)。较低的未命中率可以大幅度提高计算机的性能。在现代计算机系统中为了降低cache miss率,通常使用多级cache的策略。但由于只要有访问该cache line的请求,该cache line最终都要进入一级高速缓冲存储器,增大了一级缓存的未命中率,使得整个计算机的性能下降,产生额外的开销。
技术实现思路
本专利技术实施例提供一种数据缓存处理方法及装置,以克服现有技术中一级缓存的未命中率高的技术问题。本专利技术实施例第一方面提供一种数据缓存处理方法,包括:接收内存发送的访问响应消息,所述访问响应消息包括被访问数据和缓存线地址,所述访问响应消息为所述内存在各级缓存均未命中后接收的访问请求消息对应的响应消息;确定所述缓存线地址的访问频率;根据所述访问频率将所述访问响应消息存储至对应的缓存中。第一方面的第一种可能实现方式中,所述确定所述缓存线地址的访问频率,包括:判断是否接收至少两个包括所述缓存线地址的访问响应消息,若是,则确定所述缓存线地址为具有第一访问频率的缓存线地址,若否,则确定所述缓存线地址为具有第二访问频率的缓存线地址;所述根据所述访问频率将所述访问响应消息存储至对应的缓存中,包括:将具有所述第一访问频率的缓存线地址的访问响应消息存储至一级缓存中;将具有所述第二访问频率的缓存线地址的访问响应消息存储至最后一级缓存中。结合第一方面可能实现方式,在第一方面第二种可能实现方式中,所述确定所述缓存线地址的访问频率,包括:判断所述缓存线地址对应的寻址方式是否为寄存器寻址,若是,则确定所述缓存线地址为具有第一访问频率的缓存线地址,若否,则确定所述缓存线地址为具有第二访问频率的缓存线地址;所述根据所述访问频率将所述访问响应消息存储至对应的缓存中,包括:将具有所述第一访问频率的缓存线地址的访问响应消息存储至一级缓存中;将具有所述第二访问频率的缓存线地址的访问响应消息存储至最后一级缓存中。本专利技术实施例第二方面提供一种数据缓存处理方法,包括:接收最后一级缓存发送的访问响应消息,所述访问响应消息包括被访问数据和缓存线地址,所述访问响应消息为最后一级缓存命中后与访问请求消息对应的响应消息;确定所述缓存线地址的访问频率; 根据所述访问频率将所述访问响应消息存储至对应的缓存中。第二方面第一种可能实现方式中,所述根据所述访问频率将所述访问响应消息存储至对应的缓存中之后,还包括:若所述访问响应消息存储至所述一级缓存中,则将所述访问响应消息所包括的缓存线地址在一级缓存中对应的缓存线的计数器加I ;若存储在所述一级缓存中的所述访问响应消息被替换,且所述访问响应消息包括的缓存线地址在一级缓存中对应的缓存线的计数器未饱和,则将所述缓存线地址在最后一级缓存中对应的缓存线的计数器加I。结合第二方面第一种可能实现方式,在第二方面第二种可能实现方式中,所述确定所述缓存线地址的访问频率,包括:判断所述缓存线地址在最后一级缓存中对应的缓存线的计数器是否饱和,若是,则确定所述缓存线地址为具有第一访问频率的缓存线地址,若否,则确定所述缓存线地址为具有第二访问频率的缓存线地址;所述根据所述访问频率将所述访问响应消息存储至对应的缓存中,包括:将具有所述第一访问频率的缓存线地址的访问响应消息存储至所述一级缓存中;将具有所述第二访问频率的缓存线地址的访问响应消息存储至CPU寄存器。本专利技术第三方面提供一种判断逻辑模块,包括: 接收单元,用于接收内存发送的访问响应消息,所述访问响应消息包括被访问数据和缓存线地址,所述访问响应消息为所述内存在各级缓存均未命中后接收的访问请求消息对应的响应消息;确定单元,用于确定所述缓存线地址的访问频率;存储单元,用于根据所述访问频率将所述访问响应消息存储至对应的缓存中。第三方面第一种可能实现方式中,所述确定单元,具体用于:判断是否接收至少两个包括所述缓存线地址的访问响应消息,若是,则确定所述缓存线地址为具有第一访问频率的缓存线地址,若否,则确定所述缓存线地址为具有第二访问频率的缓存线地址;所述存储单元,具体用于:将具有所述第一访问频率的缓存线地址的访问响应消息存储至一级缓存中;将具有所述第二访问频率的缓存线地址的访问响应消息存储至最后一级缓存中。结合第三方面可能实现方式,在第三方面第二种可能实现方式中,所述确定单元,具体用于:判断所述缓存线地址对应的寻址方式是否为寄存器寻址,若是,则确定所述缓存线地址为具有第一访问频率的缓存线地址,若否,则确定所述缓存线地址为具有第二访问频率的缓存线地址;所述存储单元,具体用于:将具有所述第一访问频率的缓存线地址的访问响应消息存储至一级缓存中;将具有所述第二访问频率的缓存线地址的访问响应消息存储至最后一级缓存中。本专利技术第四方面提供一种判断逻辑模块,包括:接收单元,用于接收最后一级缓存发送的访问响应消息,所述访问响应消息包括被访问数据和缓存线地址,所述访问响应消息为最后一级缓存命中后与访问请求消息对应的响应消息;确定单元,用于确定所述缓存线地址的访问频率;存储单元,用于根据所述访问频率将所述访问响应消息存储至对应的缓存中。第四方面第一种可能实现方式中,还包括:计数单元当前第1页1 2 3 4 本文档来自技高网...
数据缓存处理方法及装置

【技术保护点】
一种数据缓存处理方法,其特征在于,包括:接收内存发送的访问响应消息,所述访问响应消息包括被访问数据和缓存线地址,所述访问响应消息为所述内存在各级缓存均未命中后接收的访问请求消息对应的响应消息;确定所述缓存线地址的访问频率;根据所述访问频率将所述访问响应消息存储至对应的缓存中。

【技术特征摘要】

【专利技术属性】
技术研发人员:侯锐张乐乐张广飞江涛
申请(专利权)人:华为技术有限公司中国科学院计算技术研究所
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1