【技术实现步骤摘要】
本专利技术涉及显示
,更具体地说,涉及兼容内嵌式触控的移位寄存器单元及其驱动方法、栅极驱动装置和显示装置。
技术介绍
随着液晶显示器在生活中的广泛应用,高分辨率与窄边框成为了目前液晶显示的发展潮流,而实现高分辨率与窄边框显示,面板上运用到栅极驱动电路成为最重要的方式。TFT-LCD(ThinFilmTransistor-liquidcrystalDisplay,薄膜场效应晶体管-液晶显示)的驱动器主要包括数据驱动器与栅极驱动器,栅级驱动电路可以以COF(chiponflex,柔性基板上的芯片技术)或者COG(chiponglass,玻璃上芯片技术)的封装方式设置在显示面板中,也可以用TFT(ThinFilmTransistor,薄膜场效应晶体管)构成集成电路单元形成在显示面板中,栅极驱动电路一般为移位寄存器一个极与一根栅极线对接,通过栅极驱动电路输入信号,从未实现像素的逐行扫描。与传统的COF或者COG设计相比,栅极驱动器GOA(GateDriveronArray或者GateOnArray,阵列基板行驱动)设计可以使得液晶显示面板成本更低,同时减少了一道工序,提高了产量。随着触摸屏(touchpanel)日渐走入人们的生活,以往的输入设备逐渐被淘汰出人们的视野。许多类型的输入设备目前可以应用于在计算机系统中执行操作,诸如鼠标、按钮、触摸面板、操纵杆、触摸屏等。而由于触摸屏的易用性、操作的多功能性以及 ...
【技术保护点】
一种移位寄存器单元,包括:输入模块,连接信号输入端、高电平电压信号端和上拉节点,被配置以响应信号输入端的输入信号,将高电平电压信号提供给上拉节点;复位模块,连接复位信号端、第一低电平电压信号端和上拉节点,被配置以响应复位信号端的复位信号,将第一低电平电压信号提供给上拉节点;输出模块,连接时钟信号端、控制信号端、上拉节点、下拉模块和本级输出端,被配置以响应上拉节点的电压信号和第一电平的控制信号,将时钟信号端输出的时钟信号提供给本级移位寄存器单元的输出端;以及响应第二电平的控制信号,使得本级输出端无输出,以对触摸信号进行扫描;下拉控制模块,连接高电平电压信号端、上拉节点、第二低电平电压信号端和下拉节点,被配置以响应上拉节点的电压信号,将第二低电平电压信号提供给下拉节点;以及响应高电平电压信号,将高电平电压信号提供给下拉节点;下拉模块,连接第二低电平电压信号端、下拉节点和本级输出端,被配置以响应下拉节点的电压信号,将第二低电平电压信号提供给上拉节点和本级输出端。
【技术特征摘要】
1.一种移位寄存器单元,包括:
输入模块,连接信号输入端、高电平电压信号端和上拉节点,被配置以
响应信号输入端的输入信号,将高电平电压信号提供给上拉节点;
复位模块,连接复位信号端、第一低电平电压信号端和上拉节点,被配
置以响应复位信号端的复位信号,将第一低电平电压信号提供给上拉节点;
输出模块,连接时钟信号端、控制信号端、上拉节点、下拉模块和本级
输出端,被配置以响应上拉节点的电压信号和第一电平的控制信号,将时钟
信号端输出的时钟信号提供给本级移位寄存器单元的输出端;以及响应第二
电平的控制信号,使得本级输出端无输出,以对触摸信号进行扫描;
下拉控制模块,连接高电平电压信号端、上拉节点、第二低电平电压信
号端和下拉节点,被配置以响应上拉节点的电压信号,将第二低电平电压信
号提供给下拉节点;以及响应高电平电压信号,将高电平电压信号提供给下
拉节点;
下拉模块,连接第二低电平电压信号端、下拉节点和本级输出端,被配
置以响应下拉节点的电压信号,将第二低电平电压信号提供给上拉节点和本
级输出端。
2.根据权利要求1的移位寄存器单元,其中,所述输入模块包括:
第一晶体管,所述第一晶体管的栅极连接信号输入端,所述第一晶体管
的第一极连接高电平电压信号端,所述第一晶体管的第二极连接上拉节点。
3.根据权利要求1的移位寄存器单元,其中,复位模块包括:
第二晶体管,所述第二晶体管的栅极连接复位信号端,所述第二晶体管
的第一极连接第一低电平电压信号端,所述第二晶体管的第二极连接上拉节
点。
4.根据权利要求1的移位寄存器单元,其中,所述输出模块包括:
第三晶体管,所述第三晶体管的栅极连接上拉节点,所述第三晶体管的
第一极连接第七晶体管的第二极,所述第三晶体管的第二极连接本级输出端;
电容器,所述电容器连接在上拉节点和本级输出端之间;以及
第七晶体管,所述第七晶体管的栅极连接控制信号端,所述第七晶体管
的第一极连接时钟信号端,所述第七晶体管的第二极连接第三晶体管的第一
\t极。
5.根据权利要求1的移位寄存器单元,其中,所述输出模块包括:
第三晶体管,所述第三晶体管的栅极连接上拉节点,所述第三晶体管的
第一极连接时钟信号端,所述第三晶体管的第二极连接第七晶体管的第一极;
电容器,所述电容器连接在上拉节点和本级输出端之间;以及
第七晶体管,所述第七晶体管的栅极连接控制信号端,所述第七晶体管
的第一极连接所述第三晶体管的第二极,所述第七晶体管的第二极连接本级
输出端。
6.根据权利要求4或5的移位寄存器单元,其中,在输出模块中,当控
制信号为第一电平时,第七晶体管开启,保持高电平,第三晶体管响应上拉
节点的电压信号将时钟信号传送到本级输出端;
当控制信号为第二电平时,第七晶体管关闭,无输出传送到本级输出端。
7.根据权利要求1的移位寄存器单元,其中,所述下拉控制模块包括:
第六晶体管,所述第六晶体管的栅极连接上拉节点,所述第六晶体管的
第一极连接第二低电平电压信号端,所述第六晶体管的第二极连接下拉节点;
第八晶体管,所述第八晶体管的栅极连接上拉节点,所述第八晶体管的
第一极连接第二低电平电压信号端,所述第八...
【专利技术属性】
技术研发人员:古宏刚,李小和,邵贤杰,宋洁,
申请(专利权)人:京东方科技集团股份有限公司,合肥京东方光电科技有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。