一种具有抑制输出频谱谐波噪声特性的DC‑DC转换器制造技术

技术编号:12384002 阅读:74 留言:0更新日期:2015-11-25 15:13
本发明专利技术属于电源技术领域,具体的说涉及一种具有抑制输出频谱谐波噪声特性的DC‑DC转换器。本发明专利技术的主要技术方案为运算放大器OP1、电阻R1、电阻R2、电容Cc共同构成了相位超前补偿模块;第一跨导放大器OTA1、第三电容C1、NMOS管M1共同构成了相位滞后补偿模块;所述相位超前补偿模块用于根据RF2上的输出采样电压,输出相位滞后补偿模块及第二跨导放大器OTA2的输入信号。运算放大器OP1、电阻R1和R2,电容Cc实现了相位超前补偿,使整体DC‑DC环路稳定。本发明专利技术的有益效果为,将二阶Sigma‑Delta调制器的结构嵌套进DC‑DC整体环路,实现不固定频率的调制,同时简化结构,降低功耗和面积。

【技术实现步骤摘要】

本专利技术属于电源
,具体的说涉及一种具有抑制输出频谱谐波噪声特性的DC-DC转换器。
技术介绍
射频芯片电路对频率噪声十分敏感,频谱上的噪声尖峰使得射频电路的性能发生严重的退化。采用PWM调制型DC-DC变换器(结构如图1所示)为射频电路供电是较为传统的方法,PWM调制DC-DC变换器输出电压稳定、纹波小、稳态误差小,但PffM调制采用固定周期的锯齿波信号,会不可避免地引入谐波噪声,不利于射频电路的性能。另一种采用Sigma-Delta调制方式的DC-DC转换器(结构如图2所示),其调制周期随机不固定,其谐波噪声很小,使得输出电压频谱没有尖峰噪声,适用于射频电路的供电。但是其调制器电路结构相对复杂,增大了整体电路的面积及功耗。
技术实现思路
本专利技术所要解决的,就是针对上述的问题,提出一种具有抑制输出频谱谐波噪声特性的DC-DC转换器。为实现上述目的,本专利技术采用如下技术方案:—种具有抑制输出频谱谐波噪声特性的DC-DC转换器,如图3所示,包括PMOS功率管MP、NMOS功率管丽、NMOS管丽1、电感L、第一电容C、第二电容Ce、第三电容Cl、运算放大器、第一跨导放大器0TA1、第二跨导放大器0TA2、第一电阻R1、第二电阻R2、第三电阻R、第四电阻RF1、第五电阻RF2、钟控电流比较器和功率管驱动模块;PM0S功率管MP的源极接电源VIN,其栅极接功率管驱动模块的第一输出端,其漏极接NMOS功率管丽的漏极,其漏极依次通过电感L和第一电容C后接地;NM0S功率管丽的栅极接功率管驱动模块的第二输出端,其漏极接PMOS功率管MP漏极与电感L的连接点,其源极接地;第三电阻R与第一电容C并联;第四电阻RFl和第五电阻RF2串联后与第三电阻R并联;第四电阻RFl和第五电阻RF2的连接点接运算放大器的正向输入端;运算放大器的负向输入端通过第一电阻Rl后接其输出端;运算放大器的负向输入端与第一电阻Rl的连接点通过第二电阻R2和第二电容Ce后接基准电压;第一跨导放大器OTAl的正向输入端接基准电压,其负向输入端接运算放大器的输出端,其输出端接NMOS管丽I的栅极;第一跨导放大器OTAl输出端与NMOS管MNl栅极的连接点通过第三电容Cl后接地;第二跨导放大器0TA2的正向输入端接运算放大器的输出端,其负向输入端接基准电压,其输出端接钟控电流比较器的第一输入端;第二跨导放大器0TA2正向输入端与钟控电流比较器第一输入端的连接点解NMOS管丽I的漏极;NM0S管丽I的源极接地;钟控电流比较器的第二输入端接基准电流,其输出端接功率管驱动t吴块的输入端。本专利技术总的技术方案,运算放大器0P1、电阻R1、电阻R2、电容Ce共同构成了相位超前补偿模块;第一跨导放大器OTAl、第三电容CUNMOS管Ml共同构成了相位滞后补偿模块;其中,所述相位超前补偿模块用于根据RF2上的输出采样电压,输出相位滞后补偿模块及第二跨导放大器0TA2的输入信号。运算放大器0P1、电阻Rl和R2,电容Ce实现了相位超前补偿,使整体DC-DC环路稳定。所述相位滞后补偿模块用于根据基准电压Vref和相位超前补偿模块的输出电压信号,输出钟控电流比较器的输入电流信号。第一跨导放大器OTAl和电容Cl组成了 gm-c型低通积分,输出电压信号经过NMOS管Ml转换为电流信号,从而实现了相位滞后补偿。所述第二跨导放大器0TA2用于根据基准电压Vref和相位超前补偿模块的输出电压信号,输出钟控电流比较器的输入电流信号。它与相位滞后补偿模块并联,共同实现本专利技术的环路结构。所述钟控电流比较器用于根据相位超前补偿模块的输出,产生不固定频率的驱动脉冲信号,输出给功率管驱动模块,形成不固定频率的功率管调制。本专利技术的有益效果为,将二阶Sigma-Delta调制器的结构嵌套进DC-DC整体环路,实现不固定频率的调制,同时简化结构,降低功耗和面积;典型情况下,输出电压为1.2V,稳态误差小于2mV,纹波为3mV。调制时钟频率为10MHz,输出频谱噪声比传统PffM调制最多低了 30dB。【附图说明】图1为传统PffM调制DC-DC整体电路结构示意图;图2为二阶Sigma-Delta调制DC-DC整体电路结构示意图;图3为本专利技术的整体电路结构示意图;图4为本专利技术的电路瞬态仿真波形示意图;图5为本专利技术的输出频谱波形示意图;图6为传统PffM调制DC-DC转换器输出频谱图。【具体实施方式】下面结合附图,详细描述本专利技术的技术方案:本专利技术的一种具有抑制输出频谱谐波噪声特性的DC-DC转换器,如图3所示,包括PMOS功率管MP、NMOS功率管MN、NMOS管MNl、电感L、第一电容C、第二电容Ce、第三电容Cl、运算放大器、第一跨导放大器OTAl、第二跨导放大器0TA2、第一电阻Rl、第二电阻R2、第三电阻R、第四电阻RF1、第五电阻RF2、钟控电流比较器和功率管驱动模块;PM0S功率管MP的源极接电源VIN,其栅极接功率管驱动模块的第一输出端,其漏极接NMOS功率管MN的漏极,其漏极依次通过电感L和第一电容C后接地;NM0S功率管MN的栅极接功率管驱动模块的第二输出端,其漏极接PMOS功率管MP漏极与电感L的连接点,其源极接地;第三电阻R与第一电容C并联;第四电阻RFl和第五电阻RF2串联后与第三电阻R并联;第四电阻RFl和第五电阻RF2的连接点接运算放大器的正向输入端;运算放大器的负向输入端通过第一电阻Rl后接其输出端;运算放大器的负向输入端与第一电阻Rl的连接点通过第二电阻R2和第二电容Ce后接基准电压;第一跨导放大器OTAl的正向输入端接基准电压,其负向输入端接运算放大器的输出端,其输出端接NMOS管丽I的栅极;第一跨导放大器OTAl输出端与NMOS管丽I栅极的连接点通过第三电容Cl后接地;第二跨导放大器0TA2的正向输入端接运算放大器的输出端,其负向输入端接基准电压,其输出端接钟控电流比较器的第一输入端;第二跨导放大器0TA2正向当前第1页1 2 本文档来自技高网...
一种<a href="http://www.xjishu.com/zhuanli/60/CN105099149.html" title="一种具有抑制输出频谱谐波噪声特性的DC‑DC转换器原文来自X技术">具有抑制输出频谱谐波噪声特性的DC‑DC转换器</a>

【技术保护点】
一种具有抑制输出频谱谐波噪声特性的DC‑DC转换器,包括PMOS功率管MP、NMOS功率管MN、NMOS管MN1、电感L、第一电容C、第二电容Cc、第三电容C1、运算放大器、第一跨导放大器OTA1、第二跨导放大器OTA2、第一电阻R1、第二电阻R2、第三电阻R、第四电阻RF1、第五电阻RF2、钟控电流比较器和功率管驱动模块;PMOS功率管MP的源极接电源VIN,其栅极接功率管驱动模块的第一输出端,其漏极接NMOS功率管MN的漏极,其漏极依次通过电感L和第一电容C后接地;NMOS功率管MN的栅极接功率管驱动模块的第二输出端,其漏极接PMOS功率管MP漏极与电感L的连接点,其源极接地;第三电阻R与第一电容C并联;第四电阻RF1和第五电阻RF2串联后与第三电阻R并联;第四电阻RF1和第五电阻RF2的连接点接运算放大器的正向输入端;运算放大器的负向输入端通过第一电阻R1后接其输出端;运算放大器的负向输入端与第一电阻R1的连接点通过第二电阻R2和第二电容Cc后接基准电压;第一跨导放大器OTA1的正向输入端接基准电压,其负向输入端接运算放大器的输出端,其输出端接NMOS管MN1的栅极;第一跨导放大器OTA1输出端与NMOS管MN1栅极的连接点通过第三电容C1后接地;第二跨导放大器OTA2的正向输入端接运算放大器的输出端,其负向输入端接基准电压,其输出端接钟控电流比较器的第一输入端;第二跨导放大器OTA2正向输入端与钟控电流比较器第一输入端的连接点解NMOS管MN1的漏极;NMOS管MN1的源极接地;钟控电流比较器的第二输入端接基准电流,其输出端接功率管驱动模块的输入端。...

【技术特征摘要】

【专利技术属性】
技术研发人员:甄少伟杨东杰王骥曹灿华罗萍贺雅娟张波
申请(专利权)人:电子科技大学
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1