本实用新型专利技术公开了一种多通道多路音视频解码器,它主要由调谐模块、信道解调模块、以太网发送接收电路、信道均衡器一、TS流串/并转换电路一、信道均衡器二、TS流串/并转换电路二、FPGA现场可编程门阵列、SRAM存储器、Flash配置芯片、STM32微控制器电路、EEPROM存储器、RS232串行通信接口、RJ45以太网接口、九个音视频解码模块构成,DTMB RF信号输入到调谐模块,调谐模块的输出端连接信道解调模块实现双向通讯,信道解调模块的输出端连接FPGA现场可编程门阵列;IP信号输入到以太网发送接收电路,以太网发送接收电路的输出端连接FPGA现场可编程门阵列实现双向通讯;ASI1信号输入到信道均衡器一,信道均衡器一的输出端连接TS流串/并转换电路一,TS流串/并转换电路一的输出端连接FPGA现场可编程门阵列;ASI2信号输入到信道均衡器二,信道均衡器二的输出端连接TS流串/并转换电路二,TS流串/并转换电路二的输出端连接FPGA现场可编程门阵列;FPGA现场可编程门阵列分别与SRAM存储器、Flash配置芯片、STM32微控制器电路连接并实现双向通讯;FPGA现场可编程门阵列的输出端分九路分别连接九个音视频解码模块;STM32微控制器电路分别与调谐模块、信道解调模块、EEPROM存储器、RS232串行通信接口、RJ45以太网接口连接并实现双向通讯。本实用新型专利技术可实现多种模式通道输入,包括ASI输入、DTMB RF输入、IP输入,解码输出9路不同节目的音视频信号,还可根据需要进行扩展,包含网络通信接口,可实现数据的远程传输。
【技术实现步骤摘要】
本技术涉及一种多通道多路音视频解码器。
技术介绍
广西全区正在积极推进地面数字电视广播覆盖相关工作,目前使用的音视频解码器输入信号种类单一,工作性能不稳定,远程监控不方便。为了更好的满足发射台站的实际需要,采用功能实用并且具有网络通信接口的多通道多路音视频解码器是较好的选择。
技术实现思路
本技术要解决的技术问题是提供一种多通道多路音视频解码器,可实现多种模式通道输入,包括ASI输入、DTMB RF输入、IP输入,解码后转换成多路音视频信号输出,解码视频格式支持H.264/MPEG2/AVS+,输出接口为复合视频(CVBS),解码音频格式支持MPEG Aud1 Layer-2/DRA,输出接口为模拟音频(平衡输出),可解码输出9路不同节目的音视频信号,还可根据需要进行扩展,包含网络通信接口,可实现数据的远程传输。本技术以如下技术方案解决上述技术问题。本技术一种多通道多路音视频解码器,它主要由调谐模块1、信道解调模块2、以太网发送接收电路3、信道均衡器一 4、TS流串/并转换电路一 5、信道均衡器二 6、TS流串/并转换电路二 7、FPGA现场可编程门阵列8、SRAM存储器9、Flash配置芯片10、STM32微控制器电路11、EEPROM存储器12、RS232串行通信接口 13、RJ45以太网接口 14、九个音视频解码模块构成,DTMB RF信号输入到调谐模块I,调谐模块I的输出端连接信道解调模块2实现双向双向通讯,信道解调模块2的输出端连接FPGA现场可编程门阵列8 ;IP信号输入到以太网发送接收电路3,以太网发送接收电路3的输出端连接FPGA现场可编程门阵列8实现双向通讯;ASI1信号输入到信道均衡器一 4,信道均衡器一 4的输出端连接TS流串/并转换电路一 5,TS流串/并转换电路一 5的输出端连接FPGA现场可编程门阵列8 ;ASI2信号输入到信道均衡器二 6,信道均衡器二 6的输出端连接TS流串/并转换电路二7,TS流串/并转换电路二 7的输出端连接FPGA现场可编程门阵列8 ;FPGA现场可编程门阵列8分别与SRAM存储器9、Flash配置芯片10、STM32微控制器电路11连接并实现双向通讯;FPGA现场可编程门阵列8的输出端分九路分别连接九个音视频解码模块;STM32微控制器电路11分别与调谐模块1、信道解调模块2、EEPROM存储器12、RS232串行通信接口13、RJ45以太网接口 14连接并实现双向通讯。本技术一种多通道多路音视频解码器,所述音视频解码模块由音视频解码器24、视频滤波电路25、音频驱动器26、SDRAM存储器27、FLASH配置芯片28构成,音视频解码器24的输出端分两路,一路连接视频滤波电路25后输出视频信号,另一路连接音频驱动器26后输出音频信号,音视频解码器24还分别与SDRAM存储器27、FLASH配置芯片28连接并实现双向通讯。本技术具有RS232通讯接口和以太网接口,可实现数据的远程传输。本技术可将多种模式通道输入的信号,包括ASI输入、DTMB RF输入、IP输入,解码后转换成多路音视频信号输出,解码视频格式支持H.264/MPEG2/AVS+,输出接口为复合视频(CVBS),解码音频格式支持MPEG Aud1 Layer-2/DRA,输出接口为模拟音频(平衡输出),可解码输出9路不同节目的音视频信号,还可根据需要进行扩展。【附图说明】图1是本技术的电路结构图。图2是本技术的音视频解码模块的电路结构图。图中。1-调谐模块。2-信道解调模块。3-以太网发送接收电路。4-信道均衡器一。5-TS流串/并转换电路一。6-信道均衡器二。7-TS流串/并转换电路二。8-FPGA现场可编程门阵列。9-SRAM 存储器。1-Flash 配置芯片。11-STM32微控制器电路。12-EEPR0M 存储器。13-RS232 串行通信接口。14-RJ45 以太网接口。15-音视频解码模块I。16-音视频解码模块2。17-音视频解码模块3。18-音视频解码模块4。19-音视频解码模块5。20-音视频解码模块6。21-音视频解码模块7。22-音视频解码模块8。23-音视频解码模块9。24-首视频解码器。25-视频滤波电路。26-音频驱动器。27-SDRAM 存储器。28-FLASH 配置芯片。【具体实施方式】本技术一种多通道多路音视频解码器,主要由信号接收与处理模块、解复用模块、控制模块、音视频解码模块构成。下面结合附图对本技术作进一步的描述。如图1所示,一种多通道多路音视频解码器的电路结构主要由调谐模块1、信道解调模块2、以太网发送接收电路3、信道均衡器一 4、TS流串/并转换电路一 5、信道均衡器二 6、TS流串/并转换电路二 7、FPGA现场可编程门阵列8、SRAM存储器9、Flash配置芯片10、STM32微控制器电路11、EEPROM存储器12、RS232串行通信接口 13、RJ45以太网接口14、九个音视频解码模块构成,DTMB RF信号输入到调谐模块I,调谐模块I的输出端连接信道解调模块2实现双向双向通讯,信道解调模块2的输出端连接FPGA现场可编程门阵列8;IP信号输入到以太网发送接收电路3,以太网发送接收电路3的输出端连接FPGA现场可编程门阵列8实现双向通讯;ASI1信号输入到信道均衡器一 4,信道均衡当前第1页1 2 本文档来自技高网...
【技术保护点】
一种多通道多路音视频解码器,其特征在于,它主要由调谐模块(1)、信道解调模块(2)、以太网发送接收电路(3)、信道均衡器一(4)、TS流串/并转换电路一(5)、信道均衡器二(6)、TS流串/并转换电路二(7)、FPGA现场可编程门阵列(8)、SRAM存储器(9)、Flash配置芯片(10)、STM32微控制器电路(11)、EEPROM存储器(12)、RS232串行通信接口(13)、RJ45以太网接口(14)、九个音视频解码模块构成,DTMB RF信号输入到调谐模块(1),调谐模块(1)的输出端连接信道解调模块(2)实现双向双向通讯,信道解调模块(2)的输出端连接FPGA现场可编程门阵列(8);IP信号输入到以太网发送接收电路(3),以太网发送接收电路(3)的输出端连接FPGA现场可编程门阵列(8)实现双向通讯;ASI1信号输入到信道均衡器一(4),信道均衡器一(4)的输出端连接TS流串/并转换电路一(5),TS流串/并转换电路一(5)的输出端连接FPGA现场可编程门阵列(8);ASI2信号输入到信道均衡器二(6),信道均衡器二(6)的输出端连接TS流串/并转换电路二(7),TS流串/并转换电路二(7)的输出端连接FPGA现场可编程门阵列(8);FPGA现场可编程门阵列(8)分别与SRAM存储器(9)、Flash配置芯片(10)、STM32微控制器电路(11)连接并实现双向通讯;FPGA现场可编程门阵列(8)的输出端分九路分别连接九个音视频解码模块;STM32微控制器电路(11)分别与调谐模块(1)、信道解调模块(2)、EEPROM存储器(12)、RS232串行通信接口(13)、RJ45以太网接口(14)连接并实现双向通讯。...
【技术特征摘要】
【专利技术属性】
技术研发人员:闭涛,谢锋,张军,李宁春,黄瑶,
申请(专利权)人:广西广播电视技术中心,
类型:新型
国别省市:广西;45
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。